主要物料规格书-f3a-s8as532h_第1页
主要物料规格书-f3a-s8as532h_第2页
主要物料规格书-f3a-s8as532h_第3页
主要物料规格书-f3a-s8as532h_第4页
主要物料规格书-f3a-s8as532h_第5页
已阅读5页,还剩26页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

下列文件包涵晟元技术(以下简称为晟元)的私有信息。这些信息是精确、可靠的,在没有本公司管理层的情况下,第不得使用或随意;当然,任何在没有、特殊条件、限制或告知的情况下对此信息的和擅自修改都是行为。及其他任何变更。在对本公司产品的使用中,晟元不背负任何责任或义务;而第在使用中则不得任何专利或其他知识。制等技术来支持产品的相关性能符合所需规格的一定程度的保证。除了明确的要求外,没必晟元技术2005–2012©。,。版本章 作 内2011-11-...........................................................................................................................................................................II 介 结构 封 Cordis5+RISC 概 器...............................................................................................................................片内 中 定时 HASH算 图图3-1AS532H结构 图5-1AS532H封装 图6-1AS532H地址 图6-2OTP域定 图7-1AS532H封装尺寸 表表5-1AS532H管脚列 表6-2AS532H引导模 表6-3升级文件格 表6-4对称算法性能指 表6-5对称算法性能指 表6-6HASH算法性能指 缩写与术CBC:CipherBlockChaining块ECB:ElectronicCodeBook电子本OFB:OutputFeedback即输出反馈模式CFB:CipherFeedback密文反馈ECDSA:TheEllipticCurveDigitalSignatureAlgorithmPKI:PublicKeyInfrastructure公钥基础设施RSA:RivestShamirAdlemenRSA公钥算法SCI:SmartCardInterface智能卡接口TRNG:TrueRandomNumberGenerator真随机数发生器JTAG:JointTestActionGroup边界测试扫描接口SCM:SystemControlModule系统控制模块GPIO:GeneralPurposeInput/Output通用输入输出接口SPI:SerialPeripheralInterface串行外设接口USB:UniversalSerialBus通用串行总线SQI:SerialQuadInterface四通道串行接口EFC:EmbeddedFlashController内嵌Flash控制器MPU:MemoryProtectionUnit器保护单元DCCM:DloselyCoupledBVCI:BasicVirtualComponent介AS532H采用LQFP48封装,基于Cordis5+32位RSIC安全内核,96MHz典型工作频率;内嵌国密RSA/ECDSA公钥算法引擎(RSA支持最高2048位;自带2KByte的OTPROM,256KByte的Flash,支SCI(ISO7816)主接口、SDI(SD2.0)主接口、SPI、UART、I2C等常用接口及丰富的GPIO引脚,可应用是低成本、高性能、外设丰富等,兼顾功能的多样性,以提高金融设备厂商在市场上的价格竞争电子结构Cordis5+内定时器Cordis5+内定时器定时器 LD/ST通

带MPU功能带MPU功能

3-1AS532H主要Cordis5RISCNormalize,SwapTimerx2,含WDT支持和保1K字节指令 :OTP : :12 :集成PHY的高速USB2.0HS480Mbps)接,SPIx2,UARTx1,I2CxSCI(ISO7816主接口硬件加速AES和DES算法,当工作在96M时,加速度如下硬件加速公钥算法,96M时,10241.35秒/次,25次/秒,2048位密钥对生成12秒/次,签名4次/秒国密SCB2(SM6)算法核SM6ECB加速度15MBytes/SSM6CBC加速度12MBytes/SSM6CFB加速度10MBytes/SSM6OFB加速度12MBytes/S随机功率加扰,硬件防DPA/SPA真随机数,通过FIPS140-2认证。真随机数生成速度2.1MBytes/带保护功能的可在外接SQIFLASH3.3V~5.5V32JTAG片上POR片内PLL封装和引封5-1AS532H引脚列AS532H的管脚见表5-15-1AS532H1P3.3V电源输出,外接10μF电2I3P1.8V电源输出,外接4.7μF电4P地5UART0发送数据信通用输入输出端口 ROM引导模式选6UART0接收数据信通用输入输出端口7OSCI时钟通用输入输出端口8OSCI复位通用输入输出端口9SCI数据通用输入输出端口ISCI卡信通用输入输出端口II通用输入输出端口通用输入输出端口JTAG_TDI/I通用输入输出端口O通用输入输出端口I通用输入输出端口I通用输入输出端口通用输入输出端口通用输入输出端口通用输入输出端口CLK_OUT/O通用输入输出端口SQI串行数据0(单通道通用输入输出端口SQI0_IO1/SQI串行数据1(单通道通用输入输出端口SQI串行数据2(单通道通用输入输出端口SQI串行数据3(单通道通用输入输出端口O通用输入输出端口SQI0_CS/AO通用输入输出端口通用输入输出端口通用输入输出端口O通用输入输出端口通用输入输出端口通用输入输出端口通用输入输出端口SPI0_MOSISPI0主输出从输入信IOSPI0_CLKSPI0时钟通用输入输出端口SPI0主输入从输出信通用输入输出端口I2C串行通用输入输出端口I2C串行通用输入输出端口SPI1主输出从输入信通用输入输出端口SPI1_MISO/SPI1主输入从输出信通用输入输出端口SPI1时钟通用输入输出端口USB差分数据线USB差分数据线O外接330欧姆下拉电阻,提供一个参考电流,增加P5V电功能Cordis5RISCAS532H采用晟元创新的Cordis5RISC核。体系结单周期ICCM(16KB2-wayassociated,64-byine,1KB指令指令系支持DSP器概256K字节12K通过SQI16M字节串行通过SDI接口可32GSD2.0器AS532H的器如图6-1所示,在图中未标明的区域都是保留的,这些区域的行为是未图6-1AS532H地址区域将产生8192个周期等待,而不产生任何错误异常。1.8V低工作电压页大小1K字节,以256×32(32位)速度支持字编程,编程(32位)时间页擦除(1K字节)时间编程/擦除次数不少于10,000次常温下数据保存不少于100年OTP区大小为2K字节,以256×32x2位方式组织。OTP区只作为数据,其写入和操6-2OTP序列号域:大小为32读出,只要JTAG锁止域中的32位数据不为0xFFFF_FFFF,则JTAG功能。中AS532H32个中断,它的中断类型包括外部中断(Interrupt)和异常(Exception)两种。异常错误会异步地发生)。而外部中断是异步的,它们是有器件或者外部输入的。AS532H的中断系统分成高优先级(H),中优先级(M)和低优先级(L)三个优先级类别。其中高优先部中断分成两个Level2(中优先级)和Level1(低优先级)两个级别。有设置成Level2或者Level1两个级别。处于H优先级的中断是不可的,其余的29个外部中断都是可以的。用户可以通过设置对应的寄存器完成3种类型的中断操作:所有外部中单独Level2或者Level1的中在所有的中断中,H优先级的中断优先级最高,M次之,L优先级的中断具有最低的优先级。另外,在同一个级别(Level1或者Level2)中,各个外部中断也是优先级顺序的。码递增的。比如,当所有外部中断处于同一级别时,IRQ3优先级最低,IRQ7最高,IRQ31的优先级仅次于IRQ7,IRQ8的优先级高于IRQ6。如L26<L25,M2<M1)可以参见表6-1的说明。用户可以通过对AUX_IRQ_LEV辅助寄存器的编以改变各可屏敝中断的优先级别,通过FLAG指令修改Status扩展寄存器的E1和E2位Level1或者Level2的中断,通过编程AUX_IENABLE扩展寄存器单个外部中断。LINK寄存器(ILINK1ILINK2)会自动载入中断发生时的程序计数器(PC)值,AS532H中断是由中断向量表实现的,中断发生时处理器仅跳转到对应的中断向量表处执行,其余处理任务都由完成。中断向量表中的偏移以及优先级信息如表6-1所示,其中N/A表示对应的中断没有外设中断信号连接。6-1AS532H0-H(不可修改1H(不可修改2InstructionH(不可修改3L(Level4L(Level5L(Level6M(Level7M(Level8L(Level9L(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(LevelL(Level含与处理器和器系统进行通信的逻辑。JTAG接口提供了对硬件断点和对断点的支持。功能特引导模6-2AS532H1非通过USB或UART0升级片内0-表6-3升级文件格称长度[字节地址0x12345678为有效00Section4[p+SectionSection4[2ndsection长如果长度=0,则引导4[q+2ndsection起始地2ndSectionnAS532H微控制器的系统控制模块(SCM)是整个的控制,用来管理系统及外设模块的工作时钟,复位逻辑以及系统工作电源。包含接外部晶体的片上振荡器,一个可配置PLL,一个外可编程系统时钟输出可实现对系统时钟的1-65536分片上POR可编程系统时钟输出以系统时钟SYSCLK为时钟源,经分频器分频后,从引脚输出。分频器可配置参数为ClkoutDiv,输出信号CLKOUT频率为CLKOUT=SYSCLK/(ClkoutDiv+1)。当ClkoutDiv=0时,可编程系统时钟输出具有使能控制位,当ClkoutEn为1时,输出允许,当ClkoutEn为0时,输出。AS532H36GPIO,GPIO都可以配置为中断输入检测(电平检测和边缘检测,中断向量是0x28(IRQ5),每个GPIO引脚都可以单独控制,不会影响其他GPIO的功能。GPIOB(3pinGPIOD(8pinpin,GPIO功能特所有的GPIOGPIO的驱动电流为AS532H的处理器中,有两个定时器/计数器单元(Timer)Timer0和Timer1Cordis5Timer保护机制,使其可以有效的避免误AS532H处理器中的定时器可以被配置成看门狗(WatchDogTimer,WDT)模式。使用扩展寄存器空间和特殊的硬件保护机制,使得这些定时器在被配置成WDT比普通的定时器更加的稳定可靠。Timer0Timer132位定时器/计数器。它们在使用方式上完全相同,区别就在于每个Timer采用不同的扩展寄存器地址和中断向量。AS532H中的定时器/计数器单元采用一个在处理器处于休眠模式下仍然工作的时钟,所以它们可以功能特两个独立的包含WDT功能的32位定时Synochip独创的硬件保护机制240个周期串行外设接口(SerialPeripheralInterface--SPI支持主或从模式,数据帧格式大范围内可编程,以支持标准的最大化。内建4字节FIFO用于发送器和缓存。功能特SPISPI16MSBLSB3支持7位或者8内嵌4FIFO和4化。内建4字节FIFO用于发送器和缓存。功能特I2C规范I2CSTART/STOP/重复START/应答信号产生/检内建FIFO(4字节)帧格式大范围内可编程,以支持标准的最大化。内建4字节FIFO用于发送器和缓存。功能特(UART)RS-23216在96MHz时钟频率下,高达1Mbps波特率LSB支持带位起始位,5、6、7或8位数据位,偶/奇/无奇偶校验,1、1.5或2内嵌4FIFO和4FIFOFIFO溢出、帧错误、奇偶校验错误、传输线断开错功能特支

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论