数字逻辑与数字系统实验_第1页
数字逻辑与数字系统实验_第2页
数字逻辑与数字系统实验_第3页
数字逻辑与数字系统实验_第4页
数字逻辑与数字系统实验_第5页
已阅读5页,还剩66页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑与数字系统实验TEC-8实验系统简介数码管喇叭交通灯LED

显示EPM7128电源指示

逻辑笔LOGVCC

GND时钟源电位器单脉冲时序操作模式数据开关电平控制信号开关数字逻辑实验板2时钟信号发生器3时钟信号发生器产生频率分别是1MHz、100KHz、10KHz、1KHz、100Hz、10Hz、1Hz,占空比为50%的时钟信号。DZ3和DZ4不能同时短接,CP1:100KHz/10KHz;DZ5和DZ6不能同时短接,CP2:1KHz/100Hz;DZ7和DZ8不能同时短接,CP3:10Hz/1Hz。MF、CP1、CP2、CP3通过插孔输出。4逻辑测试笔5逻辑测试笔将红色逻辑笔接TEC-8的逻辑测试笔插孔。逻辑笔在测试信号的电平时,红灯亮表示高电平,

绿灯亮表示低电平,红灯和绿灯都不亮表示高阻态。在测试脉冲个数时,首先按一次Reset按钮,使2个黄灯D1、D0灭,处于测试初始状态。逻辑笔最多能够测试3个连续脉冲。6TDS-1001数字存储示波器简介实验一基本门电路与三态门实验目的:1.掌握TTL与非门,或非门和异或门输入与输出之间的逻辑关系;2.熟悉TTL中,小规模集成电路的外形,管脚和使用方法;3.掌握三态门逻辑功能和使用方法;4.掌握用三态门构成总线的方法和特点;5.掌握TEC8数字电路实验系统的使用方法;6.初步学会用示波器测量简单数字波形。集成电路芯片简介数字电路实验中所用到的集成电路芯片都是双列直插式的。现以74LS00芯片为例,其引脚排列规则如图所示:实验一基本门电路与三态门实验器件和设备:二输入四与非门:74LS00;二输入四或非门:74LS28(02);二输入四异或门:74LS86;四总线缓冲器(三态输出):74LS125;TEC8数字电路实验系统;V-21220MHZ双踪示波器。实验一基本门电路与三态门实验内容:分别测试74LS00,74LS28(02),74LS86一个逻辑门的输入与输出之间的逻辑关系;当74LS125的输出负载为74LS00一个与非门输入端,当与非门另一输入端分别接高,低电平时,测试74LS125的三态输出和74LS00的输出;实验一基本门电路与三态门用74LS125两个三态门构成一条总线。两控制端分别由高,低电平控制;两输入端分别接1MHZ,500KHZ信号;用示波器观察三态门的输出波形。实验一基本门电路与三态门实验提示:注意认清所用器件型号和管脚,VCC与实验台的+5V插孔连接,GND与实验台的GND连接;实验台的电平开关输出作为器件的输入,拨动开关则改变器件的输入电平;器件输出接实验台的电平指示灯,“1”亮,“0”灭;74LS125的控制端G为低电平有效。实验一基本门电路与三态门与非门逻辑电路:实验一基本门电路与三态门74LS00实验电路:实验一基本门电路与三态门或非门逻辑电路:实验一基本门电路与三态门74LS28(02)实验电路:实验一基本门电路与三态门异或门逻辑电路:实验一基本门电路与三态门74LS86实验电路:实验一基本门电路与三态门三态门逻辑电路:74LS125的控制端G为低电平有效实验一基本门电路与三态门74LS125实验电路1:实验一基本门电路与三态门74LS125构成总线实验电路:实验一基本门电路与三态门实验报告要求:画出实验接线图或逻辑电路图;真值表表示出实验结果;记录实验现象;分析实验结果;实验二数据选择器和译码器实验目的:熟悉数据选择器的逻辑功能。熟悉译码器的逻辑功能。实验二数据选择器和译码器实验器件和设备:双4选1数据选择器74LS153;双2-4线译码器74LS139;TEC8数字电路实验系统;TDS-100140MHZ双踪示波器。实验二数据选择器和译码器实验内容:测试74LS153中一个4选1数据选择器的逻辑功能。测试74LS139中一个2-4译码器的逻辑功能。实验二数据选择器和译码器实验提示:74LS153的数据输入端C0~C3分别接实验台上的10MHZ,1MHZ,500KHZ,100KHZ脉冲源,改变数据选择端A,B和使能端G的电平,观察各组合条件下数据选择器的输出波形。74LS139的译码输出Y0~Y3接电平指示灯,改变使能端G和选择端B,A的电平,观测并记录指示灯的显示状态。实验二数据选择器和译码器74LS153实验电路:实验二数据选择器和译码器74LS153实验电路:实验二数据选择器和译码器74LS139实验电路:实验二数据选择器和译码器74LS139实验电路:实验二数据选择器和译码器实验报告要求:画出实验接线图或逻辑电路图;根据实验结果写出74LS139的真值表;根据实验结果写出74LS153的真值表;记录实验现象;分析74LS139和74LS153中引脚G的功能。实验三触发器实验目的:掌握RS触发器、D触发器、JK触发器的工作原理。学会正确使用RS触发器、D触发器、JK触发器。实验三触发器实验器件和设备:二输入四与非门:74LS00;双D触发器:74LS74;双JK触发器:74LS73;TEC8数字电路实验系统;TDS-100140MHZ双踪示波器。

实验三触发器实验内容:1.用74LS00构成一个RS触发器。R′,S′端接电平开关输出,Q,Q′端接电平指示灯。改变R,S的电平,观测并记录Q,Q′的值。实验三触发器2.双D触发器74LS74中一个触发器功能测试。(1)将CLR(复位),PR(置位)引脚接实验台电平开关输出,Q,Q′引脚接电平指示灯。改变CLR,PR的电平,观察并记录Q,Q′的值。实验三触发器(2)在(1)的基础上,置CLR,PR引脚为高电平,D(数据)引脚接电平开关输出,CP(时钟)引脚接单脉冲。在D为高电平和低电平的情况下,分别按单脉冲按钮,观察Q,Q′的值,记录下来。实验三触发器(3)在(1)的基础上,将D引脚接1MHz脉冲源,CP引脚接10MHz脉冲源。用双踪示波器同时观测D端和CP端,记录波形;同时观测D端,Q端,记录波形。分析原因。

3.制定对双JK触发器74LS73一个JK触发器的测试方案,并进行测试。实验三触发器实验提示:注意74LS73芯片的GND引脚是11,VCC引脚是4。实验三触发器RS触发器实验电路:实验三触发器D触发器实验电路:实验三触发器D触发器输出波形:实验三触发器双JK触发器实验电路图:实验三触发器JK触发器J=1,K=1时的输出波形:实验三触发器实验报告要求总结触发器逻辑功能及特点。整理实验中测试的结果,填好真值表,画出波形图。比较不同类型触发器的触发方式有什么不同。 实验四简单时序电路实验目的:掌握简单时序电路的分析,设计,测试方法。实验四简单时序电路实验器件和设备:双J-K触发器:74LS73;双D触发器器:74LS74;四2输入与非门:74LS00;TEC8数字电路实验系统;TDS-100140MHZ双踪示波器。实验四简单时序电路实验内容:1.双D构成的二进制计数器:按设计接线,将Q0,Q1,Q2,Q3复位;由时钟端CLK输入单脉冲,记录输出状态;由时钟端CLK输入连续脉冲,观测输出波形。2.用74LS73构成一个二进制计数器,重做内容1的实验。实验四简单时序电路3.异步十进制计数器:按设计接线,将Q0,Q1,Q2,Q3复位;由时钟端CLK输入单脉冲,记录输出状态;由时钟端CLK输入连续脉冲,观测输出波形。实验四简单时序电路4.自循环寄存器:(1)用双D触发器74LS74构成一个4位自循环寄存器。方法是第1级的Q端接第2的D端,依此类推,最后第4级的Q端接第1级的D端。4个D触发器的CLK端连接在一起,然后接单脉冲时钟。(2)将Q0,Q1,Q2,Q3清0,再将Q0置1,按单脉冲按钮,观察并记录Q0,Q1,Q2,Q3的值。实验四简单时序电路实验提示:74LS73引脚11是GND,引脚4是VCC。D触发器74LS74是上升沿触发,JK触发器74LS73是下降沿触发。实验四简单时序电路D触发器构成的二进制计数器实验电路:实验四简单时序电路D触发器构成的二进制计数器输出波形:实验四简单时序电路JK触发器构成的二进制计数器实验电路:实验四简单时序电路JK触发器构成的二进制计数器输出波形:实验四简单时序电路异步十进制计数器实验电路:实验四简单时序电路异步十进制计数器输出波形:实验四简单时序电路自循环计数器实验电路:实验四简单时序电路自循环计数器输出波形:实验四简单时序电路实验报告要求:1.写出实验内容1中,用单次脉冲做计数脉冲时,Q3,Q2,Q1,Q0的状态转移表;画出连续时钟下Q3,Q2,Q1,Q0的波形;2./Q3,/Q2,/Q1,/Q0构成计数器吗?如果是,那么是递增还是递减?实验四简单时序电路3.画出实验2的电路图。4.写出实验3中,用单次脉冲做计数脉冲时,Q3,Q2,Q1,Q0的状态转移表;画出连续时钟下Q3,Q2,Q1,Q0的波形;5.画出实验4的电路图。用单次脉冲做计数脉冲时,Q3,Q2,Q1,Q0的状态转移表。

实验五在系统编程实验1实验目的:

用VHDL语言设计一个8421码十进制计数器及七段数码管显示系统。学习使用ispEXPERT软件。学习ISP器件的编程和下载。实验五在系统编程实验1实验所用的器件和设备

ISP10321片;

TEC-5数字电路实验系统1台;逻辑笔1个;示波器1台;典型设计框图十进制计数器七段译码器CLKQ3Q2Q0Q1YaYbYcYdYeYfYgdacbefgCLR计数输出

Q3Q2Q1Q0

0123456789

0000000100100011010001010110011110001001十进制计数器计数顺序表实验五在系统编程实验11.在ispEXPERT环境下,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论