FPGA的数字激光自动功率控制系统设计_第1页
FPGA的数字激光自动功率控制系统设计_第2页
FPGA的数字激光自动功率控制系统设计_第3页
FPGA的数字激光自动功率控制系统设计_第4页
FPGA的数字激光自动功率控制系统设计_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、【Word版本下载可任意编辑】 FPGA的数字激光自动功率控制系统设计 自从激光器在1960年发明以来,在激光通信中已经成为了不可或缺的关键设备,半导体激光器(LD)是用于高速率光传输系统的有吸引力的光源,然而,遗憾的是LD的阈值随温度和寿命变化,且因器件的不同表现出现较大的差异。LD的阈值随着温度的升高而明显增大。LD阈值的漂移,给使用带来很大的不便,如果采用固定的偏流,则必然引起输出光脉冲峰值功率的浮动,而且,阈值的漂移破坏了已经设计好的工作点,从而引起有害光电延迟、张弛振荡等现象。在LD高速工作时,这种现象的危害是不可忽略的。为了克服这些弊病,必须对输出功率开展控制,使LD的工作能够维持

2、在正确的工作点上。 姚嘉陵等曾设计基于模拟电路的APC自动激光功率控制电路,通过反应来自动调整预偏置电流来到达稳定LD输出功率的控制。基本原理是一方面将LD背向输出的光功率经背向光探测器PD开展检测,然后经过放大器1开展放大,送到比较器的反相输入端;另一方面,输入信号和从直流稳压电源中取出的直流参考电压经过放大器2放大后送入比较器的同相输入端,比较器的输出作为反应被送到LD的驱动端,调节偏流,到达稳定LD输出功率的目的。 模拟电路方法实现的优点是增益控制比较稳定,缺点是需要参加的器件较多,且随着使用时间的增加,模拟器件老化会影响反应控制的误差,另外,输出的激光功率固定不可变,不能实现多级功率的

3、控制。 笔者提出一种基于FPGA的全数字激光器功率自动控制系统,不但可以大大简化电路构造,减少成本,同时消除由器件老化带来误差,还可以方便的改变激光器的输出功率和实现激光器多级功率的控制。 1 自动功率控制系统整体构造 基于FPGA的激光功率自动控制系统构造如图1所示其工作原理是:将半导体激光器LD背向输出的光功率经背向光探测器PD开展检测后,转换成模拟电压信号,该模拟电压信号经过A/D转换芯片的采样和转换,转换成代表LD实际输出功率的数字信号,该数字信号被送入FPGA芯片中的APC(自动功率控制模块)开展分类、比较和处理,终输出调整后的激光器数字偏流信号,数字偏流信号经过FPGA内部的PWM

4、模块和外部的模拟低通滤波器转换成模拟信号,来驱动半导体激光器LD.SOC用于设置多级激光器输出功率设置,APC的工作、停止等控制。 如图1所示,本文所设计的全数字激光器自动功率控制系统由A/D转换器、FPGA功能设计模块和模拟低通滤波器3个部分组成。 如图2所示,本文中FPGA设计包括3个部分,SOC、APC和PWM。 SOC是采用的由GaislerResearch公司于20*年研制完成的一款32位、符合IEEE-1754(SPARCVS)构造的CPU处理器核Leon2.它的前身是欧空局研制的Leon以及ERC32.Leon2的目标主要是权衡性能和价格、高的可靠性、可移植性、可扩展性、软件兼容

5、性等,其内部硬件资源可裁剪(可配置)、主要面向嵌入式系统,可以用FPGA/CPLD和ASIC等技术实现。Leon2处理器的片上资源如下:分离的指令和数据Cache、硬件乘法器和除法器、中断控制器、具有跟踪缓冲器的调试支持单元(DSU)、2个24位定时器、2个通用异步串口(UART)、低功耗模式、看门狗电路、16位I/O端口、灵活的存储控制器、以太网MAC和PCI接口。Leon2的VHDL模块可以在大多数综合工具上开展综合,可以在任何符合VHDL-87标准的仿真器上开展仿真;采用AMBA AHB/APB总线构造的用户设计新模块,可以很容易参加到Leon2中,完成用户的定制应用。其构造如图3所示。

6、 2 FPGA模块设计 本设计使用的是Avnet Design Services公司设计的FPGA评估板,该评估板使用的是Xilinx公司XC4VLX25-FF668型FPGA芯片。同时,板上还有32MB的DDR SDRAM和8MB的Intel StrataFlash,10/100M自适应以太网接口、USB2.0接口和RS232串行接口,128x64的OLED(Organic Light Emitting Diode)图形显示,3组140针通用I/O连接器(AvBus)等硬件构造组成。 文中SOC主要实现的功能是控制各个子系统的复位(RESET)与使能(EN),为各个子系统提供时钟信号(CLK

7、),并可以通过读(RD)、写(WR)、片选(CS)3个控制信号、32位的数据输入总线(DIN0DIN31)、32位的输出数据总线(DOUT0DOUT31)、32位的地址总线(ADDR0ADDR31)与各个子系统开展读、写操作。对于APC子系统,SOC主要完成APC模块和PWM模块的系统复位、使能,为APC模块、PWM模块提供时钟,设置APC模块的控制、状态存放器等功能。 APC构造是激光功率自动控制系统的主体构造。主要功能有两个:1)完成对A/D芯片的控制,包括A/D芯片工作方式的设定(通过设置A/D芯片的控制存放器)、A/D芯片的控制信号的产生(时钟信号ADCLK、使能信号ADCS、读控制信

8、号ADRD、写控制信号ADWR、并接收A/D转换完成信号ADINT和A/D转换结果ADD0ADD9);2)对A/D转换的结果(ADD0ADD9)开展处理,即将采样并转换的激光发射器的输出功率与设置的多级功率开展比较,区分出功率等级,再将标准等级的功率值与实际采样转换功率值开展比较,并根据比较结果给出新的LD驱动功率值。 PWM是根据APC模块输出的新的LD驱动功率值,通过调制方波的占空比来改变输出的直流分量,经过低通滤波器后得到需要的模拟电压信号,来驱动LD.使用PWM模块一可以用数字电路设计取代昂贵的D/A转换器,二是可以灵活的增加或减少被控制LD的数量。 3 自动激光功率控制设计的A/D转

9、换模块设计 本设计中的模/数转换芯片选用的是TI公司生产的TLV1571芯片,TLV1571是一款10位单通道模拟输入的模/数转换器,内部有两个8位的控制存放器CR0、CR1来控制ADC的工作模式,包括软件转换或硬件转换开始选择、内部或外部时钟选择、二进制或二进制补码输出、硬件或软件配置等工作模式。本设计通过将TLV1571的两个控制存放器设置在外部时钟信号,软件控制转换工作方式,其工作时序如图4所示。 当CS和WR信号均为低电平时,写TLV1571的控制存放器,设置完TLV1571的控制存放器后,在WR的上升沿开始A/D采样,采样持续6个时钟周期后,自动开展A/D转换,转换需要10个时钟周期

10、,转换完成后,INT变低,通知FPGAA/D转换已经完成,同时,将AD转换后的数字信号在D0D9数据总线上准备好,在RD信号的下降沿,数据被读入FPGA内开展下一步处理。TLV1571的时钟信号CLK、CS、WR、RD均由FPGA产生。D0D9与FPGA的10个双向I/O端口相连,用于完成TLV1571两个控制存放器的设置以及A/D转换结果的传递。图5为TLV1571与FPGA连接电路图。 4 模拟低通滤波器的设计 本设计的模拟低通滤波器采用简单的一阶有源滤波器,其电路构造如图6所示。 5 结束语 选择半导体激光器LC25,设定输出功率要求为2 W,PD采用InGaAs PIN光电探测器,PD检测的结果既用于自动功率控制的输入,还作为自动功率控制的结果检验。如果自动功率控制良好,则PD的输出将稳定在额定值上。利用泰克示波器对PD检测信号开展检测,本文

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论