




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、电子电路EDA实验实验目的和基本要求 电子电路EDA技术是电子信息工程专业的一门专业选修课。它是一门实践性很强的课程,所以实验是不可缺少的重要教学环节。实验课的目的和基本要求是使学生了解一种通过软件的方法来高效地完成硬件设计的计算机技术,初步掌握电子电路自顶向下的设计方法、EDA设计流程及其工具,会用原理图输入和硬件描述语言VHDL设计逻辑电路及数子电路小系统。电子电路EDA实验二、实验设备 微型计算机 EDA实验箱 ZYE1502C 实验一 原理图输入设计组合逻辑电路一、实验目的 通过简单组合逻辑电路的设计,初步了解CPLD设计的全过程和相关EDA软件 MAX+plusII的使用。掌握原理图
2、输入的设计方法和流程,学会对实验开发系统中的CPLD的编程下载、硬件测试。二、实验内容 1. 用基本的门电路设计一个5人表决决电路,参加表决者5人,同意为1,不同意为0,同意者过半数表决通过,绿指示灯亮,不通过则红指示灯亮。实验一 原理图输入设计组合逻辑电路 2. 按照利用MAX+plusII软件设计数字电路的流程,完成原理图输入、编译、仿真、引脚锁定、下载及硬件测试。 3. 实验连线:5个输入端D1、D2、D3、D4 、D5所锁定的CPLD管脚接5个拨位开关, 2个输出端信号管脚接相颜色的LED灯。 实验二 原理图输入设计时序逻辑电路一、实验目的 通过一个四位异步二进制加法计数器的设计,掌握
3、CPLD设计的全过程和相关EDA软件MAX+plusII的使用。掌握层次化设计的方法。二、实验内容 1. 用D触发器和门电路设计两位异步二进制加法计数器,完成原理图输入、编译、仿真和包装元件入库。实验二 原理图输入设计时序逻辑电路 2. 建立一个更高的原理图输入层次,利用以上获得的两位异步二进制加法计数器完成四位异步二进制加法计数器的设计,并完成编译、仿真、引脚锁定、下载及硬件测试。 3. 实验连线:清零端Reset接按键开关,clk时钟源(clk1Hz),四位输出D3、D2、D1、D0接四个LED灯。 实验三 文本输入设计逻辑门电路一、实验目的 熟悉MAX+plusII的文本设计全过程,掌握
4、简单逻辑电路的VHDL描述、文本输入、仿真和硬件下载测试。二、实验内容 1. 使用VHDL中定义的逻辑操作符,设计一个能同时实现与门、或门、与非门、或非门、异或门及反相器的基本门电路。要求输入端口为A、B 。输出端口为YANDYOR、YNAND、YNOR、YXOR、YNOT 。 2. 完成文本输入、编译、仿真、引脚锁定、下载及硬件测试。 实验四 扫描显示电路的驱动一、实验目的 1. 了解八位七段LED数码管扫描显示的原理。 2. 学习同时使用文本输入和原理图输入设计数字电路方法。二、实验内容 1. 使用VHDL的CASE语句,设计七段译码器程序,并完成文本输入、编译、仿真。 实验四 扫描显示电
5、路的驱动 2. 打开图形编辑窗,从宏功能元件库中调出74193,设计地址产生器。调出己设计好的七段译码器元件,按图示电路连接,组成扫描显示电路并完成原理图输入、编译、仿真、引脚锁定、下载及硬件测试。下载完毕后,数码管循环显示“F0”。实验四 扫描显示电路的驱动 3. 实验连线 清零信号RESET所锁定的管脚接按键开关。 时钟CLK接时钟源(F=1Hz左右)。 地址信号SEL2、SEL1、SEL0锁定的管脚同P37处的连接线孔SEL2、SEL1、SEL0相连。 代表7段码驱动信写A、B、C、D、E、F、G锁定的管脚同PCLK处的连接线孔A、B、C、D、E、F、G相连。 实验五 交通灯控制器设计一
6、、实验目的 了解较复杂数字系统的设计,学习VHDL的多层次设计方法。二、实验内容 依据交通常规“红灯停,绿灯行,黄灯提醒”,按表所示要求,完成交通灯控制器的VHDL多层次描述。要求将程序分成几个基本模块,首先对基本模块逐一完成文本输入、编译、仿真。然后输入顶层程序,并完成编译、仿真、引脚锁定、下载实验五 交通灯控制器设计附:红、绿、黄灯和倒计时显示器的平面图实验六 多波形信号发生器设计一、实验目的 1. 学习用VHDL设计波形发生器的方法,了解CPLD与D/A的接口技术。 2. 学习同时使用文本输入和原理图输入设计数字电路方法。二、实验内容 1. 依据以下要求完成多波形信号发生器各单元电路的VHDL设计,即完成文本输入、编译、仿真。实验六 多波形信号发生器设计设计要求: 输出信号波形: 正向锯齿波
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025至2030年中国电容插压电送器数据监测研究报告
- 学习计划(分享12篇)
- 电子通讯技术在医疗行业的创新应用
- 修改文稿合同范本
- 社交电商中用户行为模式研究
- 现代实验室如何进行电子电器产品的电气强度测试
- 服务合同与供货合同范本
- 电梯维护保养与安全操作实务培训
- 知识产权在海外办公环境的实践与挑战
- 2025至2030年中国涂料喷涂数据监测研究报告
- 《ABO血型鉴定》课件
- 广东省汕头市潮阳区2024-2025学年高二上学期期末考试英语试题
- 计算机行业人工智能系列深度报告:deepseek研究框架-国海证券-20250214
- 2025年湖南生物机电职业技术学院高职单招职业适应性测试近5年常考版参考题库含答案解析
- DB1331T 102-2025雄安新区应急物资储备库建设规范
- 2025年苏州经贸职业技术学院高职单招职业适应性测试近5年常考版参考题库含答案解析
- 李四光《看看我们的地球》原文阅读
- 读书分享-于永正-我怎样教语文
- 高中语文(统编版)选必中册-第二单元教材分析解读课件
- 六年级语文下册第五单元教材解析
- 2024年湖南高速铁路职业技术学院单招职业技能测试题库及答案解析
评论
0/150
提交评论