高性能低压差线性稳压器研究与设计_第1页
高性能低压差线性稳压器研究与设计_第2页
高性能低压差线性稳压器研究与设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、高性能低压差线性稳压器研究与设计在20072009年中国电源管理芯片市场产品结构调查中,低压差线性稳压器(LDO)的市场占有率一直排名第一。之所以广大消费类电子产品对LDO芯片拥有大量并持久的需求,是由于LDO芯片可以为后续电路提供稳定低噪的电压,并且只占据少量的PCB面积和消耗极低的功耗。此外LDO的电路架构还十分适合作为IP集成到片上系统中(SoC)。随着市场的变化和技术的进步,对LDO芯片的性能要求也在不断地提高。更高的转换效率、更低的功耗、更少的外围器件以及更高的电源噪声抑制逐渐成为LDO芯片的研究热点和发展趋势。本文首先对实现高性能LDO的关键问题通过系统设计进行了分析研究,具体主要

2、在纳安级基准电流源、LDO率补偿方案、LDO大信号响应,以及闭环系统电源噪声传递函数四个方面进行了深入的理论研究和探讨,提出了具有创新意义的电路结构:1)30nA基准电流源;2)基于新型有源受控电阻的3种零点追踪频率补偿方案;3)4种摆率增强电路;4)基于电源噪声抵消抵消技术的4种高PSRRLD戊现方案。本文基于上述电路模块结构,采用CMO能合信号工艺,设计并实现了三款高性能LDO芯片:1)3nA超低静态电流的低功耗LDO5片;2)无片外电容的LDO芯片;3)高电源噪声抑制的LDO芯片(PSRR=-70dB1kHz)测试结果验证了设计思想。在纳安级基准电流源的研究中,要分析了电源电压变化对基准

3、电流的影响机制,提出一款三支路结构,有效地降低了电源噪声对基准电流的影响。并利用CSMC0.6仙m混合信号工艺中,不同电阻问温度系数的差别以及二极管反向电流,在-40度到130度的温度范围内,将基准电流的精度控制在300.6nA。由于LDO芯片的输出极点具有106数量级的变化,有效的频率补偿方案就是产生一个随之变化的动态零点,从而实时的抵消掉输出极点对环路稳定性的不良影响。在本文中,提出了一种新型的有源受控电路生成电路,能有效地抑制传统有源受控电阻中低精度、受工艺涨落以及MOS;体效应影响较大等缺点;进而可以产生精确地受控零点。在该有源受控电阻基础上,分别实现了三种零点追踪频率补偿方案:1)基

4、于带去零电阻的米勒电容;2)基于单位增益补偿模块;3)基于包含伪ESR电阻的功率级。由于LDO输出端电容对输出电压有滤波和稳压的作用,为了实现无片外电容LDO芯片的设计,对LDO大信号响应进行了系统的分析。在推导出LDO输出过冲电压和LDO输出端电容之间关系式的基础上,进一步明确了误差放大器摆率是抑制无片外电容LDO输出过冲电压的关键指标。为了继续保持LDO芯片低功耗的特性,决定采用摆率增强电路来提供动态电流,为功率管的栅电容进行充放电,进而优化LDOfc信号响应过程,并相应的提出了4种电路实现方案。本文中的无片外电容LDO芯片设计中,采用了其中一款首创的“基于微分器结构的摆率增强电路”。该摆率增强电路的采用,使LDO输出过冲电压的峰值从VDDF降至UVOUT+0.55V闭环系统的电源噪声的系统研究是一个难点,至今尚未见详细报道。为了弥补这一空白,在本文中首先详细推导了6种中基本放大器的电源噪声传递函数,获得了多级放大器电源噪声抵消的设计理念,并提出了4种提高电源噪声抑制比的方案在高电源口声抑制LDO设计中,采用了第一级和第二级放大器电源噪声相互抵消的设计方案,并根据其电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论