第五章时钟系统应用举例1_第1页
第五章时钟系统应用举例1_第2页
第五章时钟系统应用举例1_第3页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、人:联系邮箱:ren1时钟模块失效及安全操作2时钟模块寄存器简介3MSP430单片机的时钟模块包含检测XT1、XT2和DCO振荡器故障失效的功能。晶振故障失效条件有以下4种。 XT1LFOFFG:XT1振荡器在低频模式(LF)下失效; XT1HFOFFG:XT1振荡器在高频模式(HF)下失效; XT2OFFG:XT2振荡器失效; DCOFFG:DCO振荡器失 效。MSP430F5xx/6xx系列单片机时钟模块寄存器汇总(基址:0160h)寄存器简写类型偏移地址初始状态时钟模块控制寄存器0UCSCTL0读/写00h0000h时钟模块控制寄存器1UCSCTL1读/写02h0020h时钟模块控制寄存

2、器2UCSCTL2读/写04h101Fh时钟模块控制寄存器3UCSCTL3读/写06h0000h时钟模块控制寄存器4UCSCTL4读/写08h0044h时钟模块控制寄存器5UCSCTL5读/写0Ah0000h时钟模块控制寄存器6UCSCTL6读/写0ChC1CDh时钟模块控制寄存器7UCSCTL7读/写0Eh0703h时钟模块控制寄存器8UCSCTL8读/写10h0707h时钟模块控制寄存器9UCSCTL9读/写12h0000h【例2】 XIN和XOUT引脚接32768Hz低频手表晶振,将ACLK配置为 32768Hz,且将ACLK通过P1.0口输出。【例1】 使用内部振荡器时钟源VLO , 配置ACLK 为VLOCLLK (约 12kHz),且将ACLK通过P1.0口输出(MSP430F5529单

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论