




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、13.1 分立元件门电路分立元件门电路13.3 CMOS 门电路门电路13.2 TTL 门电路门电路第第 13 章章 门电路和组合逻辑电路门电路和组合逻辑电路 13.4 组合逻辑电路的分析和设计组合逻辑电路的分析和设计13.5 加法器加法器13.6 编码器编码器13.7 译码器和数字显示译码器和数字显示13.8 应用举例应用举例一类称为模拟信号,它一类称为模拟信号,它是指时间上和数值上的变化是指时间上和数值上的变化都是连续平滑的信号,如图都是连续平滑的信号,如图( (a) )中的正弦信号,处理模拟中的正弦信号,处理模拟信号的电路叫做模拟电路。信号的电路叫做模拟电路。电子电路中的信号分为两大类电
2、子电路中的信号分为两大类:一类称为数字信号,它一类称为数字信号,它是指时间上和数值上的变化是指时间上和数值上的变化都是不连续的,如图都是不连续的,如图( (b) )中中的信号,处理数字信号的电的信号,处理数字信号的电路称为数字电路。路称为数字电路。( (b) )( (a) )13.1.1 门电路的基本概念门电路的基本概念13.1 基本门电路及其组合基本门电路及其组合 所谓门就是一种开关,它能按照一定的条件所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。去控制信号的通过或不通过。 门电路的输入和输出之间存在一定的逻辑关门电路的输入和输出之间存在一定的逻辑关系系(因果关系因果关系)
3、,所以门电路又称为,所以门电路又称为逻辑门电路逻辑门电路。 基本逻辑关系为基本逻辑关系为三种。三种。 下面通过例子说明逻辑电路的概念及下面通过例子说明逻辑电路的概念及的意义。的意义。220V+- Y = A B000101110100ABYBYABY220VA+- Y = A + B000111110110ABY101AY0Y220VA+-R 电平的高电平的高低一般用低一般用“1”和和“0”两种状两种状态区别,若规态区别,若规定定高电平为高电平为“1”,低电平,低电平为为“0”则称为则称为正逻辑正逻辑。反之。反之则称为则称为负逻辑负逻辑。若无特殊说明,若无特殊说明,均采用正逻辑。均采用正逻辑。
4、100VUCC高电平高电平低电平低电平输入输入A、B、C全为高电平全为高电平“1”,输出输出 Y 为为“1”。输入输入A、B、C不全为不全为“1”,输出输出 Y 为为“0”。0V0V0V0V0V3V+U 12VRDADCABYDBC3V3V3V0V00000010101011001000011001001111ABYC0V3V13.1.2 分立元件基本逻辑门电路分立元件基本逻辑门电路逻辑逻辑即:有即:有“0”出出“0”, 全全“1”出出“1”Y=A B C&ABYC00000010101011001000011001001111ABYC0V0V0V0V0V3V3V3V3V0V00000
5、011101111011001011101011111ABYC3V3V-U 12VRDADCABYDBC输入输入A、B、C全为低电平全为低电平“0”,输出输出 Y 为为“0”。输入输入A、B、C有一个为有一个为“1”,输出输出 Y 为为“1”。(3) 逻辑关系逻辑关系:逻辑逻辑即:有即:有“1”出出“1”, 全全“0”出出“0”Y=A +B +CABYC 100000011101111011001011101011111ABYC+UCC-UBBARKRBRCYT 1 0饱和饱和(2) 逻辑表达式:逻辑表达式:Y=A“0”10“1”“0”“1”AY逻辑符号逻辑符号1AY有有“0”出出“1”,全,
6、全“1”出出“0”&ABCY&ABC00010011101111011001011101011110ABYCY=A B C1Y13.1.3 基本逻辑门电路的组合基本逻辑门电路的组合1YABC 1有有“1”出出“0”,全,全“0”出出“1”00010010101011001000011001001110ABYCY=A+B+CY1ABC13.1.3 基本逻辑门电路的组合基本逻辑门电路的组合ABY1有有“0”出出“0”,全全“1”出出“1”有有“1”出出“1”,全全“0”出出“0”&ABY1 1ABY2Y2ABC&1&D1Y1&YABCD逻辑符号逻辑符
7、号13.1.3 基本逻辑门电路的组合基本逻辑门电路的组合Y=A B+C D漏极漏极D金属电极金属电极栅极栅极G源极源极SSiO2绝缘层绝缘层P P型硅衬底型硅衬底 高掺杂高掺杂N区区13.3 CMOS 门电路门电路GSD 由于栅极是绝缘的,栅极电流几乎为零,输入由于栅极是绝缘的,栅极电流几乎为零,输入电阻很高,最高可达电阻很高,最高可达1014 。漏极漏极D金属电极金属电极栅极栅极G源极源极SSiO2绝缘层绝缘层P P型硅衬底型硅衬底 高掺杂高掺杂N区区 由于金属栅极和半导体之间的绝缘层目前常用由于金属栅极和半导体之间的绝缘层目前常用二氧化硅,故又称金属二氧化硅,故又称金属- -氧化物氧化物-
8、 -半导体场效应管,半导体场效应管,简称简称MOS场效应管。场效应管。EGP型硅衬底型硅衬底N+N+GSD+UGSED+ 由结构图可见由结构图可见,N+型漏区和型漏区和N+型源区之间被型源区之间被P型衬底隔开,漏极和源极之间是两个背靠背的型衬底隔开,漏极和源极之间是两个背靠背的PN结结。 当栅源电压当栅源电压UGS = 0 时时,不管漏极和源极之间所不管漏极和源极之间所加电压的极性如何,其加电压的极性如何,其中总有一个中总有一个PN结是反向结是反向偏置的,反向电阻很高,偏置的,反向电阻很高,漏极电流近似为零漏极电流近似为零。SDEGP型硅衬底型硅衬底N+N+GSD+UGSED+ 当当UGS 0
9、 时,时,P P型衬底中的电子受到电场力的吸型衬底中的电子受到电场力的吸引到达表层,填补空穴形成负离子的耗尽层;引到达表层,填补空穴形成负离子的耗尽层;N型导电沟道型导电沟道EGP型硅衬底型硅衬底N+N+GSD+UGSED+N型导电沟道型导电沟道当当UGS UGS(th(th)后,场后,场效应管才形成导电沟道,效应管才形成导电沟道,开始导通,开始导通,若漏若漏源之间源之间加上一定的电压加上一定的电压UDS,则,则有漏极电流有漏极电流ID产生。在产生。在一定的一定的UDS下下漏极电流漏极电流ID的大小与栅源电压的大小与栅源电压UGS有有关。所以,场效应管是关。所以,场效应管是一种电压控制电流的器
10、一种电压控制电流的器件。件。 在一定的漏在一定的漏源电压源电压UDS下,使管子由不导通下,使管子由不导通变为导通的临界栅源电压称为开启电压变为导通的临界栅源电压称为开启电压UGS(thth)。有导电沟道有导电沟道无导电无导电沟道沟道UDSUGS/ID/mAUDS/Vo oUGS= 1VUGS= 2VUGS= 3VUGS= 4VN型衬底型衬底P+P+GSD符号:符号:结构结构SiO2绝缘层绝缘层加电压才形成加电压才形成 P型导电沟道型导电沟道 增强型场效应管只有当增强型场效应管只有当时才形成导时才形成导电沟道。电沟道。AYT2+UDDT1N 沟道沟道P 沟道沟道GGDSS13.3 CMOS 13
11、.3 CMOS 门电路门电路13.3.1 CMOS 非门电路非门电路T4 与与 T3 并联,并联,T1 与与 T2 串联;串联; 当当 AB 都是高电平时都是高电平时,T1 与与 T2 同时导通,同时导通,T4 与与 T3 同时截止;输出同时截止;输出 Y 为为低电平。低电平。 当当AB中有一个是低中有一个是低电平时,电平时,T1与与T2中有一中有一个截止,个截止,T4与与T3中有一中有一个导通个导通, 输出输出Y 为高电平。为高电平。ABT4T3T1T2+UDDY13.3.2 CMOS 与非门电路与非门电路 当当 AB 中有一个是中有一个是高电平时,高电平时,T1 与与 T2 中中有一个导通
12、,有一个导通,T4 与与 T3 中有一个截止,输出中有一个截止,输出 Y 为低电平。为低电平。 当当AB都是低电平都是低电平时,时,T1 与与 T2 同时截止,同时截止,T4 与与 T3 同时导通;输同时导通;输出出 Y 为高电平。为高电平。13.3.3 CMOS 或非门电路或非门电路BT4T3T1T2AY+UDD13.4 组合逻辑电路的分析和设计组合逻辑电路的分析和设计13.4.1 逻辑代数逻辑代数逻辑代数:按一定逻辑规律进行运算的代数。逻辑代数:按一定逻辑规律进行运算的代数。逻辑代数不代表数,而是代表两种相互对立的状态。逻辑代数不代表数,而是代表两种相互对立的状态。逻辑代数中的变量称为逻辑
13、变量。它只能取逻辑代数中的变量称为逻辑变量。它只能取“0”或或“1”。1. 逻辑代数运算法则逻辑代数运算法则001 A ) )( (AA 12 ) )( (AAA ) )( (304 AA ) )( (AA 05 ) )( (116 A ) )( (AAA )7( (18 AA ) )( (AA ) )( (9基本运算法则:基本运算法则:交换律:交换律:BAAB ) )( (10ABBA ) )( (11)()(12BCACABABC ) )( ()()(13CBACBACBA ) )( (结合律:结合律:分配律:分配律:ACABCBA )(14 ) )( ()(15CABABCA ) )(
14、(证明:证明:BCACABAACABA )(BCCBAA )(BCCBA )(1BCA 吸收律:吸收律:ABAA )(16 ) )( (证:证:ABAABAABAA )1()(ABBAA )(17 ) )( (BABAA ) )( (19AABA ) )( (18证:证:BABAAABAA )(ABAAB ) )( (20ABABA )(21 ) )( (反演律:反演律:BAAB ) )( (22BABA ) )( (232. 逻辑函数的表示方法逻辑函数的表示方法( (1) ) 逻辑状态表逻辑状态表ABCY00000100000111100001111010101011( (2) ) 逻辑式逻
15、辑式( (1) ) 常采用与常采用与或表达式的形式;或表达式的形式;( (2) ) 在状态表中选出使函数值为在状态表中选出使函数值为 1的变量组合;的变量组合;( (3) ) 变量变量值为值为 1 的写成原变量,为的写成原变量,为 0 的写成反变量,得到其值的写成反变量,得到其值 为为 1 的乘积项组合。的乘积项组合。 ( (4) ) 将这些乘积项加起来将这些乘积项加起来( (逻辑或逻辑或) ) 得到得到 “与与或或”逻辑函数式。逻辑函数式。ABCCBAY ( (3) ) 逻辑图逻辑图ABCCBAY 由逻辑式得到逻辑图由逻辑式得到逻辑图ABC&111Y&3. 逻辑函数的化简逻辑
16、函数的化简 例例 1 应用逻辑代数运算法则化简下列逻辑式:应用逻辑代数运算法则化简下列逻辑式:DBCDCBAABDABCY 解解 )(DADBCDCBAABCY ABDBCDCBAABC DBCDCBACAB )1(DBCDCBAAB DBCDCAAB )(DBCDCBAB CDDCBAB )(CDCDBAB CDBAB CDAB )1(CDB 二、分析步骤二、分析步骤13.4.2 组合逻辑电路分析组合逻辑电路分析一、一、组合逻辑电路分析组合逻辑电路分析 给定给定 逻辑图逻辑图 确定确定逻辑功能逻辑功能分析分析1 1、由逻辑图写出各输出端的逻辑表达式;、由逻辑图写出各输出端的逻辑表达式;2 2
17、、对逻辑式进行化简和变换、对逻辑式进行化简和变换3 3、列出真值表并确定电路的逻辑功能。、列出真值表并确定电路的逻辑功能。卡诺图法卡诺图法公式化简法公式化简法 最简最简与或式与或式ABCY&逻辑图逻辑图逻辑逻辑 表达式表达式 1 1 最简与或最简与或表达式表达式化简化简 2 ABY 1BCY 2CAY 31Y2Y3Y 2 CABCABY逐级逐级写写ACBCABYYYY 321例例1 1:分析图示电路:分析图示电路逻辑功能。逻辑功能。解:解:13.4.2 组合逻辑电路分析组合逻辑电路分析最简与或最简与或表达式表达式 3 真值表真值表CABCABY 3 4 电路的逻电路的逻辑功能辑功能 当
18、输入当输入A A、B B、C C中有中有2 2个或个或3 3个个为为1 1时,输出时,输出Y Y为为1 1,否则输出,否则输出Y Y为为0 0。 4 ABCY&13.4.2 组合逻辑电路分析组合逻辑电路分析 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 L C B A00010111 例例 2 分析下图逻辑电路的功能。分析下图逻辑电路的功能。状态表状态表A B Y0 0 00 1 11 0 11 1 0功能:功能:当当 A、B 取值不相同时,取值不相同时, 输出为输出为 1。是。是异或门。异或门。Y&AB&ABABAAB
19、BABBABAY ABBABA BABABABBAA )()(BA 返回返回 某地区超级女声海选,有三位评委,按某地区超级女声海选,有三位评委,按“少数服少数服从多数从多数”的原则决定选手是否通过海选。的原则决定选手是否通过海选。13.4.3 13.4.3 组合逻辑电路的设计组合逻辑电路的设计 给定给定逻辑功能逻辑功能 画出画出 逻辑图逻辑图设计设计13.4.3 13.4.3 组合逻辑电路的设计组合逻辑电路的设计二、设计步骤二、设计步骤一、一、组合逻辑电路设计组合逻辑电路设计1 1、逻辑抽象:根据逻辑问题的因果关系确定输入、逻辑抽象:根据逻辑问题的因果关系确定输入、 输出变量,并定义逻辑状态的
20、含义;输出变量,并定义逻辑状态的含义;2 2、根据逻辑描述列出真值表;、根据逻辑描述列出真值表;3 3、由真值表写出逻辑表达式、由真值表写出逻辑表达式; ;5 5、画出逻辑图。、画出逻辑图。4 4、根据器件的类型、根据器件的类型, ,简化和变换逻辑表达式;简化和变换逻辑表达式;逻辑抽象逻辑抽象电路功电路功能描述能描述例:设计一个控制楼梯照明灯例:设计一个控制楼梯照明灯的控制电路,单刀双掷开关的控制电路,单刀双掷开关A A装装在楼下,在楼下,B B装在楼上,在楼下开装在楼上,在楼下开灯后,可在楼上关灯;同样,灯后,可在楼上关灯;同样,也可在楼上开灯,而在楼下关也可在楼上开灯,而在楼下关灯。灯。
21、1 1 13.4.3 13.4.3 组合逻辑电路的设计组合逻辑电路的设计abcdABA A、B: B: 向上向上-1 -1 向下向下-0-0 L : L : 亮亮-1 -1 灭灭-0-0解:确定变量、函数,并赋值解:确定变量、函数,并赋值开关开关: : 变量变量 A A、B B灯灯 : : 函数函数 L L真值表真值表逻辑抽象逻辑抽象 2 2 13.4.313.4.3 组合逻辑电路的设计组合逻辑电路的设计 3ABBAY 3 逻辑表达式逻辑表达式ABL00100111abcdABA A、B:B:向上向上-1 -1 向下向下-0 L:-0 L:亮亮-1-1灭灭-0 01001最简与或最简与或表达式
22、表达式 5 逻辑电路图逻辑电路图ABBAY13.4.3 组合逻辑电路的设计组合逻辑电路的设计A B L L 1 1 1 & & A B 化简 4逻辑表达式逻辑表达式最简与或最简与或表达式表达式 5 4 逻辑抽象逻辑抽象电路功电路功能描述能描述 1 13.4.3 组合逻辑电路的设计组合逻辑电路的设计A A、B B、C :C :赞成赞成-1 -1 反对反对-0-0L:L:通过通过-1 -1 没通过没通过-0-0解解: :(1)(1)确定变量、函数,并赋值确定变量、函数,并赋值评委意见评委意见: :变量变量A A、B B、C C表决结果表决结果: :函数函数L L例例2 2:某地区超
23、级女声海选,有三位评委,按:某地区超级女声海选,有三位评委,按“少少数服从多数数服从多数”的原则决定选手是否通过海选。的原则决定选手是否通过海选。真值表真值表 2 (2)(2)列写真值表列写真值表 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 L C B A00010111ACBCABL &1LABC(3)(3)用卡诺图用卡诺图化简逻辑函数化简逻辑函数ABC000011111011110000真值表真值表 3 最简与或最简与或表达式表达式 4 逻辑电路图逻辑电路图13.4.3 组合逻辑电路的设计组合逻辑电路的设计(4)(4)画出逻辑图画
24、出逻辑图 ACBCABLBC&A&L&最简与或最简与或表达式表达式 4 逻辑电路图逻辑电路图逻辑变换逻辑变换 5 若限用与非门设计呢?若限用与非门设计呢? ACBCAB13.4.3 组合逻辑电路的设计组合逻辑电路的设计13.4.3 组合逻辑电路的设计组合逻辑电路的设计 一个农夫带着一只羊和一筐白菜搭船渡河:一个农夫带着一只羊和一筐白菜搭船渡河:若船小,要分次过去,但农夫不能单独留在岸若船小,要分次过去,但农夫不能单独留在岸上或船上,因为羊会吃了菜;若船大上或船上,因为羊会吃了菜;若船大, ,可一起过可一起过去,农夫能看住羊不吃菜。去,农夫能看住羊不吃菜。 请把上述过程设
25、计成一个逻辑电路。请把上述过程设计成一个逻辑电路。提示提示: :(1)(1)确定变量、函数,并赋值确定变量、函数,并赋值设变量设变量A A、B B、C C分别代表农夫、分别代表农夫、羊、白菜,变量为羊、白菜,变量为1 1表示上船,表示上船,为为0 0表示未上船;输出函数表示未上船;输出函数L L为为1 1表示可以渡,为表示可以渡,为0 0表示不能渡。表示不能渡。 (2)(2)列写真值表列写真值表 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 L C B A0110011113.5.1 半半加器加器 只求本位和,不考虑低位只求本位和,不考虑低位的
26、进位的进位。实现半加操作的电路。实现半加操作的电路叫做半加器。叫做半加器。 COSCABC = AB半加器逻辑图半加器逻辑图半加器逻辑符号半加器逻辑符号A、B 为两个加数;为两个加数;C 为向高位的进位;为向高位的进位;S 为半加和。为半加和。13.5 加法器加法器状态表状态表A B C0 0 00 1 01 0 1 1 S010 11 0BABABAS =1&ABSC 被加数、加数以及低位的进位三者相加称为被加数、加数以及低位的进位三者相加称为“全加全加”,实现全加操作的电路叫做全加器。,实现全加操作的电路叫做全加器。Ci-1:来自低位的进位:来自低位的进位Ci :向高位的进位:向高
27、位的进位13.5.2 全全加器加器 COCiAiBiCISiCi-1半半加加器器半半加加器器AiBiCi-1CiSiSAiBi SCi- -11AiBiCi-1Si00000001101110001111010010111011状态表状态表Ci01111000全加器逻辑符号全加器逻辑符号 例例 1 用两个全加器组成一个逻辑电路以实现用两个全加器组成一个逻辑电路以实现两个二位二进制数的加法运算。两个二位二进制数的加法运算。 COA0B0CIS0 COC1A1B1CIS101101101返回返回13.6.1 二二十进制编码器十进制编码器编码:编码:用数字或符号来表示某一对象或信号的过程称用数字或符
28、号来表示某一对象或信号的过程称 为编码。为编码。 在数字电路中,一般用的是二进制编码,在数字电路中,一般用的是二进制编码,n 位二进制代位二进制代码可以表示码可以表示 2n 个信号个信号 将十进制的十个数将十进制的十个数 0,1,2,9 编成二进制代码编成二进制代码的电路称二的电路称二十进制编码器,这种二十进制编码器,这种二十进制代码称十进制代码称BCD 码。码。13.6 编码器编码器1. 二进制代码的位数二进制代码的位数十个数码,取十个数码,取 n 等于等于4。2. 列编码表列编码表 四位二进制代码共有十六种状态,取任何十种状态都可四位二进制代码共有十六种状态,取任何十种状态都可以表示以表示
29、 0 9 十个数。十个数。 8421 编码是在四位二进制代码的十六种状态中,取出前编码是在四位二进制代码的十六种状态中,取出前十种状态,表示十种状态,表示 0 9 十个数,后六个状态去掉。十个数,后六个状态去掉。8421 编码表编码表0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 输输 入入十进制数十进制数输输 出出Y3Y2Y1Y0(I0)(I1)(I2)(I3)(I4)(I5)(I6)(I7)(I8)(I9)3. 由编码表写出逻辑式由编码表写
30、出逻辑式98983IIIIY 765476542IIIIIIIIY 763276321IIIIIIIIY 97531975310IIIIIIIIIIY 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 9 1 0 0 1 输输 入入十进制数十进制数 输输 出出Y3Y2Y1Y0(I0)(I1)(I2)(I3)(I4)(I5)(I6)(I7)(I8)(I9)编码器编码器& + 5 V1 k 10Y30 1 2 3 4 5 6 7 8 9 01114. 由逻辑式画
31、出逻辑图由逻辑式画出逻辑图Y2Y1Y0S0S1S2S3S4S5S6S7S8S90I1I2I3I4I5I6I7I8I9I13.6.2 优先编码器优先编码器 根据请求信号的优先级别,按次序进行编码。如根据请求信号的优先级别,按次序进行编码。如CT74LS147 型型 10/4 线优先编码器。线优先编码器。13.7 译码器和数字显示译码器和数字显示 译码是编码的反过程,将二进制代码按编码时译码是编码的反过程,将二进制代码按编码时的原意翻译成对应的信号或十进制数码的原意翻译成对应的信号或十进制数码( (输出输出) )。13.7.1 二进制译码器二进制译码器例如:例如:2 线线 4 线译码器、线译码器、
32、 3 线线 8 线译码器、线译码器、4 线线 16 线译码器等。线译码器等。 现以现以 3 线线 8 线译码器线译码器 74LS138 为例说明。为例说明。返回返回 输入三位二进制代码:输入三位二进制代码:ABC,输出八个信号低电平有,输出八个信号低电平有效:效:现以现以 3 8 线译码器线译码器 74LS138 为例说明。为例说明。70 YY其余输出为其余输出为 1, , 00 YABC = 000 时,时,1. 译码器的状态表译码器的状态表 输输 入入 输输 出出A B C 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 1 0 1 0 1 1 1 10Y1Y2Y3Y4Y5
33、Y6Y7Y0 1 1 1 1 1 1 11 0 1 1 1 1 1 11 1 0 1 1 1 1 11 1 1 0 1 1 1 11 1 1 1 0 1 1 11 1 1 1 1 0 1 11 1 1 1 1 1 0 11 1 1 1 1 1 1 02. 译码器逻辑式译码器逻辑式CBAY 2CBAY 0BCAY 3CBAY 11C AAB 11B C &. .&当当 S1 = 1、S2= S3 = 0 时,才正常译码。时,才正常译码。S1S2S313. 译码器逻辑图译码器逻辑图ABC0Y1Y7Y3. 译码器逻辑图译码器逻辑图都输出高电平。都输出高电平。译码器才正常译码;否则不论
34、译码器才正常译码;否则不论 ABC 为何值,为何值,S3 S2 S1 为三个使能输入端,为三个使能输入端, 只有当它们分别为只有当它们分别为0、0、1,70 YY13.7.2 二二十进制显示译码器十进制显示译码器1. 半导体数码管半导体数码管1. 半导体数码管半导体数码管abfgecdf g a be d c +a b c d e f ga b c d e f g+ + +共阴极接法共阴极接法共阳极接法共阳极接法2. 七段显示译码器七段显示译码器 七段显示译码器的功能是把七段显示译码器的功能是把 8421 二二十进制代码十进制代码译成对应于数码管的七个字段信号,驱动数码管显示出译成对应于数码管的七个字段信号,驱动数码管显示出相应的十进制数码。相应的十进制数码。 74LS247 译码器接共阳极数码管。它有四个输入端译码器接共阳极数码管。它有四个输入端A0,A1,A2,A3 和七个输出端和七个输出端 。gf
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 英语高一北师大版unit9单元测试
- 餐饮公司食品安全信息公示及共享协议
- 部门产品培训方案模板
- 烧烤店经营权及设备转让协议书
- 农村土房温暖改造方案
- 车辆借用与押金退还管理合同范本
- 建筑项目管理升级方案
- 拆迁安置补偿与房屋买卖服务合同
- 搜索能力面试题及答案
- 小学京剧面试题及答案
- 风电运维安全培训内容课件
- 保密人员面试题及答案
- 体育设备采购项目方案投标文件(技术方案)
- 烘焙技巧培训课程行业深度调研及发展战略咨询报告
- 软件质量标准与检验指南
- 经前期综合征课件
- DB35T 2192-2024河湖智慧监管体系构建导则
- 2024年秋新鲁科版三年级上册英语 Unit 1 lesson 1 教学课件
- 车间洗手消毒管理制度
- 顶管工程监理实施细则
- 音乐剧排练流程
评论
0/150
提交评论