第12章 射频控制电路 无线通信射频电路技术与设计[文光俊]_第1页
第12章 射频控制电路 无线通信射频电路技术与设计[文光俊]_第2页
第12章 射频控制电路 无线通信射频电路技术与设计[文光俊]_第3页
第12章 射频控制电路 无线通信射频电路技术与设计[文光俊]_第4页
第12章 射频控制电路 无线通信射频电路技术与设计[文光俊]_第5页
已阅读5页,还剩39页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1第12章 射频控制电路教学教学重点重点本章重点介绍了由二极管、三极管组成的射频开关的原理本章重点介绍了由二极管、三极管组成的射频开关的原理、结构和性能改善方法;介绍了射频移相器的各种性能指、结构和性能改善方法;介绍了射频移相器的各种性能指标,分析了移相器的电路结构和性能参数等;介绍了射频标,分析了移相器的电路结构和性能参数等;介绍了射频衰减器的结构和设计方法;介绍了二极管限幅器和微带限衰减器的结构和设计方法;介绍了二极管限幅器和微带限幅器的原理结构、性能、电路组成等。幅器的原理结构、性能、电路组成等。 教学教学重点重点教学教学重点重点掌握:射频移相器的各种性能指标,常见移相器的移相原掌握:射

2、频移相器的各种性能指标,常见移相器的移相原 理、电路结构、性能参数等。理、电路结构、性能参数等。了解:由二极管、三极管组成的射频开关的原理、结构、了解:由二极管、三极管组成的射频开关的原理、结构、 性能指标和设计时应该注意的问题。性能指标和设计时应该注意的问题。熟悉:射频衰减器和射频限幅器的原理结构和电路组成。熟悉:射频衰减器和射频限幅器的原理结构和电路组成。 能力能力要求要求2本章目录v第一节 射频开关v第二节 射频移相器v第三节 射频衰减器v第四节 射频限幅器 3知识结构射射频频控控制制电电路路射频开关射频开关PIN二极管二极管GaAs FET电路设计电路设计射频移相器射频移相器射频衰减器

3、射频衰减器射频限幅器射频限幅器概述概述移相器的主要技术指标移相器的主要技术指标开关线型移相器开关线型移相器加载线型移相器加载线型移相器反射型移相器反射型移相器高通高通/低通滤波器型移相器低通滤波器型移相器放大器型移相器放大器型移相器数字衰减器数字衰减器模拟衰减器模拟衰减器用于限幅的各种现象用于限幅的各种现象PIN二极管限幅器二极管限幅器微带结构限幅器微带结构限幅器412.1 射频开关12.1.1 PIN二极管 微波开关利用PIN管在直流正、反偏压下呈现近似导通和关断的阻抗特性,实现了控制微波信号通道转换的作用。 a 基本基本PIN结横截面图结横截面图 b 正偏正偏c 反反偏偏 正偏条件下的电阻

4、记为Rs,与偏置电流IF.成反比,使PIN结二极管在高频下有很好的隔离度。(b)为正偏时等效电路。当PIN结反偏或者零偏时,本征层I内的电荷被耗尽,表现出高电阻(Rp),如图(c)所示。其中CT为PIN结二极管的总电容,包括了结电容Cj和封装寄生电容Cp。512.1 射频开关12.1.2 GaAs FETpVgspVV 在典型的开关模式中,当栅源负偏置在数值上大于夹断电压 即( )时,漏源之间电阻很大,可视为一个高阻抗状态;当零偏置栅电压加载到栅极时,则产生一个低阻抗状态。FET的两个工作区域可以用图(a)形象表示。FET中与电阻性和电容性区域相关的部分如图(b)所示。 FET开关的线性工作区

5、域开关的线性工作区域 FET开关的横截面图开关的横截面图612.1 射频开关12.1.3 电路设计1. 结构组成 我们有两种基本结构可以采用来设计控制RF信号沿着传输线传输的简单的单刀单掷(SPST)开关,如图所示。 串接开关器件及高、低阻等效电路串接开关器件及高、低阻等效电路 并联开关器件及高、低阻等效电路并联开关器件及高、低阻等效电路 这两种结构是对称的:对于并联结构,当器件处于高阻抗状态时信号就传递到负载;对串联结构,器件低阻状态才允许信号传输。712.1 射频开关2. 插入损耗和隔离度 插入损耗定义为理想开关在导通状态传递给负载的功率与实际开关在导通状态真正传给负载功率之比值,常以分贝

6、数表示。 LV 如果用 表示在理想开关负载两端的电压,则插入损耗IL可写为: 2LL1VILVL1V其中 是实际负载两端电压。 对于串联结构通过分析可以得出: LL1012VVZZ则插入损耗为:2220000111/ 21/44ILZZR ZR ZXZ 812.1 射频开关对并联结构负载两端电压应为:LL1022/VVYY此时插入损耗为:222200000111/ 211/244GjBILYYG YG YB YY 001YZ式中, ,G和B是开关器件在高阻状态下导纳Y的实部和虚部。 隔离度定义为理想开关在导通态传给负载的功率与开关处于断开态时传递到负载实际功率之比,它是开关在断开态时开关性能的

7、度量。对串联结构,当器件在高阻状态时处于“断开”状态。此时的隔离度也是由R和X用高阻状态下相应值代入给出的;同理,并联结构是由式用低阻状态下的G和B值给出的。912.1 射频开关3. 性能改善 由串联开关的插损和隔离度的公式可以看出,开关电路的性能受器件电抗X或电纳B的影响,因此可以通过改变器件电抗来改善开关的性能。 高阻抗状态的总导纳可用接一个与电容并联的幅度相等的感性电纳来降低。这既可安装一个集总电感,也可加入一段短路(小于1/4波长)短截线来达到。图画出了这两种方法的具体电路。 高阻状态下开关器件电容采用高阻状态下开关器件电容采用1012.1 射频开关4. 单刀双掷开关单刀双掷开关(SP

8、DT)在任意时刻总有一个支路闭合。SPDT开关有串联和并联两种基本结构,如图所示。 SPDT的串联和并联结构的串联和并联结构 在串联结构中,当开关器件SD1在低阻状态和器件SD2在高阻状态时,输入信号到输出1,否则到输出2。图(b)所示的并联结构基本原理与串联相同,当器件SD1在高阻状态,而器件SD2在低阻状态时,信号路径到输出1,否则到输出2。因此,在这两种结构中不管哪一种,在任何时间,总有一个器件在低阻状态而另一个器件在高阻状态。1112.1 射频开关 下图给出了两类SPDT结构的性能,开关器件是MA-47899 pin二极管芯片。该设计的中心频率为3GHz。对于并联安装开关,插入损耗随频

9、率变化限制带宽。 采用两个采用两个pin二极管的二极管的SPDT开关典型插入损耗和隔离度性能曲线开关典型插入损耗和隔离度性能曲线 1212.1 射频开关5. 串-并联开关结构 图(a)是一种最简单的串并联开关结构,当串联器件在低阻状态和并联器件在高阻状态时,该开关是“通”。当串联器件在高阻状态而并联器件在低阻状态时,开关在“断”状态。图(b)是等效电路。 串串-并联开关结构等效电路并联开关结构等效电路从简单电路分析,插入损耗可写为:20h0l0h()()122ZZZZILZ Z隔离度为: 20l0h0l()()122ZZZZZ Z隔离度1312.1 射频开关 我们如果在串-并联结构中采用多个开

10、关器件,就能够得到超宽带开关。这一基本概念包含了利用T型网络结构,当串联器件在低阻状态(电感),而并联电路在高阻状态(电容)时像一个低通滤波器。当在串联和并联开关器件上的偏置电平互换时,网络特性像高通滤波器,在低于截止频率上具有高插入损耗。 三个器件三个器件T形结构示例形结构示例1412.1 射频开关6. 开关速度的考虑(1)开关器件所致速度限制开关速度术语与测量开关速度术语与测量 当pin二极管用作射频开关时,限制开关速度的主要因素是当二极管偏置从正偏到反偏切换时,从本征区域移动电荷需要的时间,即存储电荷的耗尽时间。此外,要提高pin二极管开关速度,在厚度W相同的情况下,可以采用GaAs二极

11、管代替Si pin二极管来实现,因为在砷化镓中电子迁移率约是硅中4倍,所以GaAs二极管有更快开关速度,以及较低激励电流的需求。1512.1 射频开关(2)由偏置网络所致开关速度限制 若把直流偏置作为一个单独端口,则一个单刀单掷开关电路可视为三端口网络,如图所示。为保证RF信号不通过偏置端口泄漏,在其偏置端口上需接一个低通滤波器。同理,为保证直流偏置(开关脉冲)不干扰电路其他部分,在RF的输入输出端上也需要高通滤波器。其最简单形式,高通滤波器是简单在输入、输出两端加隔直流电容。但是此滤波器会增加开关脉冲上升时间,因此降低了开关速度。 开关电路三端口网络表示开关电路三端口网络表示1612.2 射

12、频移相器12.2.1 概述 微波移相器是相控阵雷达、卫星通信、移动通信设备中的核心组件,它的工作频带、插入损耗直接影响着这些设备的抗干扰能力和灵敏度,以及系统的重量、体积和成本,因此研究移相器在军事上和民用卫星通信领域具有重要的意义。 各种微波移相器类型各种微波移相器类型1712.2 射频移相器12.2.2 移相器的主要技术指标1. 工作频带 移相器工作频带是指移相器的技术指标下降到允许界限值时的频率范围。 2. 相移量 移相器是两端口网络,相移量是指不同控制状态时的输出信号相对于参考状态时输出信号的相对相位差。 3. 相位误差 相位误差指标有时采用最大相移偏差来表示,也就是各频点的实际相移和

13、理论相移之间的最大偏差值;有时给出的是均方根(RMS)相位误差,是指各位相位误差的均方根值。1812.2 射频移相器 传输线上相邻的波腹点和波谷点的电压振幅之比为电压驻波比,用VWSR表示。 5. 电压驻波比4. 插入损耗和插入波动 插入损耗的定义为传输网络未插入前负载吸收功率与传输网络插入后负载吸收功率之比的分贝数。 6. 开关时间和功率容量 开关元件的通断转换,有一个变化的过程,需要一定的时间,这就是开关时间。移相器的开关时间主要取决于驱动器和所采用的开关元件的开关时间。移相器的功率容量主要是指开关元件所能承受的最大微波功率。开关的功率容量取决于开关导通状态时允许通过的最大导通电流和截止状

14、态时两端能够承受的最大电压。1912.2 射频移相器12.2.3 开关线型移相器 一位开关线型移相器的基本构成如图所示。两只单刀双掷开关用作信号通路,交替地经过两个中的一个。 一位开关线型移相器一位开关线型移相器1l2l传输路径长度为 或 ,当信号通过较长的路径时,它产生附加相位延迟为:2121p2()()fllllvd从公式可以看出这类移相器一个有趣特性,其相移差值 直接与频率成正比。由于这一特性,开关线型移相器也叫做开关时间延迟网络。其时间延迟 为: 21dpllv2012.2 射频移相器 开关线移相器原理简单,结构上容易实现,但是几个技术问题需要注意:(1)在开关线型移相器设计中一个共同

15、的问题是开路谐振所引起的问题。 (2)在移相的整个工作过程中,移相器的输入端和输出端之间一直处于导通的情况,因此要求在两种状态下输入端都要良好匹配。此外还要求两种移相状态下插入损耗要小,并且要尽可能相等,否则两种移相状态下输出信号大小不同,这将引起寄生调幅。 (3)开关的两条移相线相互距离要足够远,避免传输线间相互 耦合造成信号衰减和相位误差。2112.2 射频移相器1-(1+jb)-jbG=1+(1+jb)2+jb12.2.4 加载线型移相器4522.5说明加载型移相器基本机理的电路说明加载型移相器基本机理的电路 加载线型移相器常用于对 和 移相设计。在这种电路中,移相原理如图中所示。入射波

16、经历的移相 决定于归一化电纳b=B/r。由b引起的反射为:电压传输系数 则可以写成:TIRII212VVVVVjb 112III2241() exptan224TVVVjbjbb所引入的相位差为: 11tan2b2212.2 射频移相器12.2.5 反射型移相器 反射型移相器的基本原理是在均匀传输线的终端接入电抗性负载,利用开关变换负载的阻抗特性,从而改变负载反射系数的相位,使入射波与反射波之间产生相移。 反射型移相器的基本概念反射型移相器的基本概念 产生可转换系数的子网络有两种不同类型:在第一类,端接线电抗变化(例如从电感变成电容),在第二类移相器电路中,外加线长度用单刀单掷(SPST)开关

17、在反射平面上加入。反射型移相器反射型移相器2312.2 射频移相器利用1/4波长的变换网络移相器其基本组成如图所示。 采用采用1/4波长变换网络反射型移相器波长变换网络反射型移相器mZ 是为了产生所希望的相移 ,从器件向里(网络)看的阻抗,所以: t0mZZ ZtbZ0jZ线长度 的选择是使得阻抗 在低阻状态应为 ,其结果为:2tf0t0b020tft/tantanZXZjZZjZZZX所以:21t0ft1802t0ftanZZ XZZ X 90对 位将有: b02.4142ZjZ 从而得出:21t0ft9020ft2.4142tan2.4142ZZ XZ XZ 2412.2 射频移相器12.

18、2.6 高通/低通滤波器型移相器 高通/低通滤波器型移相器属于开关网络移相器,是由开关线移相器发展而来的,开关网络由高通和低通滤波器组成。当微波信号通过高通滤波器时,相位超前;通过低通滤波器时,相位滞后,信号在两滤波器电路之间转换时,实现相移。 用于开关网络移相器的滤波器用于开关网络移相器的滤波器图(a)所示网络归一化ABCD矩阵可写作:0nn0n2nnnnnnnn/1011101011(2)1AB ZABjXjXCZDjBCDB XjXB XjBB X2512.2 射频移相器21S以归一化ABCD矩阵来表达传输系数 为: 212nnnnn222(1)2SABCDB Xj BXB X传输相位

19、由下式给出:21nnnnnn2tan2(1)BXB XB XnXnB21S当 和 两者都改变符号时如图(b)所示,相位 保持相同幅度而改变符号, 幅度不变。因此在低通和高通网络之间切换所引起相移 由下式给出:21nnnnnn22tan2(1)BXB XB X2612.2 射频移相器为了移相器匹配,需要:110S由于考虑的是无损情况:211211SS从而得到:nn2n21XBXnX因此相移 可以仅用 项来表达,为:1n2n22tan1XX由此还可以得到:n1=tan4Xn1sin2B2712.2 射频移相器12.2.7 放大器型移相器1. 调谐双栅MESFET移相器 1GgisC 在这种设计中,

20、双栅MESFET的第二栅(靠近漏极)用作信号输入栅极,而第一栅(靠源级较近)用作控制栅。像MESFET放大器设计情况一样,在输入和输出二极管上两端都需要匹配电路。调谐电抗接在第一栅 和地之间。控制输出信号和输入信号之间相移的控制电压加在栅极1上,由于改变器件参数(如栅极1至源极电容 )和外接调谐阻抗(它可能是串联电感)之间相互作用就获得相位控制。 调谐栅双栅调谐栅双栅MESFET移相器方框图移相器方框图 2812.2 射频移相器2. 采用可切换SPDT放大器有源移相器 这类移相器结构如下所示,输入信号在两个相同放大器之间切换。在其中一个放大器输出端附加一线段长度产生所需的相位 。这两路信号在功

21、率合成电路中相加。Wilkinson功率合成器引入3dB损耗,且从放大器有用增益看,这3dB损耗认为是不严重的,这种设计的优点是电路移相部分与其它设计无关。 利用利用SPDT放大器的移相器方框图放大器的移相器方框图 2912.2 射频移相器3. 分段栅极MESFET移相器 为了设计数字移相器,需要增益能以重现的数字式变化。双栅MESFET的总控制栅极宽度被分成几段,信号栅极段为共同的,而控制栅被分割成几段,一个栅极相应于每一段栅极区。第二栅极段每一个引出与外部相接,使得MESFET的各段可选择“通”或“断”切换。 分段双栅器件电路表示法分段双栅器件电路表示法 3012.3 射频衰减器12.3.

22、1 数字衰减器 1. 设计方法 数字衰减器的零状态衰减值应当设计得尽可能地低。对于大多数应用,附加的衰减直接影响链路预算。选择具有最小插入损耗的器件非常重要。另一个重要的要求是功率处理能力,通常指定为输入三阶交调截点(IP3)。对于无线应用,较小的尺寸,容易实现的控制电路应重点考虑。 数字衰减器在电子系统和电子设备中有广泛的应用,例如在卫星通信中,集束网络(BFN)往往需要利用衰减器进行信号幅度的控制。相应的控制器件有PIN管、GaAs MESFET等。相比可变衰减器,数字衰减器在宽频带内有更高的衰减精度、更优良的电压驻波比和更大的衰减动态范围,但有相对较大的参考态插入损耗。而相比PIN管,G

23、aAs MESFET有极低的功耗、极快的速度,因而得到迅猛推广应用,需求量剧增。 3112.3 射频衰减器2. 分段双栅FET技术 下图给出了分段双栅FET电路的示意图。在射频微波频段,我们可以使用双栅GaAs FET器件来获得等相位但不同增益的通路。在这种结构中,双栅FET的栅极1和漏极端口分别用做输入端口和输出端口,栅极2用做控制终端。栅极1被偏置在要求的增益量状态,栅极2被偏置在饱和状态(开状态)。当栅极2偏置逐渐增加到夹断状态时,双栅FET的增益降低,而传输相位不变。 分节双栅分节双栅FET衰减器的示意图衰减器的示意图3212.3 射频衰减器3. 开关式衰减器 图(a)为开关衰减器的结

24、构。在该衰减器中,两个SPDT开关用于在直通线和参考线之间变换信道。如果所需衰减值超过4dB,则可以使用T或 型电阻网络结构,其中的电阻可以是GaAs台面电阻器或芯片制造工艺中可获得的专用镍铬合金电阻器。Gupta使用的宽带SPDT开关示意图如图(b)所示。其可用的上限频率由SPDT开关本身的隔离度决定。由于开关不含有任何电容性元件,因此对性能没有下限频率限制。 开关衰减器示意图开关衰减器示意图SPDT开关的示意图开关的示意图3312.3 射频衰减器4. 开关式比例型FET 下图给出了开关式比例型FET结构的示意图。开关式比例型FET技术在连接输入和输出端口的两条通路上使用了不同尺寸的FET,

25、不使用外电阻性网络来获得期望的衰减值,而是利用不同对开关式FET的开状态电阻值之差达到选择的衰减量。因此,该技术适用于达到2 dB的较小衰减比特数。对于开关式比例型FET结构,需要加入额外的短传输线节,用于均衡衰减参考通路长度。开关比例型开关比例型FET结构示意图结构示意图3412.3 射频衰减器5. 开关式T型桥衰减器 1R2R 开关式T型桥衰减器由一个经典的T型桥衰减器和一个并联与串联FET组成,一个开关式FET并联在桥电阻 的两端,另一个开关式FET与分流电阻 串联。两个FET的开或关实现了零状态和衰减状态之间的切换,其值由T型桥衰减器决定。T型桥衰减器自身提供了良好的输入/输出匹配。

26、开关式开关式T型桥衰减器的结构示意图型桥衰减器的结构示意图3512.3 射频衰减器6. 开关式T形和 形衰减器 开关式T型和 型衰减器与上述结构是相似的,只是衰减器拓扑结构表现为T型或 型形式,单个电阻性元件能够开关进入或推出电路。故这一技术也称之为开关式电阻器法,这种衰减器的结构示意图如图12.44所示。Bedard和Maoz使用 型结构验证了工作频率达到10GHz的衰减器设计。尽管它与T型桥衰减器结构相似,但是,该技术使用了非常小的FET,与开关式衰减器相比,具有更低的插入损耗。 开关式开关式T形或形或 形衰减器的结构示意图形衰减器的结构示意图3612.3 射频衰减器7. 线性度考虑 随着

27、对微波数字和模拟衰减器的需求日益增大,数字和模拟衰减器主要用于信号调节与控制以满足无线通信行业的初期要求。这种需求促使了许多GaAs供应商已为不同的通信系统及不同的频段应用提供了高性能元件并大量应用在4GHz以下频段。对于诸如信号电平控制的应用,参考状态插入损耗最小化是一个关键要求。当基于系统考虑时,我们还要考虑线性度,因为衰减器是RF系统链路中的一部分,设计者必须确保元件具有足够的线性度余量。衰减器线性度可采用类似于放大器线性度定义的方式来定义,即衰减器插入损耗增大1dB时的工作点位1dB压缩点,这个参量通常定义在输入端,而不像放大器是定义在输出端。此外,一些商家也提供了基于两载波测量的三阶

28、交调截点数据等。3712.3 射频衰减器12.3.2 模拟衰减器 1. PIN二极管衰减器 可变衰减器的一个重要特性是它的输入阻抗保持不变,使得衰减器在整个工作范围内保持匹配。实现的方法之一是图中所示的 型网络。 电阻型电阻型 网络作为网络作为pin衰减器衰减器 AA2R0Z为了匹配,网络阻抗对 右侧并联 后应该等于 ,那就是: 02A111ZRZ12V V衰减比 可写为:1A22020()VZVR ZRZ消去 得:AZ201220RZVKVRZ从而可得:1011()2RZKK02(1)1ZKRK3812.3 射频衰减器2. MESFET衰减器 onRoffR1C2C1R2R MESFET可以

29、直接成T型或 型结构,如图(a)和(b)所示。对于MESFET的衰减器,所用基本器件机理是用栅极电压控制来改变零偏的FET的低场电阻,此时MESFET可以用R和C并联组合模型来表示,如图(c)和(d)所示,电阻 和 值是栅极电压的函数。该电阻R从0偏值( )变到当栅极电压达到夹断电压时值( ),而电容 和 值几乎恒定。采用采用MESFET的的T型型(a)和()和(c)和和 型型(b)和()和(d)衰减器网络及等效电衰减器网络及等效电路路3912.3 射频衰减器12.4.1 用于限幅的各种现象 1. 整流 微波半导体二极管所显示的三种现象可作限幅器。 IV 这是在较低频率最常用的限幅技术,如图所

30、示,基本电路(a)采用了两只整流二极管,(b)为 关系,(c)正弦波钳位(当输入超过限幅门限时获得)。 较低频率时采用的限幅技术较低频率时采用的限幅技术4012.3 射频衰减器2. 电容随电压变 CV 变容二极管的结电容大小由电压决定,且在微波频率上的快速响应足以表现其特性。如图(a)所示,如果两只二极管极性相反的并联安装,得出 特性曲线表示在图(b)中。当二极管用在并联谐振电路时得到的反射系数,其变化为输入功率的函数。同时在高功率时也出现整流现象并且产生附加限幅,这类限幅器的耐功率能力较低。变容二极管特性反向安装及特性曲线变容二极管特性反向安装及特性曲线4112.3 射频衰减器3. RF电导调制 利用PIN限幅二极管的射频电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论