基于逻辑门的七段数码管字形发生器的设计_第1页
基于逻辑门的七段数码管字形发生器的设计_第2页
基于逻辑门的七段数码管字形发生器的设计_第3页
基于逻辑门的七段数码管字形发生器的设计_第4页
基于逻辑门的七段数码管字形发生器的设计_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 基于逻辑门的七段数码管字形发生器的设计一、“8421码-七段数码管字形”真值表输入输出字形二、卡诺图化简a卡诺图 AB CD00011110 0010d10101d11111dd1011db卡诺图 AB CD00011110 0011d10110d11111dd1010ddc卡诺图AB CD000111100011d10111d11111dd1001ddd卡诺图AB CD00011110 0010d10101d11110dd1011dd e卡诺图AB CD00011110 0010d10100d01100dd1011dd卡诺图AB CD00011110 0011d10101d11100dd1

2、001dd卡诺图AB CD00011110 0001d10101d11110dd1011dd三、I/O设定,电路图,编译纠错四、功能仿真五、与非门实现方案用摩根定理把与或式化简为与非式。a = b = c = d = e = f = g = 六、用无关项化简逻辑函数的优缺点优点:卡诺图上,无关项对应的位置可根据需要取1或0,进而达到利用无关项化简逻辑函数的目的。利用无关项,便于将逻辑函数化为最简与或式,对电路图的设计有较大帮助。缺点:过多使用无关项会使电路的与项部分不稳定。七、小结通过此次作业,使我对verilog语言有了更进一步的认识和了解,更加扎实的掌握了有关真值表、卡诺图化简、逻辑门等方面的知识,在设计过程中虽然遇到了一些问题,但经过一遍又一遍的检查终于找出了原因

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论