模数与数模转换电路PPT教案_第1页
模数与数模转换电路PPT教案_第2页
模数与数模转换电路PPT教案_第3页
模数与数模转换电路PPT教案_第4页
模数与数模转换电路PPT教案_第5页
已阅读5页,还剩35页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、模数与数模转换电路模数与数模转换电路(dinl)第一页,共40页。12.1 12.1 概述概述(i sh)(i sh)模数转换器模数转换器数模转换器数模转换器 模数转换器一般属于系统模数转换器一般属于系统(xtng)的前级电路,完的前级电路,完成模拟电信号到数字电信号的转换。成模拟电信号到数字电信号的转换。(Analog - Digital Converter),简称),简称(jinchng)A/D转换器、转换器、ADC 数模转换器一般属于系统的后级电路,完成数字电信号数模转换器一般属于系统的后级电路,完成数字电信号到模拟电信号的转换。到模拟电信号的转换。(Digital - Analog C

2、onverter),简称),简称D/A转换器转换器、DAC第1页/共40页第二页,共40页。12.2 12.2 D/A 转换器转换器12.2.1 D/A 12.2.1 D/A 转换转换(zhunhun)(zhunhun)原理原理d0d1dn-1DACuO或或iO例如例如(lr):DuO/V7654321001 010 011 100 101 110 11113148212121)1101(0232 10O)2(niiiDku输出输出(shch)模拟电压实际是不连续的,而是由一系列模拟电压实际是不连续的,而是由一系列“台阶电台阶电压压”组成。组成。 其最小单位就是输入其最小单位就是输入“0001

3、”所对应的模拟电压大小,就是所对应的模拟电压大小,就是比例比例系数系数 k 的大小。的大小。MSB:输入:输入n位二进制数位二进制数 的最高位;的最高位;LSB:最低位;:最低位;FSR:最大输入数字量:最大输入数字量 “1111”。第2页/共40页第三页,共40页。一一. . 权电阻权电阻(dinz)(dinz)网网络络DACDAC1. 1. 电路电路(dinl)(dinl)结结构构000011112. 2. 工作工作(gngzu)(gngzu)原原理理3REF3dRVI )(20123FOIIIIRiRu 2REF22dRVI 12REF12dRVI 03REF02dRVI )2222(2

4、 )222(2001122334REF03REF12REF2REF3REFOddddVdRVdRVdRVdRVRu nnnnnnDVddddVu4REF00112211REFO2)2222(2 第3页/共40页第四页,共40页。一一. . 权电阻权电阻(dinz)(dinz)网络网络DACDAC1. 1. 电路电路(dinl)(dinl)结结构构000011113. 3. 器件器件(qjin)(qjin)特特点点优点优点: 电路结构简单;电路结构简单; 转换速度也比较快。转换速度也比较快。缺陷缺陷: 电路中电阻大小各不相电路中电阻大小各不相同,且差异很大,转换器同,且差异很大,转换器位数越大,

5、这种差异就越位数越大,这种差异就越大。权电阻的阻值精度直大。权电阻的阻值精度直接限制了转换精度。同时接限制了转换精度。同时不利于集成化。不利于集成化。 电子开关的导通电阻和导电子开关的导通电阻和导通压降都会影响转换精度和通压降都会影响转换精度和转换速度。转换速度。第4页/共40页第五页,共40页。二二. . 倒倒 T T 形电阻形电阻(dinz)(dinz)网络网络DACDAC1. 1. 电路电路(dinl)(dinl)结结构构RRRR11110000第5页/共40页第六页,共40页。2. 2. 工作工作(gngzu)(gngzu)原原理理)21212121(168420413223REF01

6、23ddddRVdIdIdIdIi )2222(2001122334REFOddddViRu 外接电压外接电压VREF输出输出(shch)的的总电流:总电流:RVIREF 3. 3. 器件器件(qjin)(qjin)特特点点只使用两种阻值的电阻,易于集成,且转换精度提高很多。只使用两种阻值的电阻,易于集成,且转换精度提高很多。 倒倒 T 型电阻网络型电阻网络DAC的转换精度和转换速度,都优于权电阻网络的转换精度和转换速度,都优于权电阻网络DAC,许多型号的集成许多型号的集成DAC芯片都采用此结构。芯片都采用此结构。第6页/共40页第七页,共40页。三三. . 其他其他(qt)(qt)类型类型D

7、ACDAC1. 1. 权电流权电流(dinli)(dinli)型型DACDAC2. 2. 权电容权电容(dinrng)(dinrng)型型DACDAC3. 3. 双极性输出型双极性输出型DAC 电路结构与权电阻网络电路结构与权电阻网络DAC类似,类似,内部使用多个恒流源内部使用多个恒流源,其大小,其大小依次为前一个的一半,从而构成依次为前一个的一半,从而构成“权结构权结构”。 仍采用权电阻网络仍采用权电阻网络DAC类似的电路结构,类似的电路结构,但用多个电容替代但用多个电容替代了权电阻网络中的各电阻了权电阻网络中的各电阻,且电容大小仍满足,且电容大小仍满足“权结构权结构”。 实际工作中常常需要

8、将带符号(可正、可负)的数字信号转换为实际工作中常常需要将带符号(可正、可负)的数字信号转换为对应的模拟信号,此时就需要使用双极性输出型对应的模拟信号,此时就需要使用双极性输出型DAC。第7页/共40页第八页,共40页。12.2.2 12.2.2 D/A 转换器的性能指标转换器的性能指标一一. . 转换转换(zhunhun)(zhunhun)精度精度表征表征DAC的理论的理论(lln)转换精度。转换精度。分辨率分辨率转换误差转换误差表示器件实际输出表示器件实际输出(shch)模拟量和理论输出模拟量和理论输出(shch)量之间的偏差。量之间的偏差。1. 1. 分辨率分辨率DAC输入的最小有效数字

9、输入的最小有效数字“0001”和最和最大有效数字大有效数字“1111”分别对应的输分别对应的输出模拟量的比值,即出模拟量的比值,即MSB和和FSR对应对应的输出模拟量的比值的输出模拟量的比值。121)12(212REFREFFSRMSB nnnnVVVV121FSRMSB n分辨率分辨率n 位位DAC器件,常常直接把器件,常常直接把“2n”或者或者“n位位”称为分辨称为分辨率。率。例如:例如:8位位DAC的分辨率就是的分辨率就是 255,或者,或者8位。位。第8页/共40页第九页,共40页。一一. . 转换转换(zhunhun)(zhunhun)精度精度2. 2. 转换转换(zhunhun)(

10、zhunhun)误差误差 转换误差是一个综合性的静态转换误差是一个综合性的静态(jngti)指标,它通常包指标,它通常包括比例系数误差、非线性误差、漂移误差等多个成分,这括比例系数误差、非线性误差、漂移误差等多个成分,这些误差的绝对值之和,就是些误差的绝对值之和,就是DAC的转换误差大小。的转换误差大小。 由于由于DAC电路内各环节不可避免地存在与理论性能不一电路内各环节不可避免地存在与理论性能不一致的差异,因此致的差异,因此实际的输出模拟量实际的输出模拟量和和理论输出量理论输出量之间存在之间存在一定误差,一定误差,这种误差的最大差值这种误差的最大差值称为称为DAC的转换误差。的转换误差。第9

11、页/共40页第十页,共40页。二二. . 转换转换(zhunhun)(zhunhun)速度速度(建立时间)(建立时间) DAC的转换速度通常用建立时间来描述,指从数字信号输入的转换速度通常用建立时间来描述,指从数字信号输入DAC开始,到输出端对应得到稳定的模拟信号为止开始,到输出端对应得到稳定的模拟信号为止(wizh),整个转换过程,整个转换过程所需要的时间。所需要的时间。建立时间建立时间 tset 的定量:的定量: 从输入数字量发生从输入数字量发生(fshng)突变开始,到突变开始,到输出模拟量进入与稳态输出模拟量进入与稳态值相差值相差(1/2)LSB 范围范围以内的这段时间。以内的这段时间

12、。第10页/共40页第十一页,共40页。现在常用的集成现在常用的集成DAC器件从内部组成器件从内部组成(z chn)上区分,有上区分,有两大类:两大类: 内部只包含电阻内部只包含电阻(dinz)网络(或恒流源网络、电容网络(或恒流源网络、电容网络等)网络等) 和电子开关。和电子开关。 另一类内部另一类内部(nib)还集成了运算放大器和参考电压源发生器。还集成了运算放大器和参考电压源发生器。 使用时需要使用时需要外接运算放大器和参考电压源外接运算放大器和参考电压源,其,其转换速转换速度相对较慢度相对较慢,建立时间比第二类大一些。同时,要选用,建立时间比第二类大一些。同时,要选用高稳定度的参考电压

13、源和低漂移高精度的运算放大器,高稳定度的参考电压源和低漂移高精度的运算放大器,以降低转换误差。以降低转换误差。使用更方便,转换速度也更快。使用更方便,转换速度也更快。第11页/共40页第十二页,共40页。 A / D转换器转换器(模数转换器)(模数转换器) (ADC)模拟信号模拟信号数字信号数字信号 直接直接(zhji)ADC 间接间接(jin ji)ADC 通过一套基准通过一套基准(jzhn)电压与取样保持信号相比较,从而直接转换为数电压与取样保持信号相比较,从而直接转换为数字量。一般而言,转换速度较快,转换精度与基准字量。一般而言,转换速度较快,转换精度与基准(jzhn)电压设定精度有电压

14、设定精度有很大关系。常见的有并联比较型很大关系。常见的有并联比较型ADC、逐次逼近型、逐次逼近型ADC 等。等。 将输入的模拟信号首先转换为与其成正比的时间或频率,将输入的模拟信号首先转换为与其成正比的时间或频率,然后再以某种方式将中间量转换为数字量,也常称为然后再以某种方式将中间量转换为数字量,也常称为计数式计数式ADC。可实现。可实现很高的转换精度很高的转换精度,但,但转换速度往往不如直接转换速度往往不如直接ADC。常见的。常见的有有双积分型双积分型ADC(V-T 变换型)变换型)、V-f 变换型变换型ADC等。等。12.3.1 12.3.1 D/A 转换原理转换原理12.3 12.3 A

15、/D 转换器转换器第12页/共40页第十三页,共40页。一一. A / D . A / D 转换转换(zhunhun)(zhunhun)原原理理取样取样保持保持量化量化编码编码量化编码量化编码 电路电路uI(t)模拟信号模拟信号u I(t)数字信号数字信号dn-1d1d0取样保持取样保持 电路电路第13页/共40页第十四页,共40页。1. 1. 取样取样(qyng)(qyng)和保持和保持取样保持取样保持 电路电路tuStuItu I1取样取样保持保持第14页/共40页第十五页,共40页。tu I取样定理取样定理fS 2 fImax 在取样间隔内完在取样间隔内完成成(wn chng)(wn c

16、hng)对应对应的量化和编码,输出的量化和编码,输出对应的数字信号。对应的数字信号。ImaxS)53(ff 第15页/共40页第十六页,共40页。取样取样- -保持电路保持电路 取样取样(qyng)过程过程取样取样(qyng)脉冲脉冲 S(t) = 1期间:期间:CuIuOuCVTAS(t) VT导通,输入模拟信号导通,输入模拟信号uI (t)经经VT向向电容电容(dinrng)C充电。充电。 电容的电容的充电时间常数远小于取样脉冲脉宽充电时间常数远小于取样脉冲脉宽,则电容电压,则电容电压uC (t)在取在取样期间完全可以跟上输入信号样期间完全可以跟上输入信号uI (t)的变化,的变化,uO

17、(t) = uI (t) 。 保持过程保持过程取样脉冲取样脉冲 S(t) = 0期间:期间: VT截止,则电容电压截止,则电容电压uC (t)将保持为前一个瞬间将保持为前一个瞬间uI (t)的数值,相应的数值,相应的输出信号也保持为该数值不变,直到下一次取样时刻的到来。的输出信号也保持为该数值不变,直到下一次取样时刻的到来。第16页/共40页第十七页,共40页。2. 2. 量化和编码量化和编码(bin m) (bin m) tu I量化单位量化单位 输出输出 n n 位数字信号位数字信号“0001”“0001”对应对应(duyng)(duyng)的输入模拟电压,是量化的最小数量单的输入模拟电压

18、,是量化的最小数量单位。位。0 V1/8 V3/8 V5/8 V6/8 V7/8 V 1 V4/8 V2/8 V输入输入0 01V1V输出输出3 3位代码位代码000001010011100101110111V 81 1 2 3 4 5 6 7 0001010011100101110111000第17页/共40页第十八页,共40页。0000101001011101110110010000101001011101110110011/15 V5/15 V9/15 V11/15 V13/15 V7/15 V3/15 V0 V1/8 V3/8 V5/8 V6/8 V7/8 V 1 V4/8 V2/8

19、V模拟模拟信号信号二进制二进制 代码代码(di (di m)m)0 = 0 V1 =1/8 V2 =2/8 V3 =3/8 V4 =4/8 V5 =5/8 V6 =6/8 V7 =7/8 V 代表的代表的模拟电压模拟电压二进制二进制 代码代码(di (di m)m)0 V 1 V模拟模拟信号信号V 81 V 811 V 152 V 15121 舍去法舍去法0 =0 V1 =2/15 V2 =4/15 V3 =6/15 V4 =8/15 V5 =10/15 V6 =12/15 V7 =14/15 V 代表的代表的模拟电压模拟电压四舍五入法四舍五入法量化方式与量化误差量化方式与量化误差第18页/共

20、40页第十九页,共40页。取样取样保持保持量化量化编码编码时间上离散时间上离散幅值上离散幅值上离散幅值归并幅值归并代码赋值代码赋值取样定理取样定理量化编码的量化编码的 工作区间工作区间量化方式量化方式量化误差量化误差最终数字化最终数字化 对工作对工作(gngzu)(gngzu)过程的过程的理解理解总总 结结第19页/共40页第二十页,共40页。二二. . 并联并联(bnglin)(bnglin)比较比较型型ADCADC1. 1. 电路电路(dinl)(dinl)结构结构2. 2. 工作工作(gngzu)(gngzu)原理原理REFIREF153151VuV 100000000010101100

21、第20页/共40页第二十一页,共40页。uI Q7 Q6 Q5 Q4 Q3 Q2 Q1d2 d1 d0O O O O O O OO O O O O O OO O O O O O O O O O O O 1 1O O O O O O O O O O 1 1 1 1O O O O O O O O 1 1 1 1 1 1O O O O O O 1 1 1 1 1 1 1 1O O O O 1 1 1 1 1 1 1 1 1 1O O 1 1 1 1 1 1 1 1 11 1 11 1 1 1 1 1 1 1 1 1 1 1 1 1O O O O O OO O O O 1 1O O 1 O 1 OO

22、1 1O 1 11 O O1 O O1 1 O O 1 11 1 1 1 O O1 1 1 1 1 1REF )157155(VREF )1510(VREF )153151(VREF )155153(VREF )11513(VREF )159157(VREF )1511159(VREF )15131511(V代码代码(di m)(di m)转转换表换表第21页/共40页第二十二页,共40页。3. 3. 器件器件(qjin)(qjin)特点特点 并联比较型并联比较型ADC的最显著优点是转换速度快,转换时间纳秒的最显著优点是转换速度快,转换时间纳秒(ns)级,并且)级,并且(bngqi),如果增加

23、输出代码位数,对转换时间的,如果增加输出代码位数,对转换时间的影响很小。影响很小。 转换精度转换精度(jn d)主要取决于量化电平的划分,分得越主要取决于量化电平的划分,分得越细(即越小),精度细(即越小),精度(jn d)越高。此外,转换精度越高。此外,转换精度(jn d)还受分压电阻和外接参考电平的精度还受分压电阻和外接参考电平的精度(jn d)、电压比较、电压比较器的灵敏度的影响。器的灵敏度的影响。 并联比较型并联比较型ADC的的主要缺点是使用的比较器和触发器主要缺点是使用的比较器和触发器太多太多,并且,随着输出代码位数的增加,数量还会急剧增,并且,随着输出代码位数的增加,数量还会急剧增

24、加。加。 综上所述,综上所述,并联比较型并联比较型ADC适用于要求转换速度很高,但转适用于要求转换速度很高,但转换精度不太高的场合换精度不太高的场合。第22页/共40页第二十三页,共40页。三三. . 逐次逐次(zh c)(zh c)逼近型逼近型ADCADC1. 1. 电路电路(dinl)(dinl)结构结构uOCDAC逐次渐进逐次渐进 寄存器寄存器输入模拟输入模拟信号信号uI转换控制转换控制信号信号uLCLK(MSB)(LSB)(MSB)(LSB)并并行行数数字字输输出出 开始开始(kish)转转换前,换前, 先将寄存器。先将寄存器。 uL 有效时,开始转有效时,开始转换,寄存器的最高位置换

25、,寄存器的最高位置1,输出为,输出为100,并,并被被DAC转换为对应的转换为对应的模拟电压模拟电压uO,送入电,送入电压比较器压比较器C,与,与uI 比比较。较。 如果如果uO uI :则去掉对应的:则去掉对应的1; 如果如果uO uI :则保留对应的:则保留对应的1。 然后以相同的方法将寄存器输出状态的次高位置然后以相同的方法将寄存器输出状态的次高位置1,并继续,并继续 比较比较,确定是否该保留这个确定是否该保留这个1。 按上述方法逐位比较,直到最低位比较完为止。按上述方法逐位比较,直到最低位比较完为止。第23页/共40页第二十四页,共40页。 用天平秤重过程比喻说明。四个砝码重量用天平秤

26、重过程比喻说明。四个砝码重量分别分别(fnbi)为为8、4、2、1克。设待秤重量克。设待秤重量Wx = 5克,可以用下表步骤秤量:克,可以用下表步骤秤量: 4 g4 g + 2 g 4 g + 1 g8 g8g 5g ,4g 5g,5g 5g,0 g4 g4 g5 g撤去撤去保留保留(boli)撤去撤去保留保留(boli)234 1暂时结果暂时结果砝砝 码码 重重比比 较较 判判 断断顺顺 序序n 位位计满只需计满只需 n 个个CLK2. 2. 工作原理工作原理第24页/共40页第二十五页,共40页。3位:位:5个个CLKn位位: (n+2)个个CLKVR第25页/共40页第二十六页,共40页

27、。转换转换(zhunhun)开始前各触发器状态开始前各触发器状态放哪一放哪一个砝码个砝码(f m)砝码砝码(f m)是是否保留否保留试探电压试探电压待转换待转换模拟电压模拟电压VR10010101000第26页/共40页第二十七页,共40页。VR -8V100101010005. 5V第第1个个CLK 来到来到(li do)后各触发器状后各触发器状态态?000第27页/共40页第二十八页,共40页。VR -8V5. 5V01100?01000?0004V000第第1个个CLK 来到来到(li do)后各触后各触发器状态发器状态第第2个个CLK 来到来到(li do)后各触发器状后各触发器状态态

28、?000第28页/共40页第二十九页,共40页。VR -8V5. 5V01011000010?6V1100第第2个个CLK来到来到(li do)后各触发器状后各触发器状态态第第3个个CLK来到来到(li do)后各触发器状后各触发器状态态?000第29页/共40页第三十页,共40页。VR -8V5. 5V0011010005V?0000?00第第3个个CLK来到来到(li do)后各触发器状后各触发器状态态第第4个个CLK来到来到(li do)后各触后各触发器状态发器状态?000第30页/共40页第三十一页,共40页。VR -8V5. 5V第第4个个CLK来到来到(li do)后各触发器状后各

29、触发器状态态5V01000001100000011第第5个个CLK来到来到(li do)后各触发器状后各触发器状态?态?0第31页/共40页第三十二页,共40页。VR -8V100101010005. 5V第第5个个CLK来到来到(li do)后各触发器状后各触发器状态态000第第6个个CLK来到来到(li do)后各触发器状后各触发器状态态?3位转换位转换(zhunhun)只需只需5个个CLK时间时间n 位转换只需位转换只需n +2个个CLK时间时间011第二次转换第二次转换5V0第32页/共40页第三十三页,共40页。3. 3. 器件器件(qjin)(qjin)特点特点 n 位逐次逼近型位

30、逐次逼近型ADC,完成一次转换需要,完成一次转换需要n +2个时钟信号周期个时钟信号周期的时间的时间(shjin),转换速度要慢一些,属于中速,转换速度要慢一些,属于中速ADC。而并联比较型。而并联比较型ADC一般都是高速一般都是高速ADC。 当输出数字量位数较高时,逐次逼近型当输出数字量位数较高时,逐次逼近型ADC的电路的电路(dinl)规模比并联比较型规模比并联比较型ADC小很多,更适于集成,可以用于实现高分小很多,更适于集成,可以用于实现高分辨率辨率ADC,而转换误差也易于控制。,而转换误差也易于控制。逐次逼近型逐次逼近型ADC是目前集成是目前集成ADC产品中应用最广泛产品中应用最广泛的

31、形式。的形式。第33页/共40页第三十四页,共40页。四四. . 双积分双积分(jfn)(jfn)型型ADCADC1. 1. 电路电路(dinl)(dinl)结构结构1. 1. 工作工作(gngzu)(gngzu)原理原理第34页/共40页第三十五页,共40页。3. 3. 器件器件(qjin)(qjin)特点特点 双积分型双积分型ADC的最显著优点是工作性能稳定的最显著优点是工作性能稳定(wndng),转,转换精度高。转换结果与换精度高。转换结果与R、C 的具体数值无关,而且其数值误差的具体数值无关,而且其数值误差也不会影响转换精度。也不要求使用高稳定也不会影响转换精度。也不要求使用高稳定(w

32、ndng)度的时钟度的时钟信号源,只要求时钟信号源在一个转换周期内(即两次积分过程信号源,只要求时钟信号源在一个转换周期内(即两次积分过程中),保持稳定中),保持稳定(wndng)即可。即可。 双积分型双积分型ADC的另一个优点是抗干扰能力强,对交流噪的另一个优点是抗干扰能力强,对交流噪声有很强的抑制能力,电路声有很强的抑制能力,电路(dinl)结构也相对简单。结构也相对简单。 综上所述,综上所述,双积分型双积分型ADC主要适用于要求转换精度很高,主要适用于要求转换精度很高,但转换速度要求不高的场合但转换速度要求不高的场合。 双积分型双积分型ADC的的主要缺点是工作速度低主要缺点是工作速度低,

33、目前常见的单片产,目前常见的单片产品的转换速度一般都在每秒几十次以内。品的转换速度一般都在每秒几十次以内。第35页/共40页第三十六页,共40页。12.3.2 12.3.2 A/D 转换器的性能指标转换器的性能指标一一. . 转换转换(zhunhun)(zhunhun)精度精度1. 1. 分辨率分辨率 ADC的分辨率以输出的分辨率以输出(shch)二进制数或十进制数的位数表二进制数或十进制数的位数表示,用来说明示,用来说明ADC对输入模拟信号的分辨能力,是对输入模拟信号的分辨能力,是ADC在理论上能在理论上能达到的转换精度。达到的转换精度。3位半十进制位半十进制 例如:输出信号为例如:输出信号

34、为 n 位二进制数字量的位二进制数字量的ADC,能分辨的输入,能分辨的输入电压电压(diny)的最小差异为的最小差异为 (1/2n)FSR(最大量程的(最大量程的1/2n)。)。4位半十进制位半十进制输出十进制数可以从输出十进制数可以从0到到1999输出十进制数可以从输出十进制数可以从0到到19999第36页/共40页第三十七页,共40页。一一. . 转换转换(zhunhun)(zhunhun)精度精度2. 2. 转换转换(zhunhun)(zhunhun)误差误差具体表示时:具体表示时: ADC的转换误差的转换误差(wch)一般以最低有效位一般以最低有效位LSB的倍数的倍数给出。给出。 AD

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论