




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、数字电子技术基础学习总结光阴似箭,日月如梭。有到了这个学期的期末,对我来 说又是一次对知识的大检查。这学期总共学习了 4章,分别是数字逻辑基础、逻辑门电路基础、组合逻辑电路、触发器。在第一章学习数字逻辑基础包括模拟信号与数字信号、数字电路、数制、各种数制之间的转换和对应关系表、码制( BCD码、格 雷码、ASCII码)、逻辑问题的描述(这个是重点)、逻辑函数的五种 描述方法、逻辑函数的化简;在数制里学习四种进制 十进制、二进制、八进制、十六进制;十进 制是逢十进一,二进制是逢二进一,在八进制中只是二进制的一种简 便表示方法而已,它的规律是逢八近一,而十六进制有 0123456789ABCDEF
2、十六个数码这个要记住和一些算法。比如十进制的534,八进制为1026,过程为:534/8=66,余数为 6;66/8=8,余数为2;8/8=1,余数为0;1/8=0,余数为1;仍然是从下往上看这些余数,顺序写出,答案为1026所以在数制的之间转换有5种转换,10和2转换(除2取余数法,如上题一样),10和8转换对整数除8取余,对小数点乘8取整。10 和16转换对整数除16取余,对小数点乘16取整,2和8转换对应关 系3位二进制对应1位八进制可看对应关系图。2和16转换4位二 进制对应1位十六进制数,可看对应关系图。在码制的学习中学习了 3种码BCD码、格雷码、ASCII码。BC照:用4位二进制
3、数来表示1位十进制数中的09这10个 数码,简称BCD码,还有几个常用的BCD码:8421 (常用)、5421、 2421、余 3。如8421码321的8421码就是(查表)3 2 10011 0010 0001原因:0011=8x0+4x0+1x2+1x1=3、0010=8x0+4x0+2x1 + 1x0=2、 0001=8x0+4x0+2x0+1x1=1;格雷码:有两个特点1相邻性2循环性。ASCII 码:ASCII (American Standard Code for Information Interchange,美国信息互换标准代码)是基于拉丁字母的一套电脑编 码系统。第五节逻辑问
4、题的描述在自然界中有3种基本逻辑关系1:与逻辑关系、2:或逻辑关 系、3:非逻辑关系利用与、或、非、三种基本运算来了解门电路,门电路是数字 电路的基本组成单元。它有一个或多个输入端和一个输出端,输入和 输出为低电平和高电平(分别代表 2进制0和1)。门电路一般有: 与门、或门、非门、与非门、或非门等。各种门电路有着不同的功能,即针对不同的输入数值给出输出数值 (比如或门要求两个输入值中有个或以上为1时输出1;与门在两个输入值都为1是输出1,否则 输出0;非门只有一个输入,而输出与输入反相),就像数学上简单 的方程式;不同种类的门就像不同的方程式; 大量的各种门可以描述更为复杂的方程式。A&am
5、p;F与门、或门、非门。与非门、或非门。和它们的真值表。还有P18页1-18题三人表决一件事,结果按少数服从多数的原则来决定。逻辑函数的五种描述方法中什么是真值表:表征逻辑事件输入和输出之间全部可能状 态的表格。逻辑表达式有最小项和最小项表达式、最大项和最大项表达式、最大项与最大项之间 的关系、两个最小项的逻辑相邻、两个与项(乘积项)的逻辑相邻。卡诺图:逻辑函数的卡诺图是美国工程师卡诺发明的一种逻辑函数的图形描述方法。结构:两变量的逻辑函数的卡诺图。oo0111io0trn函 m tJmihitULj四变量的逻辑函数的卡诺图。一、AtuooOO 1O 1 1OJOuoc412O1I513811
6、a了151 110T J(>1 410(三个变量的)三变量的逻辑函数的卡诺图。卡诺图的化简法卡诺图化简的原则是:在覆盖函数中的所有最小项的前提下,卡诺圈的个数达到最少。在满足合并规律的前题下卡诺圈应尽可能大。根据合并的需要,每个最小项可以被多个卡诺圈包围。当需要求一个函数的最简或-与"表达式时,可采用 两次取反法”。具体如下:先求出函数F的反函数F的最简与-或"表达(合并卡诺图上的0方格);然后对F的最简 与-或"表达式取反,从而得到函数F的最简 或-与"表达式。例如,用卡诺图求逻辑函数L(A,B,C,D尸汇m(3,4,6,7,11,12,13,1
7、4,15)的最简或-与"表达式。1L<>L1oo1o1在 第2章我们学习了关于逻辑门电路基础的概念和特性。二极管。逻辑门电路构成三极管。NMOS 管。二极管的开关特性中包括了几个方面:一是当做非线性电阻来使用,所有时间内二极 管全部工作在正导通区;二是当做开关来使用,二极管某段时间内导通,某段时间内截止; 三是当做小电压稳定器来使用,所有时间内的二极管全部工作在正向导通区,四是当做大电压稳定器件来使用是, 所有时间内的二极管全部工作在反向击穿区。这四点十分的重要, 可以充分的了解二极管的特性。二极管的静态开关特性:当二极管稳定地处于导通与截止状态时,所呈现出的性质特 点&
8、#176;二极管的动态开关特性:二极管在导通与截止两种状态转变过程中的行为特性。;二极管的动令开关特性一反向恢复过程 从正导通转为反截止所出经历的转换过程1对输入信号Ui的要求一是在模拟电路中当做电压控制器用来组成放大电路。MOS管的开关特性 二是在数字电路中给当做电路中的开关元件。三是当做压控可变电阻,即在非线性电阻中使用。三个状态:放大、压控可变电阻、截止;两个特性:静态和动态;第Cj两个二极管组成的与门电路,是理想二极管。正与门电路正逻辑体系。I负逻辑体系。在二极管逻辑门电路 < 正或门电路 ,正逻辑体系。负逻辑体系。非门电路匚二)无论使用正逻辑体系还是负逻辑体系都I得到非门电路。
9、第三章组合逻辑电路在逻辑组合电路中我们主要学习了小规模集成现实完全描述的组合逻辑电路设计(简称“小完组”)我就得这个比较重要,还有不完全描述和编码器。首先给大家说说小完组。什么事小完组呢?就是所谓完全描述不含不关项的逻辑问题的描述。如列题*设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后, 用楼上开关关灭电灯;或者在下楼前,用楼上开关打开电灯, 下楼后,用楼下开关关灭电灯。解:a)由实际问题写由真值表设楼上开关为A,楼下开关为B,灯泡为Y并设A、B闭合时为1,断开时为0;灯亮时Y为1,灯灭时Y为0真值表逻辑电路编码器在编码器学习中,学习了普通编码
10、器和优先编码器和其应用编码器有若干个输入时在某一时刻只有一个输入信号被转化成二进制码,用N位二进制代码可以实现最多对 N=2N个信号进行编码在普通编码器在任何时刻中,只能输入一个信号有效,否则输出混乱。(1):二进制普通编码:用N位二进制代码可以实现最多对 N=2N个信号进行 编码。(2)二一十进制编码键控 8421BCD码编码器所谓二一十进制编码是将十进制的十个数码 09分别编成8421BCD的电路键控8421 BCD码编码器真值表ABCDGS逻辑电路图输入输出S9S8S7S6S5S4S3S2S1S0ABCDGS1111111111000001111111110000011111111101
11、00011111111101100101111111011100111111110111101001111101111101011111011111101101110111111101111101111111110001011111111110011(3)优先编码器优先编码器一一允许同时输入两个以上的编码信号, 编码器给所有的输入信 号规定了优先顺序,当多个输入信号同时出现时,只对其中优先级最高的一个进 行编码。第五节译码器译码器有时又叫做解码器,译码是编码的逆过程,它的功能是将具有特定含义 的二进制数码的作何转换成对应的信号,具有译码功能的逻辑电路叫译码器.现在给大家介绍二进制译码器二进制译
12、码器又称变量译码器、全译码器、最小项译码器、唯一地址译码器下面以2线一4线译码器的设计为例来说说译码器的工作原理。2线一4线译码器功能表输入输出EIABY0Y1Y2Y31XX11110000111001101101011010111110写出各输出函数表达式:Y0 EI ABY EI AB、2EIABY3 EIAB2线一4线译码器的逻辑电路图四.数字显示译码器在数字系统中,常常需要将数字、字母、符号等直观地显示出来,供人们读 取或监视系统的工作情况。能够显示数字、字母或符号的器件称为数字显示器。在数字电路中,数字量都是以一定的代码形式出现的,所以这些数字量要先 经过译码,才能送到数字显示器去显
13、示。这种能把数字量翻译成数字显示器所能识别的信号的译码器称为数字显示译码器。常用的数字显示器有多种类型。按显示方式分,有字型重叠式、点阵式、分段式等。按发光物质分,有半导体显示器,又称发光二极管 (LED)显示器、荧光显示 器、液晶显示器、气体放电管显示器等。目前应用最广泛的是由发光二极管构成的七段数字显示器。1 .七段数字显示器原理七段数字显示器就是将七个发光二极管(加小数点为八个)按一定的方式排 列起来,七段a、b、c、d、e、f、g (小数点DP)各对应一个发光二极管,利用 不同发光段的组合,显示不同的阿拉伯数字。七段显示译码器74X48七段显示译码器74X48是一种与共阴极数字显示器配
14、合使用的集成译码器, 它的功能是将输入的4位二进制代码转换成显示器所需要的七个段信号 ag 数据选择器的基本概念及工作原理数据选择器一一根据地址选择码从多路输入数据中选择一路,送到输出。集成数据选择器74X151是一种典型集成8选1数据选择器,它有8个数据输入端D0D7, 3 个地址输入端A2、A1、隧,2个互补的输出端Y和Y, 1个使能输入端G,使能 端G仍为低电平有效。数据选择器的应用数据选择器的通道扩展16选1。如果需要更大规模的作为一种集成器件,最大规模的数据选择器是 数据选择器,可进行通道扩展。第四章触发器第一节触发器的电路结构及工作特点锁存器个触发器是构成各种时序电路的储存单元电路
15、,其共同特点是具有 0 和1两种稳定状态,一旦状态被确定,就能自行保存,长期储存 1位二进制码,直 到有外部信号作用是才有可能改变。基本R。虫发器的电路2逻辑符号2两个稳态这种电路结构,可以形成两个稳态,即Q =1, Q=0 Q=Q Q =1当Q=1时,Q=剂Rd =1决定了 A门的输出,即Q=0 , Q=0反馈回来又保证了 Q=1 ;当 Q=0时,Q=1, Q=ffl Sd =1 决定了 B门的输出,即 Q=0, Q=(R保证了 Q=1在没有加入触发信号之前,即 Rd和Sd端都是高电平,电路的状态不会改例:画出基本RS!虫发器在给定输入信号 Rd、和Sd的作用下,Q端和Q端 的波形。用一此处
16、状态不定状态转换图对触发器这样一种时序数字电路,它的逻辑功能的描述除了用真值表外,还 可以用状态转换图。真值表在组合数字电路中已经采用过, 而状态转换图在这里 是第一次出现。实际上,状态转换图是真值表的图形化,二者在本质上是一致的, 只是表现形式不同而已。二个圆圈,其中写有0和1代表了基本RS!虫发器的两个稳态,状态的转换方向 用箭头表示,状态转换的条件标明在箭头的旁边。 从“1”状态转换到“0”状态, 为置“0”,对应真值表中的第一行;从“ 0”状态转换到“ 1”状态,为置“ 1”, 对应真值表中的第二行;从“ 0”状态有一个箭头自己闭合,即源于“ 0”又终止 于“0”,对应真值表的第一行置“ 0”和第三行的保持;从“1”状态有一个箭头 自己闭合,即源于“1”又终止于“1”,对应真值表的第二行置“1”和第三行的 保持。禹=0舄=1边沿触发器:边沿触发器不仅可以将触发器的触发翻转控制早 CPS发沿到来 的前一瞬间,而且可以将接收输入信号的时间在控制 CF#虫发沿到来的前一瞬间, 这样输入端受干扰的时间大大缩短,受干扰的可能性也降低了。维持阻塞D触发器:负跳沿触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP高 电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。而边沿触发
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论