实验二基本组合逻辑电路_第1页
实验二基本组合逻辑电路_第2页
实验二基本组合逻辑电路_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验二 基本组合逻辑电路一、 实验目的掌握组合逻辑电路的设计和测试方法。掌握利用MAX+plusII工具进行数字电路设计的基本方法。学习数字电路实验中故障查找和排除的方法。二、实验原理组合逻辑电路是由门电路组合起来的电路,它可实现较复杂的逻辑功能,其基本特征是:输出端的逻辑状态仅取决于当时的输入状态,而与电路原来的状态无关。研究组合逻辑电路有两类问题: 已知逻辑图分析逻辑功能,其步骤为:l 已知逻辑图写逻辑表达式进行逻辑化简或变换列真值表判断逻辑功能。l 已知逻辑图测试输入、输出逻辑关系列真值表判断逻辑功能。 已知逻辑要求、画逻辑图,其步骤为:已知逻辑要求列真值表写逻辑表达式进行函数化简或变换

2、画逻辑电路三、实验内容1. 逻辑电路的逻辑关系 用7400集成电路,按图21在实验箱上接线和在计算机上仿真,将输入、输出的逻辑关系分别填入表21中。 表21 逻辑电路的逻辑关系ABYZ接线仿真接线仿真00011011图21 逻辑电路原理图 写出上面电路的逻辑表达式。2. 设计一个“一致电路”。 要求:电路有三个输入端,一个输出端,当三个输入变量A、B、C状态不一致时,输出F为“0”;当三个变量状态一致时,输出F为“1”。3. 设计一个一位二进制数全加器。 电路有三个输入端,分别为被加数A、加数B、低位向高位的进位C,有两个输出端,S为和、本位向高位的进位为C1。4. 设计一个四位二进制数为密码

3、的数字密码锁的控制,当开锁控制为高电平时,如果A1、B1、C1、D1输入的密码与事先设置的密码A0、B0、C0、D0一样时,开锁灯亮;密码错误时,警报灯亮。见图22数字锁功能框图,提示:异或门的非为同或门。图2-2 数字密码锁控制以上三个电路用MAX+plusII软件仿真和在实验箱上接线,验证设计是否正确,在实验箱上接线时只可以使用已提供的集成块。四、实验仪器与器件1电子实验箱 2万用表3四2输入与非门7400×1双4输入与非门7420×1双4输入与门7421×1四2输入或门7432×1四2输入异或门7486×1双与或非门7451×1五、预习要求1预习组合逻辑电路的分析和设计方法。2熟悉半加器、全加器的工作原理。3熟悉所提供的集成块的逻辑功能。能灵活运用到“全加器”、“一致电路”和“数字密码锁”中。4熟悉MAX-plusII软件中数字电路的图形符号和名称。六、实验报告要求1. 写出实验目的、内容、基本原理。2. 写出设计过程,包括:逻辑公式的列出、转换(典型原理图到实际原理图的转换过程),根据实际选择的集成块画出原理图,并在原理图上标上接线时集成块引脚号。3. 实验结果分别用波形图和真值表表示。4. 总结利用MAX+plusII分析和设计数字电路的优点5. 实验中遇到什么问

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论