微机接口技术(开卷)模拟题_第1页
微机接口技术(开卷)模拟题_第2页
微机接口技术(开卷)模拟题_第3页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、微机接口技术模拟题(开卷)(补)单项选择题当DAC分辨率(A)微机数据总线宽度时,数据分两次传送。A. >B.<C.<或=D.或=PCI总线有四条中断请求信号线,对于单功能设备,使用的中断请求线为(A)。A. INTA#B.INTB#C.INTC#D.INTD#DMAC收到(C)信号后,从被动工作方式转换到主动工作方式。D.DACKPCI访问的从设备。D.DEVSEL#A. 以下(D)信号有效,表示驱动它的设备被选中成为当前A.IRDY#B.TRDY#C.IDSELDMA控制器8237A-5通过(C)实现对I/O设备寻址。A.16位地址线B.20位地址线C.DACK信号D.D

2、REQ对于定时/计数器Intel8253,若已知时钟脉冲的频率CLK=1.19318MHz,要求输出的波形频率f=600Hz,则定时常数Tc为:(A)A.1989B.20007. 采用8位A/D转换器去转换一个满量程位8. 对Intel8253使用锁存命令的根本目的是:A.读出初值寄存器的当前值C.锁存初值寄存器的初值9. 以下四种总线中,(D)属于局部总线。A.CPU总线B.ISA总线A.1989B.200010. 采用8位A/D转换器去转换一个满量程位11. 对Intel8253使用锁存命令的根本目的是:A.读出初值寄存器的当前值C.锁存初值寄存器的初值12. 以下四种总线中,(D)属于局

3、部总线。A.CPU总线B.ISA总线C. 1000D.15005V的电压,它能分辨的最小电压是(B)。(B)B. 读出减1计数器的当前值D. 锁存减1计数器的初值C.EISA总线10.中断号为4AH,若中断向量为F000H:1805H,贝U00H存在(D.PCI总线B)中。D.128H11. 如果D/A转换器的分辨率为8位,满量程的输出电压为5V,则该D/A转换器能产生的最小模拟量变化的值为(D)。当CPU进入中断响应周期时,中断号出现在:(B)16,而发送器与接收器时钟16,而发送器与接收器时钟12. 设定Intel8251A用作串行通行接口,若设定波特率因子为频率为19200Hz,则波特率

4、为:(A)A.1200波特B.2400波特14.对于软中断而言,中断号:(B)A.由系统提供C.由中断源提供频率为19200Hz,则波特率为:(A)A.1200波特B.2400波特14.对于软中断而言,中断号:(B)A.由系统提供C.由中断源提供C.9600波特B.由中断指令提供D.由中断控制器提供D.19200波特15. 在以RS-232C标准传送时,收到电平信号为16. 在以RS-232C标准传送时,收到电平信号为(C)时,表示逻辑“1”。A.+5VB.+12VC.12VD.0V同步通信是指:(D)A. 字符之间的传送异步,字符内部的位与位之间异步字符之间的传送异步,字符内部的位与位之间同

5、步B. 字符之间的传送同步,字符内部的位与位之间异步字符之间的传送同步,字符内部的位与位之间同步16. 高速I/O通过插卡可与以下哪种总线连接?(C)A.ISA总线A.ISA总线B. EISA总线C. PCI总线D. MCA总线(C)。D.0000H:0020H17. 在PC机中5号中断,它的中断向量最低字节指针指向的地址单元是A.0000H:0005HB.0000H:0010HC.0000H:0014H18. 异步通信是指:(B)字符之间的传送异步,字符内部的位与位之间异步A. 字符之间的传送异步,字符内部的位与位之间同步字符之间的传送同步,字符内部的位与位之间异步B. 字符之间的传送同步,

6、字符内部的位与位之间同步设串行异步通信每帧数据格式有8个数据位、无校验、一个停止位,若波特率为9600b/s,该方式每秒最多能传送(C)个字符。A.1200B.150C.960D.120配置地址空间。二.填空题1.接口处理的信息通常包括三类,它们分别是:数据信息、地址信息控制信息。2.PCI总线定义的三种物理地址空间是:内存地址空间、I/O地址空间3. 8086CPU中各相关寄存器的16位地址值以及段内偏移地址值(16位)都是逻辑地址,而CPU在访问存储器的过程中通过地址总线送出的地址是物理地址,20位的物理地址与逻辑地址的关系为:物理地址=段基址*16+偏移地址。4. USB设备包括两类,它

7、们是:_USB集线器、_USB功能设备。5. 两种I/O端口地址的编址方式为:统一编址、独立编址。现代微机中一般采用独立编址编址方式。6. 可编程定时/计数器8253有3_个独立的计数器。7. 可屏蔽硬中断的中断类型号由两部分构成,其中,高5位由_ICW指定;低三位由IR0-7的编码决定。8. I/0端口地址译码电路中,一般是把地址线分为两部分:一部分是高位地址线与CPU的控制信号进行组台,经译码电路产生片选信号,实现片间寻址寻址;另一部分是低位地址线直接与I/O接口芯片相连,实现片内端口寻址。9. DMA传送过程分为以下4个阶段:DMA申请、DMA响应、DMA传送、DMA结束。10. 825

8、5A的2方式为双向应答式输入输出,一次初始化可指定PA口既作输入口又做输出口。11. 可编程并行接口芯片8255A的外部引脚中,共有两位地址线A0、A1,可形成片内4个端口地址,其中面向I/O设备一侧的端口有_3个,分别为:_口A口B和口C。12. 端点是一个USB设备中唯一可寻址的部分,是主机与设备之间进行数据通信的源或目的。设备地址、端点号、传输方向三者结合起来就唯一地确定了各个端点。13. Pentium处理器的四种工作模式是:实地址模式、_保护模式、_虚拟8086模式、系统管理模式。14. PCI总线传输过程中,_FRAME#_、_IRDY#两个信号决定了总线的忙/闲状态。15. 80

9、86CPU能够以流水方式执行指令是通过两个独立的工作单元来实现的,它们是:_执行单元EU、_总线接口单元BIU。16. 中断处理过程包括中断申请、_中断响应、中断服务、中断返回四个阶段。三.判断分析题USB协议规定,令牌包中的CRC校验字段的校验范围包括包标示符字段PID。1. PCI总线传输中,当FRAME#有效,IRDY#无效时表示当前正在传送最后一个数据。2. 串行接口中的“串行”两字是指接口与设备一侧的串行数据线。3. 对于8255A芯片,由于按位置位/复位命令是对C口进行操作,所以可以写到C口。4. 每个PCI总线传送都由一个地址期和一个或多个数据期组成。5. 中断号和中断向量是固定

10、不变的,经系统分配后,就不再变化。6. 8255A的2方式为双向应答式输入输出,即一次初始化可指定PB口既作输入口又做输出口。7. 当I/O端口地址PORT255时,则必须使用直接寻址方式。序号答案原因1错PID自带反码纠错,故不在CRC校验范围之内2错表示当前处于等待状态3对由串行传送的定义决定的4错按位置位/复位命令属于命令字,只能写到命令口5对由猝发传输的特点决定的。6错中断号是固定的,但中断向量不固定,可以进行修改。7错8255A的2方式下,初始化可指定PA口既作输入口又做输出口。8错当PORT>255时,只能使用间接寻址方式。四.简答题说明8086CPU是如何以流水方式执行指令

11、的。1. 什么是端口共用?解决端口共用一般采用哪些方法?试举例说明。2. 在存储器与I/O的DMA传送过程中,存储单元20位的物理地址是如何形成的?DMA控制器对I/O的寻址是如何实现的?3. 用异步通信方式传送字符A的ASCII(值为65),波特率要求为300B/S,使用一个奇偶校验位和一个停止位。设波特率因子=16,TXD和RXD的频率应选多少?传送A字符需要多少时间?画出字符实际传送的波形。4. 在引脚设置方面,8237A-5的地址信号线和读写控制线与其他的I/O接口芯片有什么区别?6试分析PCI总线传输过程中,FRAME#和IRDY#两个信号的值分别为00、01、10、11时所对应的总

12、线工作状态。1、8086CPU被设计为并行工作方式,及指令与数据的存取电路(BIU)和执行指令的电路(EU)处于并行工作状态,使总线在CPU运行过程中充分的利用。多数情况下,取指令和执行指令能重叠并行运行,这样,取指令所需要的时间“消失”了,原因是EU执行的指令已由BIU预先取出。2、端口共用是向1个命令口写多个命令字,或者是不同类型的信息(如数据、命令)写到同一个端口。解决端口共用问题,通常有两种方法。一是在命令字中设置特征位,根据特征位的不同,去识别不同的命令加以执行。如并口芯片8255A采用这种方法。二是编写初始化程序时,按照先后顺序向同一个命令口写入不同的命令字,则命令寄存器可根据先后

13、顺序的约定来识别不同的命令,如串口芯片8251A采用这种方法。另外,还可以采用两种方法相结合的手段解决端口共用问题,如8259A中断控制器芯片。3、在存储器与I/O的DMA传送过程中,存储单元20位的物理地址由三部分构成:地址线A07提供低8位地址;数据线DB07提供低16位地址的高8位;高4位地址由页面地址寄存器提供。DMA控制器对I/O的寻址是通过DACK信号来实现的。4、TxD=RxD=Baud*Factor=300*16=4800Hz字符A的ASCII码为65(1000001B),每个字符包含10位,故字符速率=Baud/10=30个/秒,传送A字符需0.033(1/30)秒。字符实际

14、传送的波形如下:起始位数据位校验位停止位10000015在引脚设置方面,8237A-5的地址信号线A°7分为两组:A°3、A,其中A°3为双向,被动状态下为输入,实现8237A-5内部端口的寻址;主动状态下为输出,构成存储单元地址的低4位。A47为单向输出,仅用于主动状态,输出存储单元地址中的A47位。8237A-5的读写控制线分两组,其中IOR、IOW为I/O设备读/写信号,被动状态下为输入,接收CPU发出的读/写信号;主动状态下为输出,给外设发出读/写控制信号。MEMR、MEMW为存储器读/写信号,单向输出,仅在主动状态下使用,用于向存储单元发出读/写控制命令

15、。6在PCI总线传输过程中,FRAME#和IRDY#两个信号的值分别为00、01、10、11时所对应的总线工作状态依次为:传送数据状态、等待状态、传送最后一个数据状态、空闲状态。第4页(共6页)五.应用题1.某微机系统的地址译码电路如图1所示,试根据图中所给出的信号线,指出输出端丫1的地址范围。其中,DIP开关状态设置为:74LS138A6A0AA1A8A2A9A3DIPB3A=B52535051BoBiB21、各地址线的编码如下:74LS85A2A3A4可选式译码电路图=0,断(OFF)74LS138A丫0BCG2AG2BG1丫7AENC0合(ON)=1。3A9A8A7A6A5A4A3A2A1A01010000100故74LS138的输出端丫1的地址范围为:284H287H2.利用DAC0832作为波形发生器DAC0832工作在直通方式),产生10个三角波信号三角波波形如图2(a)所示,硬件连线如图2(b)所示,试写出相应的控制程序。DAC08328255A+(b)输岀三角波的硬件连接VoUT(a)三角波

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论