触发器和时序逻辑电路_第1页
触发器和时序逻辑电路_第2页
触发器和时序逻辑电路_第3页
触发器和时序逻辑电路_第4页
触发器和时序逻辑电路_第5页
已阅读5页,还剩115页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、触发器和时序逻辑电路触发器和时序逻辑电路触发触发。触发器和时序逻辑电路 原来的状态原来的状态 下面介绍下面介绍,触发器和时序逻辑电路触发器和时序逻辑电路“0”和和“1”态;态;2、;“0”或或“1”触发器和时序逻辑电路两互补输出端两互补输出端两输入端两输入端&.G1&.G2反馈线反馈线触发器和时序逻辑电路 触发器输出与输入的逻辑关系触发器输出与输入的逻辑关系101设触发器原态设触发器原态为为“1”态。态。翻转为翻转为“0”态态(1) SD=1,RD = 0.G1&.&G2触发器和时序逻辑电路设原态为设原态为“0”态态10触发器保持触发器保持“0”态不变态不变复位复位 结论结论: 不论不论 触发

2、器原来触发器原来 为何种状态,为何种状态, 当当 SD=1, RD=0时,时, 将使触发器将使触发器 置置“0”或称或称 为复位。为复位。.G1&.&G2触发器和时序逻辑电路设原态为设原态为“0”态态0翻转为翻转为“1”态态(2) SD=0,RD = 1.G1&.&G2触发器和时序逻辑电路设原态为设原态为“1”态态01触发器保持触发器保持“1”态不变态不变置位置位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=0, RD=1时,时, 将使触发器将使触发器 置置“1”或称或称 为置位。为置位。.G1&.&G2触发器和时序逻辑电路设原态为设原态为“0”态态1保持

3、为保持为“0”态态(3) SD=1,RD = 1.G1&.&G2触发器和时序逻辑电路设原态为设原态为“1”态态11触发器保持触发器保持“1”态不变态不变 当当 SD=1, RD=1时,时, 触发器保持触发器保持 原来的状态,原来的状态, 即触发器具即触发器具 有保持、记有保持、记 忆功能。忆功能。.G1&.&G2触发器和时序逻辑电路110011111110若若G1先翻转,则触发器为先翻转,则触发器为“0”态态“1”态态(4) SD=0,RD = 0 当信号当信号SD= RD = 0同时变为同时变为1时,由时,由于与非门的翻转于与非门的翻转时间不可能完全时间不可能完全相同,触发器状相同,触发器状

4、态可能是态可能是“1”态,态,也可能是也可能是“0”态,态,不能根据输入信不能根据输入信号确定。号确定。.G1&.&G210触发器和时序逻辑电路逻辑符号逻辑符号QQSDRDSDRDQ1 0 0 置置00 1 1 置置11 1 不变不变 保持保持0 0 同时变同时变 1后不确定后不确定功能功能触发器和时序逻辑电路基本基本R-S触发器触发器导引电路导引电路& G4SR& G3C.& G1& G2.SDRDQQ触发器和时序逻辑电路当当C=0时时01111.& G1& G2.SDRDQQ& G4SR& G3C触发器和时序逻辑电路当当 C = 1 时时1打开打开11.& G1& G2.SDRDQQ& G

5、4SR& G3C触发器和时序逻辑电路当当 C = 1 时时1(1) S=0, R=00011触发器保持原态触发器保持原态触发器状态由触发器状态由R,S 输入状态决定。输入状态决定。11.& G1& G2.SDRDQQ& G4SR& G3C触发器和时序逻辑电路1101010(2) S = 0, R= 1触发器置触发器置“0”(3) S =1, R= 0触发器置触发器置“1”11.& G1& G2.SDRDQQ& G4SR& G3C触发器和时序逻辑电路1110011110Q=1Q=011(4) S =1, R= 1当时钟由当时钟由 1变变 0 后后 触发器状态不定触发器状态不定11.& G1& G

6、2.SDRDQQ& G4SR& G3C触发器和时序逻辑电路0 0 SR0 1 01 0 11 1 不定不定Qn+1QnQn+1时钟到来后触发器的状态时钟到来后触发器的状态逻辑符号逻辑符号QQSR CSDRD触发器和时序逻辑电路不定不定不定不定QQ10 0 SR0 1 01 0 11 1 不定不定Qn+1Qn触发器和时序逻辑电路C0 0 SR 0 1 0 1 0 1 1 1 不定不定Qn+1QnQ=SQ=R触发器和时序逻辑电路从触发器从触发器主触发器主触发器C CKQRQJS R CF主主QJKQSRS CF从从QQQQSDRD1互补时互补时钟控制钟控制主、从主、从触发器触发器不能同不能同时翻转

7、时翻转触发器和时序逻辑电路0101RS CF从从QQQQSDRD1R CF主主QJKQSC C01触发器和时序逻辑电路10F主主封锁封锁0RS CF从从QQQQSDRD1R CF主主QJKQSC C01C010触发器和时序逻辑电路10010C高电平时触发器接高电平时触发器接收信号并暂存(即收信号并暂存(即F主主状态由状态由J、K决定,决定,F从从状态保持不变)。状态保持不变)。要求要求C高电平期间高电平期间J、K的状态保持不变。的状态保持不变。C下降沿下降沿( )触发器翻触发器翻转(转( F从从状态与状态与F主主状状态一致)。态一致)。C低电平时低电平时,F主主封锁封锁J、K不起作用不起作用C

8、RS CF从从QQQQSDRD1R CF主主QJKQSC 触发器和时序逻辑电路01RS CF从从QQQQSDRD1R CF主主QJKQSC C010(1)J=1, K=1 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态11 011010100101触发器和时序逻辑电路RS CF从从QQQQSDRD1R CF主主QJKQSC C010(1)J=1,K=110设触发器原设触发器原态为态为“1”态态为为“?”状态状态J=1, K=1时,每来时,每来一个时钟脉冲,状一个时钟脉冲,状态翻转一次,即具态翻转一次,即具有计数功能。有计数功能。(1)J=1, K=1触发器和时序逻辑电路01RS

9、CF从从QQQQSDRD1R CF主主QJKQSC C010(2)J=0,K=1 设触发器原设触发器原态为态为“1”态态翻转为翻转为“0”态态01 100101011001设触发器原设触发器原态为态为“0”态态为为“?”态态触发器和时序逻辑电路01RS CF从从QQQQSDRD1R CF主主QJKQSC C010(3)J=1,K=0 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态10 011010100101设触发器原设触发器原态为态为“1”态态为为“?”态态触发器和时序逻辑电路RS CF从从QQQQSDRD1R CF主主QJKQSC C010(4)J=0,K=0 设触发器原设触

10、发器原态为态为“0”态态保持原态保持原态00 010001触发器和时序逻辑电路RS CF从从QQQQSDRD1R CF主主QJKQSC C01001nQJS nKQR C高电平时高电平时F主主状态状态由由J、K决定,决定,F从从状状态不变。态不变。C下降沿下降沿( )触发器触发器翻转(翻转( F从从状态与状态与F主主状态一致)。状态一致)。触发器和时序逻辑电路nQJS nKQR Qn10 0 1 1 1 0 0Qn0 0 0 1 1 0 0 1C高电平时高电平时F主主状态状态由由J、K决定,决定,F从从状状态不变。态不变。C下降沿下降沿( )触发器触发器翻转(翻转( F从从状态与状态与F主主状

11、态一致)。状态一致)。0 1 0 1 0 1 0 1 触发器和时序逻辑电路J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn ()触发器工作时触发器工作时SD 、 RD应接高电平。应接高电平。 CQJKSDRDQ触发器和时序逻辑电路例:例:JK 触发器工作波形触发器工作波形CJKQ下降沿触发翻转下降沿触发翻转触发器和时序逻辑电路基本基本R-S触发器触发器导引电路导引电路& G2& G1QQSDRD& G3& G4& G5& G6CD反反馈馈线线触发器和时序逻辑电路& G2& G1QQSDRD& G3& G4& G5& G6CD01101100101触发器和时序逻辑电路& G2

12、& G1QQSDRD& G3& G4& G5& G6CD01011110110触发器和时序逻辑电路D Qn+1 0101逻辑符号逻辑符号D CQQRDSDQn+1 =Dn;触发器和时序逻辑电路CDQ触发器和时序逻辑电路D Qn+1 0101J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 QnD1 CQJKSDRDQ仍为下降沿仍为下降沿触发翻转触发翻转触发器和时序逻辑电路T CQJKSDRDQ(保持功能保持功能)(计数功能计数功能)J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn触发器和时序逻辑电路TCQD=QD Qn+1 0101 CQQD触发器和时序逻辑电

13、路 按功能分按功能分触发器和时序逻辑电路清零清零寄存指令寄存指令RD.QDF0d0Q0.Q.DF1d1Q1.d2Q.DF2Q2QDF3d3Q3000011011101触发器状态不变触发器状态不变动画动画触发器和时序逻辑电路RDSDd3RDSDd2RDSDd1RDSDd010清零清零1100&Q0&Q1&Q2&Q31100&QQQQ0000001110101111触发器和时序逻辑电路触发器和时序逻辑电路清零清零D1移位脉冲移位脉冲23410111QQ3Q1Q2RD000000010011101110111 1QJKF0Q1QJKF2QJKF1QJKF3QQQ从高位向低从高位向低位依次输入位依次输

14、入动画动画触发器和时序逻辑电路111010110011000输出输出清零清零D10111QQ3Q1Q2RD10111 1QJKF0Q1QJKF2QJKF1QJKF3QQQ5移位脉冲移位脉冲786动画动画触发器和时序逻辑电路左移寄存器波形图左移寄存器波形图12345678C111111DQ0Q3Q2Q1111待存待存数据数据0111触发器和时序逻辑电路0001123移位脉冲移位脉冲Q2 Q1 Q0移位过程移位过程Q3寄寄 存存 数数 码码 D001110000清清 零零110左移一位左移一位001011左移二位左移二位01011左移三位左移三位10114左移四位左移四位101并并 行行 输输 出

15、出动画动画触发器和时序逻辑电路1 清零清零0DQ2SDRDd2&F2Q1SDRDd1&F1Q0SDRDd0&F0DDQ3SDRDd3&F3DDC触发器和时序逻辑电路F3F2F1F0d0d1d2d3Q0Q1Q2Q3F3F2F1F0dQ0Q1Q2Q3F3F2F1F0d0d1d2d3Q3Q3F3F2F1F0d触发器和时序逻辑电路既能左移也能右移。既能左移也能右移。DQ2DQ1DQ01&111&1&.RDCS左移输入左移输入 待输数据由待输数据由 低位至高低位至高 位依次输入位依次输入待输数据由待输数据由高位至低位高位至低位依次输入依次输入101右移输入右移输入移位控制端移位控制端000000&010

16、动画动画触发器和时序逻辑电路右移右移串行串行输入输入左移左移串行串行输入输入UCCQ0Q1Q2Q3S1S0 C16151413121110913456782D0D1D2D3DSRDSL RDGNDCT74LS194并行输入并行输入触发器和时序逻辑电路011110 00 11 01 1直接清零直接清零(异步异步)保保 持持右移右移(从从Q0向右移动向右移动)左移左移(从从Q3向左移动向左移动)并行输入并行输入 RD CS1 S0功功 能能 UCCQ0Q1Q2Q3S1S0 C161514131211109CT74LS19413456782D0D1D2D3DSRDSL RDGND触发器和时序逻辑电路

17、触发器和时序逻辑电路触发器和时序逻辑电路 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(C)触发器和时序逻辑电路1010清零清零RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲三位异步二进制加法计数器三位异步二进制加法计数器在电路图中在电路图中J、悬空表示悬空表示J、K=1 当相邻低位触发当相邻低位触发器由器由1变变 0 时翻转时翻转触发器和时序逻辑电路异步二进制加法器工作波形异步二进制加法器工作波形 每个触发器翻转的时间有先后

18、,每个触发器翻转的时间有先后,与计数脉冲不同步与计数脉冲不同步C12345678Q0Q1Q2触发器和时序逻辑电路?思考思考1、各触发器、各触发器C应如何连接?应如何连接?CRDQDQQ0F0QDQQ1F1QDQQ2F2触发器和时序逻辑电路触发器和时序逻辑电路 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(C)触发器和时序逻辑电路F0每输入一每输入一C翻一次翻一次F1F2F3J0 =K0 =1Q0 =1J1 =K1 = Q0Q0 = Q1 = 1J2

19、=K2 = Q1 Q0Q0 = Q1 = Q2 = 1J3 =K3= Q1 Q1 Q0J0 =K0 =1J1 =K1 = Q0J2 =K2 = Q1 Q0J3 =K3 = Q2 Q1 Q0触发器和时序逻辑电路三位同步二进制加法计数器三位同步二进制加法计数器 计数脉冲同时加到各位触发器上,当每个到计数脉冲同时加到各位触发器上,当每个到 来后触发器状态是否改变要看来后触发器状态是否改变要看J、K的状态。的状态。RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲触发器和时序逻辑电路C12345678Q0Q1Q2触发器和时序逻辑电路RDQJKQQ0F0QJKQQ1F1QJKQQ2F

20、2C计数脉冲计数脉冲触发器和时序逻辑电路 C0= C K0 =1 J0 =Q2K1 =1 J1 =1C1= Q0J2=Q0Q1K2 =1C2= C RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲触发器和时序逻辑电路 C0= C=0 K0 =1 J0 =Q2=1 K1 =1 J1 =1 C1= Q0=0J2=Q0Q1=0K2 =1C2= C=0 RDQJKQQ0F0QJKQQ1F1QJKQQ2F2C计数脉冲计数脉冲触发器和时序逻辑电路011111 011111011111111111011101011111000010012010301141005000C1= Q0触发器

21、和时序逻辑电路C12345Q0Q1Q2触发器和时序逻辑电路触发器和时序逻辑电路二进制数二进制数Q3Q2Q1Q0脉冲数脉冲数(C)十进制数十进制数0123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890触发器和时序逻辑电路RDQJKQF0QJKQF1C计数脉冲计数脉冲QJKQF2QJKQQ3F3Q2Q1Q0触发器和时序逻辑电路Q0Q1Q2Q3C12345678910触发器和时序逻辑电路Q1RDC0&R02R01S91S92&QJKQF1QJKQF2Q2Q

22、JKQF3Q3RDRDRDSDSDC1Q0QJKQF0触发器和时序逻辑电路110 10清零清零0000Q1RDC0&R02R01S91S92&QJKQF1QJKQF2Q2QJKQF3Q3RDRDRDSDSDC1Q0QJKQF0触发器和时序逻辑电路0置置“9”1100Q1RDC0&R02R01S91S92&QJKQF1QJKQF2Q2QJKQF3Q3RDRDRDSDSDC1Q0QJKQF0 1 1 触发器和时序逻辑电路Q1RDC0&R02R01S91S92&QJKQF1QJKQF2Q2QJKQF3Q3RDRDRDSDSDC1Q0QJKQF0 0 011触发器和时序逻辑电路Q1RDC0&R02R0

23、1S91S92&QJKQF1QJKQF2Q2QJKQF3Q3RDRDRDSDSDC1Q0QJKQF0 0 011输入脉冲输入脉冲输出二进制输出二进制输入脉冲输入脉冲输出五进制输出五进制触发器和时序逻辑电路Q1RDC0&R02R01S91S92&QJKQF1QJKQF2Q2QJKQF3Q3RDRDRDSDSDC1Q0QJKQF0 0 011输入脉冲输入脉冲输出十进制输出十进制触发器和时序逻辑电路输输 入入输输 出出Q2Q3R01S92S91R02Q1Q011011011000000001010R01S92S91R02有任一为有任一为“0”有任一为有任一为“0” 触发器和时序逻辑电路输入计输入计数

24、脉冲数脉冲十分频输出十分频输出(进位输出进位输出)计数状态计数状态计数器输出计数器输出S91NCT74LS290S92Q2Q1NUCCR01R02C0C1Q0Q3地地17814S92S91Q3Q0Q2Q1R01R02C1C0触发器和时序逻辑电路Q1Q2Q3Q0C1 2 3 4 5 6 7 8 9 10工作波形工作波形S92S91Q0Q3Q1Q2R01R02C1C0触发器和时序逻辑电路S92S91Q3Q0Q2Q1R01R02C1C0五进制输出五进制输出计数脉冲计数脉冲输入输入C12345Q1Q2Q3工作波形工作波形触发器和时序逻辑电路触发器和时序逻辑电路Q3Q2Q1Q00123456789100

25、 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890触发器和时序逻辑电路例:六进制计数器例:六进制计数器Q3Q2Q1Q00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 0六六种种状状态态触发器和时序逻辑电路1111S92S91Q3Q0Q2Q1R01R02C1C0计数器清零计数器清零S92S91Q3Q0Q2Q1R01R02C1C0计数器清零计数器清零&.触发器和时序逻辑电路

26、0100(4)S92S91Q3Q0Q2Q1R01R02C1C0计数计数脉冲脉冲S92S91Q3Q0Q2Q1R01R02C1C0十位十位个位个位触发器和时序逻辑电路11689UCC1Q21Q11RD1Q01Q3地地1C02Q32Q22Q12Q02RD2C02C11C1触发器和时序逻辑电路1Q31Q01Q21Q11RD1C11C0计数计数脉冲脉冲2Q32Q02Q22Q12RD2C12C0十位十位个位个位&触发器和时序逻辑电路D (DOWN) 减法脉冲输入端减法脉冲输入端U(UP) 加法脉冲输入端加法脉冲输入端L(LOAD) 置数端置数端CO 进位端进位端BO 借位端借位端C(CLR) 清零端清零端

27、11689UCCQ2UQ1Q0Q3地地D1LBOCCODD0D2D3触发器和时序逻辑电路触发器和时序逻辑电路Q1DF1Q2DF2Q3DF3Q0DF0CQ3 Q2 Q1 Q0=1000 1000010000100001触发器和时序逻辑电路C1234Q2Q1Q0Q3触发器和时序逻辑电路QJKQQ0F0QJKQQ1F1QJKQQ2F2CQ0Q1Q2K0 = Q2 J0 =Q2 J1 =Q0J2=Q1 K1 =Q0 K2 =Q1触发器和时序逻辑电路Q2Q1Q0C12345678Q0Q1Q2 可产生相移为可产生相移为 的顺序脉冲。的顺序脉冲。触发器和时序逻辑电路触发器和时序逻辑电路VAVBUCC调转调转地地+C1+C2QQRDSD5K5K5KT5触发器和时序逻辑电路2/3 UCC2/3 UCC1/3 UCC011/3 UCC112/3 UCC2/3 UCC01101Q=0导通导通1触发器和时序逻辑电路(地地)uCR1ui+C1+C2QQRDSD5K5K5KVAVB T1348(复位端复位端)uO65271101Q=1截止截止02/3 UCC1010Q=1010 110Q=0触发器和时序逻辑电路无稳态触发器,接通电源后,不需外加触发信号,无稳态触发器,接通电源后,不需外加触发信号,就能产生矩形波输出。由于矩形波中含有丰富的就能产生矩形波

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论