计算机组成与系统结构实验报告2_第1页
计算机组成与系统结构实验报告2_第2页
计算机组成与系统结构实验报告2_第3页
计算机组成与系统结构实验报告2_第4页
计算机组成与系统结构实验报告2_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、评语:课中检查完成的题号及题数: 课后完成的题号与题数:成绩:自评成绩:95实验报告实验名称:1.4 CPU 与简单模型机设计实验日期:2015.11.16班级:10011303学号:2013302534姓名:杨添文1、 实验目的:(1) 掌握一个简单CPU 的组成原理。(2) 在掌握部件单元电路的基础上,进一步将其构造一台基本模型计算机。(3) 为其定义五条机器指令,编写相应的微程序,并上机调试掌握整机概念。2、 实验内容:1、 实验原理:本实验要实现一个简单的CPU,并且在此CPU 的基础上,继续构建一个简单的模型计算机。CPU 由运算器(ALU)、微程序控制器(MC)、通用寄存器(R0)

2、,指令寄存器(IR)、程序计数器(PC)和地址寄存器(AR)组成,如图2-1-1 所示。这个CPU 在写入相应的微指令后,就具备了执行机器指令的功能,但是机器指令一般存放在主存当中,CPU 必须和主存挂接后,才有实际的意义,所以还需要在该CPU 的基础上增加一个主存和基本的输入输出部件,以构成一个简单的模型计算机。图1-4-1 基本CPU 构成原理图除了程序计数器(PC),其余部件在前面的实验中都已用到,在此不再讨论。系统的程序计数器(PC)由两片74LS161 和一片74LS245 构成,其原理如图1-4-2 所示。PC_B 为三态门的输出使能端,CLR 连接至CON 单元的总清端CLR,按

3、下CLR 按钮,将使PC 清零,LDPC 和T2 相与后作为计数器的计数时钟,当LOAD 为低时,计数时钟到来后将CPU 内总线上的数据打入PC。图1-4-2 程序计数器(PC)原理图本模型机和前面微程序控制器实验相比,新增加一条跳转指令JMP,共有五条指令:IN(输入)、ADD(二进制加法)、OUT(输出)、JMP(无条件转移),HLT(停机),其指令格式如下(高位为操作码):助记符机器指令码说明IN0010 0000INR0ADD 0000 0000R0 + R0R0OUT 0011 0000R0OUTJMP addr 1100 0000 * addr PCHLT0101 0000停机其中

4、JMP 为双字节指令,其余均为单字节指令,*为addr 对应的二进制地址码。微程序控制器实验的指令是通过手动给出的,现在要求CPU 自动从存储器读取指令并执行。根据以上要求,设计数据通路图,如图1-4-3 所示。本实验在前一个实验的基础上增加了三个部件,一是PC(程序计数器),另一个是AR(地址寄存器),还有就是MEM(主存)。因而在微指令中应增加相应的控制位,其微指令格式如表1-4-1 所示。图1-4-3 数据通路图表1-4-1 微指令格式232221201918-1514-1211-98-65-0M23M22WRRDIOMS3-S0A字段B字段C字段MA5-MA0141312选择000NO

5、P001LDA010LDB011LDR0100保留101LOAD110LDAR111LDIR141312选择000NOP001P<1>010保留011保留100保留101LDPC110保留111保留141312选择000NOP001ALU-B010R0-B011保留100保留101保留110PC-B111保留 系统涉及到的微程序流程见图1-4-4 所示,当拟定“取指”微指令时,该微指令的判别测试字段为P<1>测试。指令译码原理见图1-3-3 所示,由于“取指”微指令是所有微程序都使用的公用微指令,因此P<1> 的测试结果出现多路分支。本机用指令寄存器的高6

6、位(IR7IR2)作为测试条件,出现路分支,占用个固定微地址单元,剩下的其它地方就可以一条微指令占用控存一个微地址单元随意填写,微程序流程图上的单元地址为16 进制。当全部微程序设计完毕后,应将每条微指令代码化,表1-4-2 即为将图1-4-2 的微程序流程图按微指令格式转化而成的“二进制微代码表”。图1-4-4 简单模型机微程序流程图表1-4-2 二进制微代码表地址十六进制高五位S3-S0A字段B字段C 字段MA5-MA00000 00 010000000000000000000000010100 6D 430000000001101101010000110310 70 7000010000

7、01110000011100000400 24 050000000000100100000001010504 B2 010000010010110010000000011D10 51 410001000001010001010000013000 14 040000000000010100000001003218 30 010001100000110000000000013328 04 010010100000000100000000013500 00 350000000000000000001101013C00 6D 5D000000000110110101011101设计一段机器程序,要求从

8、IN 单元读入一个数据,存于R0,将R0 和自身相加,结果存于R0,再将R0 的值送OUT 单元显示。根据要求可以得到如下程序,地址和内容均为二进制数。地址 内容 助记符 说明0000000000100000; START: IN R0从 IN 单元读入数据送 R00000000100000000; ADD R0,R0R0 和自身相加,结果送 R00000001000110000; OUT R0R0 的值送 OUT 单元显示0000001111100000; JMP START跳转至 00H 地址00000100000000000000010101010000; HLT停机2、 实验步骤:1.

9、 按图1-4-5 连接实验线路。图1-4-5 实验接线图2. 写入实验程序,并进行校验,分两种方式,手动写入和联机写入,本次实验采用联机写入。联机软件提供了微程序和机器程序下载功能,以代替手动读写微程序和机器程序,但是微程序和机器程序得以指定的格式写入到以TXT 为后缀的文件中,微程序和机器程序的格式如下:本次实验程序如下,程序中分号;为注释符,分号后面的内容在下载时将被忽略掉:; /*/; / /; / CPU与简单模型机实验指令文件 /; / /; /*/; /* Start Of Main Memory Data */ $P 00 20 ; START: IN R0 从IN单元读入数据送

10、R0 $P 01 00 ; ADD R0,R0 R0和自身相加,结果送R0 $P 02 30 ; OUT R0 R0的值送OUT单元显示 $P 03 E0 ; JMP START 跳转至00H地址 $P 04 00 ; $P 05 50 ; HLT 停机; /* End Of Main Memory Data */; /* Start Of MicroController Data */ $M 00 000001 ; NOP $M 01 006D43 ; PC->AR,PC加1 $M 03 107070 ; MEM->IR, P<1> $M 04 002405 ; R0

11、->B $M 05 04B201 ; A加B->R0 $M 1D 105141 ; MEM->PC $M 30 001404 ; R0->A $M 32 183001 ; IN->R0 $M 33 280401 ; R0->OUT $M 35 000035 ; NOP $M 3C 006D5D ; PC->AR,PC加1; /* End Of MicroController Data */选择联机软件的“【转储】【装载】”功能,在打开文件对话框中选择上面所保存的文件,软件自动将机器程序和微程序写入指定单元。选择联机软件的“【转储】【刷新指令区】”可以读

12、出下位机所有的机器指令和微指令,并在指令区显示,对照文件检查微程序和机器程序是否正确,如果不正确,则说明写入操作失败,应重新写入,可以通过联机软件单独修改某个单元的指令,以修改微指令为例,先用鼠标左键单击指令区的微存TAB 按钮,然后再单击需修改单元的数据,此时该单元变为编辑框,输入6 位数据并回车,编辑框消失,并以红色显示写入的数据。3. 运行程序将MC 单元的编程开关置为运行档,MEM 单元的编程开关也置为运行档,进入软件界面,选择菜单命令“【实验】【简单模型机】”,打开简单模型机数据通路图。按动CON 单元的总清按钮CLR,然后通过软件运行程序,选择相应的功能命令,即可联机运行、监控、调

13、试程序,当模型机执行完JMP 指令后,检查OUT 单元显示的数是否为IN 单元值的2 倍。在数据通路图和微程序流中观测指令的执行过程,并观测软件中地址总线、数据总线以及微指令显示和下位机是否一致。3、 项目要求及分析:1. 试修改现有的指令系统,将加法指令的功能修改为R0的内容和某个存储单元的内容 相加;增加存数、取数和减法三条机器指令,指令助记符分别为 STA、LAD 和SUB, 指令操作码分别为十六进制的60、70和80。2. 利用修改后的指令系统编写一段程序,完成十六位二进制数的加减法运算。 分析:(1) 根据ADD指令:R0 + R0R0,就是将寄存器中的数加两次,现在题目要求将两个不

14、同的数A与B进行相加减,可以另外设计一个方案:A的值还是来自寄存器,但B的值可以设计来自于存储器,即增加存数、取数指令,从存储器中取数,将取出的数存入运算单元。即:1、将R0的值送入ALU的A端; 2、将另一个数B存入内存中; 具体内容为: 从IN单元读取要存储的数据地址; 将地址送到地址寄存器AR; 从IN单元读取要存储的数据; 将数据送到内存中的相应存储单元。3、计算另一个数B的内存地址;4、利用取数指令取出相应数B: 具体内容为: 从IN单元读入数据的存储地址; 将存储地址送至地址寄存器AR; 将取出的数送至RO。5、寄存器R0中的数送到ALU的B;6、进行加减法运算,结果送回R0;7、

15、连接OUT单元,显示结果输出。(2) 要进行两个16位的二进制数加减,可以先将两个二进制数的高八位与低八位分别存入不同的地址中,接着取出两个数的低八位相加,送到OUT单元显示,进位要进行存储;然后进行两个数的高八位相加,结果在数据总线显示,其中,最高位的进位忽略。具体操做: 1、根据已经构思好的指令变化具体步骤(要添加的指令有STA、LAD、SUB以及需更新的ADD),变化微指令,微指令结构为232221201918-1514-1211-98-65-0M23M22WRRDIOMS3-S0A字段B字段C字段MA5-MA0其中,S3-S0为控制信号,1010表示A+B+CN,1011表示A-B,0

16、000为直通;MA5-MA0为后续微地址;A、B、C字段分别如下表示:141312选择 000NOP001LDA010LDB011LDR0100保留101保留110保留111LDIR141312选择000NOP001ALU-B010R0-B011保留100保留101保留110保留111保留141312选择000NOP001P<1>010保留011保留100保留101保留110保留111保留 指令译码原理图如下,操做码00、60、70、80分别映射成微地址为30、36、37、38。画出微程序流程图如下: 00 NOP01PC->AR PC+1 02 MEN->IR 30P

17、<1> ADD IN OUT HLT JMP LAD STA SUB 30 32 33 35 3C 37 36 38R0->A IN->R0 RO->OUT NOP PC->AR IN->R0 IN->R0 RO->A 17 PC+1 15 11 2CIN->R0 01 01 01 1D R0->AR R0->AR IN->R0 18 MEM->PC 16 12 2DR0->AR MEM->R0 IN->RO R0->AR 19 01 13 2EMEM->B 01 R0->M

18、EM MEM->B 05 2FA+B->R0 01 A-B->R0 01 01改变后的二进制微代码表为:地址十六进制高五位 S3-S0A字段B字段C字段MA5-MA00000 00 0100000 0000 000 000 0000000010100 6D 4200000 0000 110 110 1010000100210 70 7300010 0000 111 000 0010000110305 32 0100000 1010 011 001 0000000011100 64 1200000 0000 110 010 0000100101218 30 1300011 00

19、00 011 000 0000100111320 04 0100100 0000 000 010 0000000011500 64 16 00000 0000 110 010 0000101101610 30 0100010 0000 011 000 0000000011718 30 1800011 0000 011 000 0000110001800 64 1900000 0000 110 010 0000110011910 20 0500010 0000 010 000 0000001011D10 51 4100010 0000 101 000 1010000012C18 30 2D000

20、11 0000 011 000 0001011012D00 64 2E00000 0000 110 010 0001011102E10 20 2F00010 0000 010 000 0001011112F05 B2 0100000 1011 011 001 0000000013000 14 1700000 0000 001 010 0000101113218 30 0100011 0000 011 000 0000000013328 04 0100101 0000 000 010 0000000013500 00 3500000 0000 000 000 0001101013618 30 1

21、100011 0000 011 000 000 0100013718 30 1500011 0000 011 000 0000101013800 14 2C00000 0000 001 010 0001011003C00 6D 5D00000 0000 110 110 1010111014、 具体实现:由设计的微程序流程图,可以很容易写出以下两个16位二进制数的加法程序: ; /* Start Of Main Memory Data */ $P 00 60 ; STA A0 存储A的低八位 $P 01 60 ; STA B0 存储B的低八位 $P 02 60 ; STA A1 存储A的高八位

22、$P 03 60 ; STA B1 存储B的高八位 $P 04 70 ; LDA A0 取出A的低八位存入R0中 $P 05 00 ; ADD R0,A0,B0 A和B的低八位相加 $P 06 30 ; OUT 低八位相加的结果在OUT单元输出显示 $P 07 70 ; LDA 取出A的高八位存入R0中 $P 08 00 ; ADD R0,A1,B1 A和B的高八位相加 $P 09 50 ; HLT 停机; /* End Of Main Memory Data */; /* Start Of MicroController Data */ $M 00 000001 ;NOP $M 01 006

23、D42 ;PC->AR,PC+1 $M 02 107073 ;MEM->IR, P<1> $M 03 053201 ; $M 11 006412 ;R0->AR $M 12 183013 ;IN->R0 $M 13 200401 ;R0->MEM $M 15 006416 ;R0->AR $M 16 103001 ;MEM->R0 $M 17 183018 ;IN->R0 $M 18 006419 ;R0->AR $M 19 102005 ;MEM->B $M 1D 105141 ;MEM->PC $M 2C 18302D ;IN->R0 $M 2D 00642E ;R0->AR $M 2E 10202F ;MEM->B $

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论