半导体集成电路设计-复习大纲_第1页
半导体集成电路设计-复习大纲_第2页
半导体集成电路设计-复习大纲_第3页
半导体集成电路设计-复习大纲_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上复习大纲1-4章:1、 双极集成电路工艺的隔离方法;2、 隐埋层杂质的选择原则;3、 外延层厚度包括哪几个部分,公式里的四项分别指什么?4、 双极集成电路工艺中的七次光刻和四次扩散分别指什么?5、 双极集成电路工艺中的双极晶体管的四层三结结构6、 集成和分立的双极型晶体管结构上有何区别?7、 基区扩散电阻的修正方式; 8、 扩散电阻最小条宽的确定原则;基区扩散电阻最小宽度受限的因素及其最小宽度?9、 Al的方块电阻是0.05/,多晶硅的方块电阻是30/。线宽是8m,长度是10m,试计算上述两种材料构成的电阻阻值10、 SBD与普通二极管的相比,有哪些特点?11、 集成

2、电阻器和电容器的优缺点;12、 集成NPN晶体管中的寄生电容 13、 横向PNP管的特点;14、 横向PNP管的直流电流放大倍数小的原因;P31-3415、 减小NPN晶体管中的集电极串联电阻rCS的方法;16、 衬底PNP的特点;17、 集成二极管中最常用的是哪两种,具体什么特点?18、 SCT的工作特点?19、 MOS集成电路工艺中提高场开启电压的方法?P4620、 沟道长度调制效应21、 器件的亚阈值特性22、 四管单元五管单元六管单元是演变的?23、 六管单元TTL与非门电路与五管单元相比,有哪些优点?若将它改造成STTL电路,哪些晶体管要加肖特基势垒二极管?7-10章、12、13、1

3、7章:1. CMOS静态反相器的主要类型?2. CMOS反相器设计采用两种准则:对称波形设计准则;准对称波形准则。3. 自举反相器电路,自举反相器的工作原理4. 饱和E/E自举反相器的输出高电平比电源电压低一个开启电压;耗尽负载反相器,负载管为耗尽型MOSFET,其栅源短接。5. 有比反相器和无比反相器6. 在CMOS电路中,负载电容CL的充电和放电时间限制了门的开关速度。分析CMOS反相器中负载电容CL7. 什么是导电因子,其值是多少?8. CMOS反相器三个工作区之间的关系9. CMOS反相器的上升和下降时间,如何使其基本相等?10. CMOS反相器功耗的组成?CMOS反相器的动态功耗为:

4、输出端负载电容充放电功耗;消耗的平均功率跟电路中的电容充放电所需能量成正比,和开关频率成正比,和电源电压的平方成正比11. 噪声容限是指与输入输出特性密切相关的参数.通常用低噪声容限和高噪声容限来确定12. 器件尺寸可以减小寄生电容和沟道长度,从而改善电路的性能和集成度。MOS器件尺寸缩小后,会引入一系列的端沟道和窄沟道效应。MOS器件“按比例缩小”的理论是建立在器件中的电场迁都和形状在器件尺寸缩小后保持不变的基础之上,称为恒定电厂理论,简称CE理论。13. 考虑一个电阻负载反相器电路:VDD=5V,KN=20uA/V2 ,VT0=0.8V,RL=200K,W/L=2。计算VTC曲线上的临界电

5、压值(VOL、VOH、VIL、VIH)及电路的噪声容限,并评价该直流反相器的设计质量。解:KN=KN(W/L)=40uA/V2 KNRL=8V-1VinVT0时,驱动管截止,Vout= VOH= VDD=5VVOL=VDD-VT0+1/KNRL-=0.147VVIL= VT0+1/KNRL=0.925VVIH=VT0+-1/KNRL=1.97VVNML=VIL-VOL=0.78V VNMH=VOH-VIH=3.03V VNML过小,会导致识别输入信号时发生错误。为得到较好的抗噪声性能,较低的信号噪声容限应至少为VDD的1/4,即VDD=5V时取1.25V。14. NMOS或非门、与非门电路结构

6、15. VDD=5V,KN=30uA/V2 ,VT0=1V,设计一个VOL=0.2V的电阻负载反相器电路,并确定满足VOL条件时的负载电阻RL的阻值。W/L=216. 设计一个VOL=0.6V的电阻负载反相器,增强型驱动晶体管VT0=1V, VDD=5V;1)求VIL和VIH2)求噪声容限VNML和VNMH17. NMOS组合逻辑电路的结构18. CMOS逻辑门电路结构19. 画出F=的CMOS组合逻辑门电路。AABBDDCCVDDF20. 第160页表8.121. 动态门电路解决电荷再分配的方法22. 动态CMOS逻辑与钟控CMOS逻辑的异同、优缺点?都有求值阶段、保持阶段动态CMOS逻辑的

7、电荷再分配问题,钟控CMOS逻辑不存在这一问题23. MOS管的串联和并联的上升和下降时间24. 传输门电路主要类型25. RS触发器工作原理26. 课后习题8.4和8.527. 多路开关的逻辑功能及其表达式28. 存储器的单元阵列29. 存储器的分类及组成30. 掩膜编程ROM工作原理31. 现成可编程ROM分类及其结构32. 各类MOS单级放大电路的特点33. 精密匹配电流镜能达到精密匹配是由于采用以下几个措施:增加了T3射随器缓冲,改善了IB引入的电流传输差;利用R1=R2的负反馈,减小VBE引入的电流差;为抵消IB3的影响,在T2的集电极增加射极跟随器T4,利用T4的,抵消IB3,进一

8、步提高了Ir和Io的对称性34. 电流镜镜像电流的计算35. 采用有源负载的放大器的优点? 有源负载的交流阻抗rAC很大,所以使每级放大器的电压增益AV提高。因而可以减少放大器的级数。简化频率补偿;有源负载的直流电阻RDC很小,所以为获得高的电压增益AV不需要很高的电源电压,因而有源负载放大器可以在低压、小电流下工作;运放采用有源负载差分输入级,可不需要额外原件,即可实现“单端化”36. 集成运放有四部分组成:差分输入级、中间增益级、推挽输出级和各级的偏置电路37. 模拟集成电路对输出级的要求主要是:输出电压或输出电流幅度大,能向负载输出规定数量的功率,而且静态功耗小;输入阻抗高、输出阻抗低,

9、在前级放大器和外接负载间进行隔离;能满足频率响应的要求;具有过载和短路保护38. 集成运放的版图设计过程与数字集成电路一样,也分为几个步骤:1划分隔离区;2元器件图形和尺寸设计(晶体管的图形尺寸;电阻的设计;电容的设计);3布局和布线(力求原件排列紧凑减小寄生效应影响;对要求对称的元件尽量对称;采用热设计的方法;引出端的排列应与通用运算放大器的统一标准一致)39. 集成电路设计包括逻辑设计、电路设计、版图设计和工艺设计。通常有两种设计途径:正想设计和逆向设计。I正向设计流程:根据功能要求进行系统设计(画出框图);划分成子系统进行逻辑设计;有逻辑图或功能块功能要求进行电路设计;由电路图设计版图,

10、根据电路及现有工艺条件,经模拟验证再绘制总图;工艺设计,如原材料选择,设计工艺参数,工艺方案,确定工艺条件,工艺流程;II逆向设计:提取横向尺寸;提取纵向尺寸;测试产品的电学参数;40. 图中一个主从RS触发器的逻辑图,要求:(1)分析触发器的工作原理,它是高电平触发,还是低电平触发。(2)用合适的符号(S、R和)标示置1端和置0端。41. 二输入的E/D NMOS或非的电路参数为:VTD-3V,VTE1V,kD=kE=25A/V2,试计算最坏情况的VOL和最好情况的的VOL值。37. 在电路中往往最后一个门电路要去驱动大的负载,若用一个简单的级联反相器的组合驱动,则可以定义一个级间比值,这个比值就是

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论