数电实验4-中规模集成电路功能测试及应用_第1页
数电实验4-中规模集成电路功能测试及应用_第2页
数电实验4-中规模集成电路功能测试及应用_第3页
数电实验4-中规模集成电路功能测试及应用_第4页
数电实验4-中规模集成电路功能测试及应用_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、大学本科实验报告专用纸课程名称 数字设计基础与应用 成绩评定 实验项目名称 中规模集成电路功能测试及应用 指导教师 实验项目编号 实验项目类型 验证 实验地点 B406 学生姓名 学号 学院 系 专业 实验时间年月日下午月日下午温度 25 湿度 70% 一、实验目的 1熟悉数据选择器和译码器的逻辑功能。 2实现数据选择器和译码器的扩展应用。2、 实验器件与设备仪器 1.双4选1数据选择器74LS153 1片 2.双2:4线译码器74LS139 2片 3.6反相器74LS04 1片 4.双4输入与非门74LS20 1片 5.数字信号显示仪 1台 6.数字万用表UT56 1台 7.TDS4数字系统

2、综合实验平台 1台芯片引脚图其中NC无用的空端子6暨南大学本科实验报告专用纸(附页) 三、实验内容1.验证译码器的逻辑功能 (1)静态测试方法测试验证74LS139 中一个2:4线译码器的逻辑功能。验证步骤: G、B、A端信号的接实验台逻辑电平开关, 4个译码输出引脚Y0Y3接逻辑电平指示灯。 G、B、A改变引脚、产生8种组合,观测指示灯的显示状态, 自拟表格记录测试结果。 对照74LS139 逻辑真值表,验证芯片74LS139功能 。(输出时,灯亮结果为1,灭为0)使能输入译码输出BA(L0)(L1)(L2)(L3)000011100110110101101011111011111 (2)动

3、态测试方法测试验证74LS139 中一个2:4线译码器的逻辑功能。测试提示:地址控制信号和使能输入信号可直接从可编辑数字波形发生器BCD码中选择合适的测试输入信号或者可由编辑数字波形发生器编辑产生8种不同的地址控制信号和使能输入信号组合,选择频率为50KHz,由数字逻辑信号仪测出全部输入和输出信号波形图,记录分析其时序图。0,1,2道分别为输入信号G,A,B,频率分别为12.5kHZ,25kHZ,50kHZ,3,4,5,6为四个输出信号波形.2.逻辑部件的扩展将74LS139双2:4线译码器器扩展为3:8线译码器。画出扩展3:8线译码器逻辑图,连接组装逻辑电路。测试电路功能。测试方法提示:方法

4、一,静态测试:地址控制信号可采用用逻辑电平(即手控),输出用逻辑电平指示灯显示,记录分析测试结果。对应Li输入输出BA0000111111100110111111010110111110111110111110011110111101111110111101111110111111111110方法二,动态测试:地址控制信号和使能输入信号可直接从编辑数字波形发生器BCD码中选择合适的测试输入信号或者可由编辑数字波形发生器编辑产生8种不同的地址控制信号和使能输入信号组合,选择频率为50KHz,由数字逻辑信号仪测出全部输入和输出信号波形图,记录分析其时序图。输入波形0,1,2输出波形见下图根据测试结

5、果,分析得出电路功能是否的正确的结论,如果电路逻辑功能不正确,查找原因并解决存在的问题。由上表实验记录结果,可知电路功能与理论相符,功能正确,实现了3-8译码器的功能。3. 用译码器设计实现测试1:8线数据分配器画出用74LS139译码器芯片设计的1 : 8线数据分配器(可参考教材p201页图7.9)。根据 1 : 8线数据分配器电路逻辑图逻路组装电路 ,用静态测试方法对电路进行测试。仿照教材p44页74LS155功能表表格格式,记录整理测试结果写出设计的1 : 8线数据分配器功能表。根据测试所得 1 : 8线数据分配器功能表,判断设计电路功能是否的正确的结论静态测试结果如下:输入数据输出BA

6、0111111110001011111110011101111110101110111110111111011111001111101111011111110111101111111011111111111104. 测试验证数据选择器逻辑功能采用动态测试方法测试74LS153 中一个4选1数据选择器的逻辑功能。测试验证步骤: 4个数据输入引脚D3D0分别接实验台上的2MHz、1MHz、500kHz、l00kHz脉冲源。使能端ST电平和地址输入端B、A信号可直接从编辑数字波形发生器BCD码中选择合适的测试输入信号或者可由编辑数字波形发生器编辑产生8种不同的地址控制信号和使能输入信号组合,选择频率

7、为50KHz,由数字逻辑信号仪测出全部输入和输出信号波形图,记录分析其时序图。用数字信号显示仪同时观察、记录和分析数据选择器输入、使能端ST电平和地址输入端B、A信号与输出波形逻辑关系,分析判断集成芯片是否具有4选1数据选择器的逻辑功能。如果电路逻辑功能不正确,查找原因并解决存在的问题。动态测试结果如下:前四道为输入波形图,第五个为使能端ST电平,第六、七为地址输入B、A信号,最后为信号输出波形将上图放大之后:结论:由上面的输入输出波形图可知,当使能端ST为高电平时,芯片不起作用,低电平时,输出才有波形,即低电平有效,当ST使能时即低电平时,B、A分别为0、0时,选择第四个输入的波形,B、A分别为

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论