




下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、FPGA简易数字频率计课程设计报告The DeSlgIl Of SimPIe DigitaI FreqUeilCy Meter BaSe On FPGAABSTRACTThe design is based On FPGA digital frequency Of a SinIPIe plan, USe VerilOg hardware design realized the frequency Of internal function module, the accuracy Of the measurement method, etc NIOS and FPGA, SOft nuclear
2、 CPU embedded systems, USing the SOPC COnStitUte NIOS SOft CheCk data management man-machine floating POint calculations, exchange, With real-time display interface ChiP traditional FPGA + MCU solutions, SyStem is much more flexible than Small VOklme and low COnSUmPtion, have advantages Of hardware
3、and SOftWare SyStemS in PrOgranImable functions.ThiS design method Of measuring frequency by measuring method is COmPared With direct frequency measurement method, and the IneaSUring accuracy Of ZhOUFaYOU CharaCteriStiCS FrOnt-end Signal input by AD811 amplifier to recuperate broadband amplification
4、, Weak S ignal by COmParatOr plastic, after USing measurements On FPGA, SyStem Of good real-time, high PreCiSiOnKey WOrds: EqUal PreCiSiOn FreqUenCy COUnter FPGA NIOS VerilOg摘 要:本设计是基于FPGA的一个简易数字频率计,利用VeriIog 硬件描述语言设计实现了频率计内部功能模块,采用了等精度测量的 方法,并结合NloS软核CPU嵌入FPGA,构成SOPC系统,利用 Nlc)S软核对数据浮点运算处理,管理人机交换界而实
5、时显示,跟传 统FPGA+单片机的多芯片系统方案相比更加灵活,系统体积小和功 耗小等优势,具备软硬件在系统可编程的功能。本设计测量频率的方法采用的是等精度测量法,相比直接测频 法和测周法有精度更高的特点。前端信号输入调理采用宽带放大器 AD811对微弱信号进行放大,经过比较器整形调理后,FPGA进行采 用测量,系统实时性好,精度高。关键词:等精度频率计FPGA NIOS VerilOg摘 要IABSTRACT II1概述12系统方案分析及比较选择32.1方案构想32.2方案比较及选用依据:43工作原理及其系统框图53.1计数式直接测频法53.2计数式直接测周期63.3等精度测量原理74硬件系统
6、实现104. 1硬件系统原理图104. 1. 1放大电路的选择104. 1. 2整形电路134. 2 FPGA控制电路154.2.1 FPGA芯片选型154.2.2 FPGA最小系统搭建164.3 FPGA内部模块194.3.1系统总体框图194.3.2同步预置模块204.3.3频率计数模块、时间计数模块214.3.4数据输出模块,计数器清零模块211、概述随着微电子技术和计算机技术的迅速发展,特别是单片微机和 片上可编程系统的出现和发展,使传统的电子测量仪器在原理、功 能、精度及自动化水平等方面都发生了巨大的变化,形成一种完全突 破传统概念的新一代测量仪器。频率计广泛采用了高速集成电路和 大
7、规模集成电路,使仪器在小型化、耗电、可靠性等方面都发生了重 大的变化。传统的频率计测量误差较大,等精度频率计以其测量准确、 精度高、方便等优势将得到广泛的应用。频率计是电子计数器的一种,在电子技术领域内,频率与电压一样, 也是一个基本参数。目前,随着电子技术、微电子技术、数字技术、 计算机科学的发展,电子计数器己经大量采用大规模、超大规模集成 电路,尤其是与微处理器相结合,实现了程控化和智能化,频率计不 断得到发展和完善。尤其是近代以来,随着电子工业的飞速发展, EDA技术的问世,新型的频率计具有测量精度高、速度快、自动化 程度高、直接数字显示、操作简便等特点。在此基础上附加参数转 换电路,可
8、以完成多参数、多功能测量,应用前景非常广阔。传统的测频方法有直接测频法和测周法,在一定的闸门时间内计 数,门控信号和被测信号不同步,计数值会产生一个脉冲的误差。等 精度测频法采用门控信号和被测信号同步,消除对被测信号计数产 生的一个脉冲的误差。等精度频率测量方法消除了量化误差,可以在 整个测试频段内保持高精度不变,其精度不会因被测信号频率的高 低而发生变化。采用FPGA作为控制核心的等精度频率计,可以充分 利用FPGA高速数据采集技术较容易实现等精度测频。通过FPGA对 同步门的控制,使被测信号和标准信号在闸门时间内同步测量,为 了提高精度,将电子计数功能转为测周期,采用多周期同步测量技术,
9、实现等精度测量。随着电子设计技术的飞速发展,专用集成电路ASIC、用户现场 可编程门阵列(FPGA)及复杂可编程逻辑器件(CPLD)的复杂度越来越 高,数字通信、工业自动化控制等领域所用的数字电路及系统的复 杂程度也越来越高。设计这样复杂的电路及系统也不再是简单的个人 劳动,而需要综合许多专家的经验和知识才能够完 成。硬件描述语 言VeriIog顺应这种潮流,迅速发展,目前己得到广泛的应用。FPGA的结构灵活,其逻辑单元、可编程内部连线和I/O单元 都可以由用户编程,可以实现任何逻辑功能,满足各种设计需求。 其速度快,功耗低,通用性强,特别适用于复杂系统的设计。使用 FPGA还可以实现动态配置
10、、在线系统重构(可以在系统运行的不 同时刻,按需要改变电路的功能,使系统具备多种空间相关或时间相 关的任务)及硬件软化、软件硬化等功能。在大多数 的研制过程中,人们习惯把FPGA技术跟MCU技术 相结合的方式来完成设计。FPGA有速度快,灵活等特点,速度快的 优势来源于FPGA的硬逻辑方式。由于FPGA的逻辑功能全部用硬 件电路实现,故所有的延迟只来源于门电路,而一般门电路的延迟都 在ns级别。但与MeU相比,FPGA实现的功能较为简单。你无法 想象用硬件电路可以实现一个WindOWS操作系统。所以人更习惯把 FPGA在绝大多数系统中充当配角,比如,为系统的主控MCU扩展 某种接口等等。现在,
11、FPGA有向MCU发展的趋势。当然,最终 FPGA不会变成MCU,最终FPGA会发扬其优点,成为比MeU更 为强大的东西。目前有些FPGA已带有模拟IO,很多FPGA可嵌入 8051, ARM等软核,尽管现在由于成本等因素,这类应用并不多, 但是这个发展路线不会错。一些厂商己经考虑把软核变成硬核,也 就是在FPGA中嵌入MCU, 一旦类似的产品出现,实现SySterm On One ChiP便变得非常容易。木设计采用的就是目前相对成熟的NIOS软核 嵌入到FPGA中实现SPOCO2系统方案分析及比较选择2.1方案构想方案一:系统测频部分采用中小规模数字集成电路,用机械式功能 转换开关换档,完成
12、测频率功能。该方案的特点是中小规模集成数字 电路应用技术成熟,能可靠的完成频率计的基木功能,但由于系统 功能要求较高,所以电路过于复杂。而且多量程换档开关使用不便。 此方案对输入信号作分频整形处理后,再与1秒脉宽带信号共同输 入与非门,其输出作为计数脉冲,由计数器计数,然后锁存、译码输出到数码管显示。方 案二 采用MCS-51系列单片机,将欲测量的输入信号(IHZ IOMHZ)进行限幅、放大、整形和分频处理,利用单片机进行频率、 周期的测量和计算处理,运算结果并行输出到数码显示。如图22 所示,显然此种方案由于采用单片机技术,利用定时器计时一段时间, 在通过计数器在这段时间内计数,实现用计数
13、法测量频率。方案三:采用FPGA+ nios软核CPU组合,外围信号输入电路经放大 整形调理,fpga采集模块负责输入信号的采集,nios负责对采集信号 的运算及人机界面的控制,为了进一步提高测量频率的精度和实时 性,采用等精度测量频率,用FPGA可以容易实现等精度频率的测量。方案比较及选用依据:显然方案二要比方案一简洁、新颖,但从系统设计的指标要求上 看,要实现频率的测量范围IHZIOMHz,但由于使用的是计数法测 量频率,在频率较低时会产生较大的误差,方案三利用FPGA高速 的信号采集处理能力,采用等精度测量频率,在整个频率范围测量内 都能达到相同的精度,不随频率变化而变化测,因此选用方案
14、三作 为具体实施的方案。3、工作原理及其系统框图常见的测量原理有三种计数式直接测频法、计数式直接测周法、等精度测量法。3.1计数式直接测频法直接测频法原理图其中主门具有与门的逻辑功能,主门的一个输 入端送人的是频率为fx的窄脉冲。它是由被测信号经放大整形后得 到的,主门的另一个输入端送入的是来自门控闸门信号时间Ts。因 为门控是受时基控制,所以TS既准确有稳定。设计时通过晶振和分 频器的配合,可以获得O.ls、Is、IOS等闸门时间,由于主门的与功 能,其输出端只有在闸门信号TS有效期间才有频率fx的窄脉冲输出, 并送到计数器去计数,计数值为N=Ts/TX=TS*fx,它与被测信号的 频率fx
15、成正比,由此可得fx=NTs(3.1)由上式可知,当闸门时间TS为IS时,N值即为被测信号的频率。 计数式直接测频方法由于主门的开启时间与被测信号之间不同步,而 使计数器值N带有1量化误差,且当被测信号频率越低时,该量化 误差的影响越大,若再考虑由晶体振荡器引起的闸门时间误差,则对 式(3.1)进行误差的累积与合成运算后,可得到计数式直接测频误 差的计算公式。上式右边第一项为量化误差的相对值,其中ANx=l,第二项 为闸门时间的相对误差,数值上等于晶体振荡器基准频率的相对不确 定度 I Zfcfc I o分析表明,在fx定时,闸门时间TS选得越长,测量准确度 越高,而当TS选定后,fx越高,由
16、于1误差对测试结果的影响减 小,测量准确度越高。但是随着1误差影响的减小,闸门时间自身 的准确度对测量结果的影响不可忽略,这时可认为丨Afcfc I是计 数式直接测频率准确度的极限。3.2计数式直接测周期周期测量与计数式直接测频原理方框图相比,其中门控改由输入信号放 大、整形和分频后的脉冲控制,所以闸门时间的宽度就等于K倍被 测信号的周期KTx,而主门的另一个输入端有晶体振荡器和分频器 产生周期为To的时标脉冲信号。由于主门的与功能,它只在kTx期 间有时标脉冲信号输出,并由计数器计数,其值为N。不难看出, 被测信号的周期为:TX=NTO/K(3.3)与计数式测频类似,由于TX和TO之间也不是
17、同步的,所以计 数值N也带有1量化误差;此外,由于晶振的不确定度,时标的周 期TO也存在误差;最后,由于被测输入信号中噪声的影响,使经放 大整形后的脉冲周期TX中还引入一种触发误差。对式(3.3)进行误 差累积和合成的运算,可以得到测周期误差的计算公式,上式右边第 一项为量化误差的相对值,其中计数误差ANx=l;第一项为时标的 相对误差;第三项为触发误差,其中R为被测信号VX与噪声Vn 比,可有公式R=201g (Vx/Vn)计算(单位dB)。要降低触发误差, 就必须增大信噪比R,并采用多周期测量,还 可以在整型电路中采 用具有滞回特性的施密特电路来减小噪声的影响。分析表明,在倍率K和时标TO
18、固定是,与测频率相反,测量 周期的误差随被测信号的频率升高而增大;此外,由于有限的信噪比, 是触发误差成为影响测量周期准确度的主要因素,采用多周期测量可 以有效的降低触发误差的影响。3.3等精度测量原理与直接测量法相比,等精度测量法的优点是,可在整个测频范围内 获得同样高的测试精度和分辨率。fx为输入信号频率,fc为时钟脉冲 的频率。A、B两个计数器(分别为时间计数器和时间计数器)在同 一闸门时间T内分别对fx和fc进行计数。计数器A的计数值 Na=fxT,计数器B的计数值为Nb=fcTo由于Nafx=Nbfc=T,则被测 频率fx和周期TX分别为T=Nbfc,为时钟的周期。同步电路(D触发器
19、)的作用在于使计数闸门信号与被测信号同 步,实现同步开门,并且开门时间T准确地等于被测信号周期的整数 倍,故式(3.5)、式(3.6)中的计数值Na没有1量化误差,计数 值Nb虽然有1量化误差,但由于fc很高,Nb1,所以Nb的1量 化误差的相对值为(lNb)很小,且该误差与被测频率fx无关, 因此在整个测频范围内,倒数计数器能够实现等精度的测量。该测试 方法需要的除法运算功能,由于有加入NlOS微处理器所以不难实 现。图3-3 (a)中的预置闸门脉冲相当于普 通计数器的闸门时间脉 冲,通常有10s, Is, 0.1s等值,在倒数计数器中该阀门被同步化闸 门T取代,从而使A计数器消除了1量化误
20、差,这正是它能够获得 很高的等精度测量效果的关键所在,但同步化闸门T也是未知量,所 以需要增加另一个计数器B来测量T的宽度,通过其计数值Nb来计 算出T的宽度,再根据频率的定义,由公式fx=NaT就能计算岀被 测信号的频率。其中Na为计数器A的计数值,若将T=Nbfc代入次 式,就可得到与式(3.5)、(3.6) 一样的结果。考虑计数值Nb中的1量化误差、时钟fc的不确定度和同步门 T的触发误差时,根据式(3.5)、(3.6)可推导出测量误差计算公式 如下R=201g (Ux/Un),为输入被测信号的信噪比,k为多周期倍率。与 式(3.2)式(3.4)相比较,式(3.7)中没有对被测信号计 数
21、引起 的1量化误差,只有Nb计数器在同步门T期间的1计数误差Tc, 而且与被测信号的频率无关,即在整个测量段上是等精度的。假定输 入通道放大器的制作工艺较高,它所产生的噪声可以忽略,这时触 发误差仅由被测信号木身质量来决定,在评价测量方法时只应考虑内 因,而不考虑外因,也即不考虑式(3.7)中第三项。以典型数据为 例,频率基准的不确定度c/fc通常为10-710-9,假设时钟频率为 IOMhz,则TC等于0.1us,若闸门选为Is,则Nb的1计数误差Tc/T 仅为10-7.由此可见,这时等精度测量的精度在整个频段上均可达 10-7量级。4、硬件系统实现4. 1硬件系统原理图当被测信号进入频率计
22、系统,需先经过宽带放大器,在经过比较 器输出TTL电平。输入通道对20OmV5V、频率从IHZ到IOMHZ 的信号进行放大和整形,成为TTL电平的标准数字信号。4. 1. 1放大电路的选择本系统在设计放大电路比较多种方案来实现,通过不断改进来达到 系统要求的性能。对放大电路的要求是把0.5V3V的信号转换为TTL 电平,频带宽度为IhZ-IOMhz,所以放大电路应具有较大的输入阻 抗、较小的输入电流、较强的抗干扰能力,并有很宽的通频带(IHZ IOMHZ)和输出幅值达到TTL电平幅值。有以下几种方案。(1)高频三极管三极管是一种控制元件,主要用来控制电流的大小,以共发射极接法 为例(信号从基极
23、输入,从集电极输出,发射极接地),当基极电压 UB有一个微小的变化时,基极电流IB也会随之有一小的变化,受基 极电流IB的控制,集电极电流IC会有一个很大的变化,基极电流 IB越大,集电极电流IC也越大,反之,基极电流越小,集电极电流 也越小,即基极电流控制集电极电流的变化。但是集电极电流的变化 比基极电流的变化大得多,这就是三极管的放大作用。IC的变化量 与IB变化量之比叫做三极管的放大倍数卩(=IC仏IE, 表示变化 量。)。采用单级高频三极管:三极管工作在放大信号时,首先要进入导通状态,即要先建立合 适的静态工作点,否则放大信号会出现失真。在三极管的集电极与电源之间接一个电阻,可将电流放
24、大转换成 电压放大:当基极电压UB升高时,IB变大,IC也变大,IC在集电 极电阻RC的压降也越大,所以三极管集电极电压UC会降低,且 UB越高,UC就越低,ZUC=AUB单级三极管放大电路该电路参数达到在IOOHZ到1.5MHZ频段中电压增益20DB。而 更高频段三极管放大倍数锐减,显然一级的三极管放大电路增益带宽 积满足不了要求。采用多级晶体三极管:使用射极输出器作为输入级,以提高输入阻抗。中、后级作为放大 级,级与级之间电容耦合,前后级静态工作点相互独立,互不影响。 使用截止频率为IOOOMHZ的三极管9018做放大级,由于放大器本 身特性受到结电容影响,在高频时放大倍数下降,为补偿高频
25、段放大 倍数的下降,采用了 RC高频补偿电路。实验情况如下图4一3所示。在图中,由于低频不能通过103,而通 220uF,信号被衰减,而在数百千赫兹以上的高频带,由于电容电 抗减小,所以信号不衰减。这就达到了降低低频增益、使频率特性均 匀的目的。本电路经过多次调试,参数仍不能达到题目的要求,且外围电路 比较复杂,各偏置电阻受各三极管质量参次不齐需逐个调试,因而分 立元件不予考虑,下而使用集成电路进行实验。(2)采用集成运算放大器运算放大器是集成器件,集成电路中大量使用有源器件组成的有源 负载,以获得大电阻,提高放大电路的放大倍数;将其组成电流源, 以获得稳定的偏置电流。所以一般集成运放的放大倍
26、数与分立元件 的放大倍数相比大得多。而且其相对精度好,故对称性能好,特别适 宜制作对称性要求高的电路。AD811是一款宽带放大器,在增益为10的情况下,频带宽带可达到 IOM以上,可以轻松满足系统的要求。施密特整形电路具有回滞比较特性,利用多级反相器对放大后 的波形进行施密特整形,使输出变为脉冲波形。由于CMOS门电路有一个固定的阀值电平,对于信号脉冲中低于阀 值电平的部分,门电路的输入端不予响应。利用门电路的这一特点, 常将其直接用于对脉冲的整形。在实际电子电路中,集成门电路是其 中应用最多的电路之一。它的用途除了作控制门之外,还用来组成时钟脉冲发生器。由 于一块集成门电路中往往包含几个独立
27、的门电路,在组成一些电路的 主要结构之后总有一些多余的部分。可以利用这些多余的部分来作 脉冲的整形、反相以及放大等用途。对于某些要求较高的电路,直接 用门电路整形,有时还不能满足要求,而是将门电路组成一个施密特 触发器,利用施密特触发器的滞后特性,使脉冲的整形符合电路的要 求。74HC04串联 木系统使用74HC04六反相器,采用串联三个配合 前置放大电路输出的反相位,使整形信号保持不失真状态。而由于采 用了 HC型号,输岀转换时间tTHL / tTLH仅为7ns,能够满足系统 要求。(2) 采用比较器集成电压比较器比集成运放的开环增益低,失调电压大,共模抑制比 小;但其响应速度快,传输延迟时
28、间短,而且可将模拟信号转换成二 值信号,即只有高电平和低电平两种状态的离散信号,不需外加限幅 电路就可直接驱动TTL、CMOS等集成数字电路。所以采用比较器可以简单地地完成设计。采用高速比较器 MAX901可以处理高达IOMHZ的输入信号。MAX901有低输入失调 电压和电压范围灵活等特点,响应时间最大仅7ns,输出电平可与 TTL电平相配合,且在后置电路中不需整形电路,大大简化了电路设 计。综合考虑使用比较器作为整形电路。4. 2 FPGA控制电路421 FPGA芯片选型FPGA系统是整个硬件系统的核心,它既是协调整机工作的控 制器,又是数据处理器,本设计使用Altera公司生产的CyCIo
29、ne II系 列的EP2C5Q208作为控制核心。在Altera大获成功的第一代CyCIOne器件系列基础之 上,Cyclone II FPGA从根木上针对低成本进行设计,为成本敏感的大 批量应用提供用户定制特性0 CyCIone FPGA以低于ASIC的成木实 现了高性能和低功耗。CyCIone II FPGA由使用方便的免费QUartUS II网络版设计软 件、多种知识产权(IP)和硬件开发套件提供支持,可以迅速实现低成本FPGA方案开发。CyCIone II器件提供针对低成本应用的用户定制FPGA特性,其 密度分布范围广,含有丰富的存储器和嵌入式乘法器,并提供多种封装 选择。CyClOn
30、e II器件还支持低成木应用中常见的各种外部存储器接 口和I/O协议。CyClOne II接口和协议应用。AItera CyClOne II采用全铜层、低 K值、1.2伏SRAM工艺设计,裸片尺寸被尽可能最小的优化。采用 300毫米晶圆,以TSMC成功的90nm工艺技术为基C!ll,Cyclone II器 件提供了 4,608到68,416个逻辑单元(LE),并具有一整套最佳的功 能,包括嵌入式18比特X18比特乘法器、专用外部存储器接口电路、 4kbit嵌入式存储器块、锁相环(PLL)和高速差分I/O能力。本设计所选FPGA型号EP2C5,CyCIOne II FPGA 简介器件 EP2C5
31、 EP2C8 EP2C20 EP2C35 EP2C50 EP2C70 逻辑单元 4,608 8,256 18,752 33,216 50,528 68,416M4K RAM 块(4 k 比特 +512 校验比特)26 36 52 105 129 250总比特数 119,808 165,888 239,616 483,840 594,432 1,152,000 嵌入式18x18乘法器13 18 26 35 86 150PLLS 224444最多用户 I/O 管脚 142 182 315 475 450 622 差分通道 58 77 132 205 193 2624.2.2 FPGA最小系统搭建(
32、1)电源模块3.3V电源直接由5V输入电源经LM1085稳压芯片并经滤波得 到,用于给FPGA所以IO 口、外围存储电路、串行配置器件、复位 电路等供电,12V电源由LMllI7-1.2稳压并经滤波得到,给FPGA 内核己经FPGA里而集成的PLL供电。木文来自六.维论八文;网(2)存储电路a. SDRAM存储器SDRAM通常用于需要大量存储并且有成木要求的系统,SDRAM 比较便宜,但需要实现刷新操作、行列管理、不同延时和命令序列等 逻辑。NioS II SDRAM控制器完成了 SDRAM的所有逻辑,可实现 AVaIOn总线接口、透明的SDRAM初始化处理,刷新和其他SDRAM 需要的操作,SDRAM与FPGA相连,SDRAM控制器(IP核)允许 NioS II处理器将SDRAM器件作为大容量线性可寻址存储器使用, 因此用户只需要通过简单的操作就可以像使用SRAM 一样使用 SDARMO本设计使用的是32M的K4S561632H。SDRAM模块b.串行配置存储器EPCSCyCIOne系列FPGA基于SRAM查找表,在器件上电时配置数 据必须重新加载,因此必须使用掉电保持的器件来保存配置数据,然 后在FPGA上电时将配置数据加载到FPGA中。AI
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 煤炭供应链效能提升考核试卷
- 法律法规体系完善与实施考核试卷
- 会计类服务合同标准文本
- 仓管员劳动合同标准文本
- 养生馆雇佣合同标准文本
- 热电联产在能源综合利用的案例分析考核试卷
- 冷库项目合同标准文本
- 文具批发商的市场调研方法应用考核试卷
- 乐器销售合同标准文本
- 农场门窗安装合同标准文本
- 2025年全国国家版图知识竞赛(中小学组)题库及答案
- 课件-DeepSeek从入门到精通
- 2025年度国家铁路局安全技术中心面向社会公开招聘工作人员5人高频重点提升(共500题)附带答案详解
- 律师事务所保密制度
- DL-T5394-2021电力工程地下金属构筑物防腐技术导则
- 农业信息技术与信息管理系统第六章地理信息系统课件1
- 静物产品摄影PPT课件(PPT 50页)
- 丽声北极星分级绘本第一级下The King's Yu Player教学设计
- 显微操作技术(全面)
- (高清正版)T_CAGHP 060—2019地质灾害拦石墙工程设计规范(试行)
- 两立体相交相贯
评论
0/150
提交评论