数字钟时钟电路图设计_第1页
数字钟时钟电路图设计_第2页
数字钟时钟电路图设计_第3页
数字钟时钟电路图设计_第4页
数字钟时钟电路图设计_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、贵州民族学院本科毕业论文(设计)题目数字电子钟的分析与设计学 院:计算机与信息工程学院专 业:_电子信息科学与技术_班 级:_08级电子班_姓 名:_郭培冲_学 号:_200807020008_指导教师:_杨国权_填表日期:_2011年3月29日_中文摘要:加入世贸组织以后,中国会面临激烈的竞争。这种竞争将是一场科技实力、管理水平和人才素质的较量,风险和机遇共存,同时电子产品的研发日新月异,不仅是在通信技术方面数字化取代于模拟信号,就连我们的日常生活也进于让数字化取缔。 说明数字时代已经到来,而且渗透于我们生活的方方面面。就拿我们生活的实例来说明一下“数字”给我们带来的便捷。下面我们就以数字钟

2、为例简单介绍一下。数字钟我们听到这几个字,第一反应就是我们所说的数字,不错数字钟就是以数字显示取代模拟表盘的钟表,在显示上它用数字反应出此时的时间,相比模拟钟能给人一种一目了然的感觉,不仅如此它还能同时显示时、分、秒。而且能对时、分、秒准确校时,这是普通钟所不及的。与此同时数字钟还能准确定时,在你所规定的时间里准确无误的想你发出报时声音,提醒你在此时所需要去做的事。与旧式钟表相比它更适用于现代人的生活。在毕业之际恰好遇上学校的毕业课题电子时钟设计毕业论文。因而在所学专业的基础上做了以下毕业设计。希望给大家带来方便的同时,使自己对所学专业有进一步的了解!关键字:数字钟 校时 时间显示 定时 目录

3、前言:41.设计目的52.设计功能要求63.电路设计6 3.1设计方案6 3.2单元电路的设计7 3.2.1 主体电路部分7 3.2.1.1 振荡电路7 3.2.1.2 计数电路11 3.2.1.3 校时电路16 3.2.1.4 译码与显示电路18 扩展功功能电路的设计19 3.2.2.1定时控制电路19 3.2.2.2 正点报时电路21 3.2.2.3 自动报整点时数电路22 3 触摸报整点时数电路234.调试244.1主体电路部分244.2 扩展电路部分255.总结27致 谢28参考文献29附录30前言:中国是世界上最早发明计时仪器的国家。有史料记载,汉武帝太初年间(纪元前104-101年

4、)由落下闳创造了我国最早的表示天体运行的仪器浑天仪。东汉时期(公元130年)张衡创造了水运浑天仪,为世界上最早的以水为动力的观测天象的机械计时器,是世界机械天文钟的先驱。盛唐时代,公元725年张遂(又称一行)和梁令瓒等人创制了水运浑天铜仪,它不但能演示天球和日、月的运动,而且立了两个木人,按时击鼓,按时打钟。第一个机械钟的灵魂擒纵器用于计时器,这是中国科学家对人类计时科学的伟大贡献。它比十四世纪欧洲出现的机械钟先行了六个世纪。第一只石英钟出现在二十世纪二十年代,从三十年代开始得到了推广,从六十年代开始,由于应用半导体技术,成功地解决了制造日用石英钟问题,石英电子技术在计时领域得到了广泛的应用。

5、并取代机械钟做了更精确的时间标准。早在1880年,法国人皮埃尔·居里和保罗·雅克·居里就发现了石英晶体有压电的特性,这是制造钟表“心脏”的良好材料。科学家以石英晶体制成的振荡计时器和电子钟组合制成了石英钟。经过测试,一只高精度的石英钟表,每年的误差仅为3-5秒。1942年,著名的英国格林尼治天文台也开始采用了石英钟作为计时工具。在许多场合,它还经常被列为频率的基本标准,用于日常测量与检测。大约在 1970 年前后,石英钟表开始进入市场,风靡全球。随着科学的进步,精密的电子元件不断涌现,石英钟表也开始变得小巧精致,它既是实用品,也是装饰品。它为人们的生活提供方便,更

6、为人们的生活增添了新的色彩。 在现行情况下根据简单实用强的、走时准确进行设计。而实验证明,钟表的振荡部分采用石英晶体作为时基信号源时,走时更精确、调整更方便。钟是一种计时的器具,它的出现开拓了时间计量的新里程。提起时钟大家都很熟悉,它是给我们指明时间的一种计时器,并且我们每天都要用到它。二十世纪八十年代中国的钟表业经历了一场翻天覆地的大转折。其表现在三个方面:(1)从生产机械表转为石英电子表; (2)曾占据中国消费市场四十多年的大型国有企业突然被刚刚冒起的“组业”所取代,钟表生产中心转向中国南方沿海一带;(3)中国钟表业发展从以机芯为龙头改为以手表外观件为龙头。这场转折以迅雷不及掩耳

7、的速度,冲击着传统的中国钟表工业。中国的钟表业从技术简单、零件少的石英钟机芯制造入手。最初石英钟机芯全靠从日本、德国进口,1989年开始完全自己生产,包括模具的制造加工。近十余年,逐渐提高机芯质量的稳定性,同时转向对手表机芯研制与开发。目前石英钟表机芯生产主要在福建省福州、广东东莞、番禺;机械钟表机芯在上海、山东等地。现在我国的电子业发展非常快速,电子业的发展有利于钟表业的发展。在中国钟表发展史上,国产机芯研制的失败已经成为过去,“组装业”作为新兴钟表工业的起步阶段也已成为过去。一支新的充满智慧的钟表精英在成长。我们相信在科技高速发展的今天,钟表业运用当今材料工业、电子工业和其他领域的最新技术

8、,一定会生产出代表中国科学水平的产品。我们希望钟表业的精英们在提高制造技术水平中不断创新,培育出拥有自主知识产权的品牌。这正是中国钟表业发展的希望。数字钟被广泛用于个人家庭,车站, 码头、办公室等公共场所,成为人们日常生活中的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运用超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,

9、有着非常现实的意义。1.设计目的设计一种多功能数字钟,该数字钟具有基本功能和扩展功能两部分。其中,基本功能部分的有准确计时,以数字形式显示时、分、秒的时间和校时功能。扩展功能部分则具有:定时控制、触摸报正点的功能。数字钟的电路也是由主体电路和扩展电路两部分构成,在电路中,基本功能部分由主体电路实现,而扩展功能部由拓展电路实现。这两部分都有一个共同特点就是它们都要用到振荡电路提供的1Hz脉冲信号。在计时出现误差时电路还可以进行校时和校分,为了使电路简单所设计的电路不具备校秒的功能。并且要用数码管显示时、分、秒,各位均为两位显示,扩展部分要有相应的响应电路。2.设计功能要求基本功能:(1)时的计时

10、要求为“12翻1”,分和秒的计时要求为60进制(2)准确计时,以数字形式显示时,分,秒的时间(3)校正时间扩展功能:(1)定时控制;(2)正点报时功能;(3)自动报整点时数;(4)触摸报整点时数;3.电路设计3.1设计方案根据设计要求首先建立了一个多功能 数字钟电路系统的组成框图,框图如图1所示。时显示器分显示器秒显示器时译码器分译码器秒译码器时计数器分计数器秒计数器校时电路振荡器分频器整点报时触摸报时正点报时电路定时控制主体电路扩展电路图1由图1可知,电路的工作原理是:多功能数字钟电路由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能。振荡器产生

11、的高脉冲信号作为数字钟的振源,再经分频器输出标准秒脉冲。秒计数器计满60后向分计数器个位进位,分计数器计满60后向小时计数器个位进位并且小时计数器按照“12翻1”的规律计数。计数器的输出经译码器送显示器。计时出现误差时电路进行校时、校分、校秒。扩展电路必须在主体电路正常运行的情况下才能进行扩展功能。3.2单元电路的设计数字电子钟的设计方法很多种,例如,可用中小规模集成电路组成电子钟;也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟;还可以利用单片机来实现电子钟等。在本次设计,电路是由许多单元电路组成的,因此首先必须对各个单元电路进行设计。3.2.1 主体电路部分主体电路部分

12、的电路主要由振荡电路、计数电路、显示电路以及校时电路四大部分组成。下面将对各部分电路进行设计。3.2.1.1 振荡电路振荡电路由振荡器和分频器产生 1Hz时钟脉冲和扩展部分所需的频率,下面对振荡器和分频器两部分进行介绍。(1)振荡器数字电路中的时钟是由振荡器产生的,振荡器是数字钟的核心。振荡器的稳定度及频率的精度决定了数字钟计时的准确程度,一般来说,振荡器的频率越高,计时精度越高。它利用某种反馈方式产生时钟信号。对数字电路来说,振荡器的输出的幅度范围为0v5v的方波信号而不是锯齿波、三角波或其他形式。典型的振荡器是弛豫振荡器,它通过一个RC网络将反相器的输出反馈回来并存在一定的工作延迟时间。基

13、本的电路如图2所示。图2在上述电路中,RI-C网络由第一个反相器驱动,具有RC特性曲线的响应信号被反馈给反相器的输入。当电容上的电压达到施密特触发器输入反相器的门限电压的时候,反相器的状态发生改变,并输出一个新的电压值。这个输出电压经过一定的延迟时间再次通过RIC反馈回来,直到电容电压再次达到门限电压为止。用施密特触发器输入器件(如74HC04),但是由于电容的参考电压在每个临界点都要发生变化,所以施密特触发器不是必需的。由于电容与输出相连,每次状态改变时,电容的充电电压会超过5V。从这一点来说,输出电压会改变电容的充电电压,直到电容两端的电压变为74HC04的门限电压(2.5V)为止。振荡器

14、输出状态的改变发生在电容上的电压达到2.5V时。弛豫振荡器对许多低成本而精度要求又不高的场所非常适合,但是并不推荐在任何有精度要求的实际应用电路采用它。如果想要获得高的精度,就应该在振荡电路中使用石英晶体作振源。在数字钟的设计与制作中应采用石英晶体振荡器,因为石英晶体具有压电效应,是一个压电器件。当交流电压加在晶体两端,晶体先随电压变化产生对应的变化,然后机械振动又使晶体表面产生交变电荷。当晶体几何尺寸和结构一定时,它本生有一个固定的机械频率。当外加交流电压的频率等于晶体的固有频率时,晶体片的机械振动最大,晶体表面电荷量最多,外电路的交流电流最强,于是产生振荡,因此将石英晶体按一定方位切割成片

15、,两边傅以电极,焊上引线,再用金属或玻璃外壳封装即构成石英晶体。石英晶体的固有频率十分稳定。另外石英晶体的振动具有多谐性,除了基频振动外,还有奇次谐次泛音振动,对于石英晶体,既可利用基频振动,也可利用泛音振动。前者称为基频晶体,后者称为泛音晶体,晶片厚度与振动频率成反比,工作频率越高,要求晶片厚度越薄。将石英晶体作为高Q值谐振回路元件接入反馈电路中,就组成了晶体振荡器。在设计中所用的振荡器的电路图如图3所示。该电路能产生1MHz的方波脉冲振荡信号。图3(2)分频器分频器的作用是将由石英晶体产生的高频信号分频成基时钟脉冲信号和扩展部分所需的频率。在此电路中,分频器的功能主要有两个:一是产生标准脉

16、冲信号;二是功能扩展电路所需的信号,如仿电台用的1KHz的高频信号和500Hz的低频信号等.在此电路中作为分频器的元件是:CD4518。CD4518可以组成二分频电路和十分频电路。用CD4518组成二分频的电路如图4;用CD4518组成十分频的电路如图5;在本次设计中所用的分频器的电路图如图6。电路经过十分频后将晶振来的1MHz的振荡脉冲变为1Hz的脉冲信号,该信号作为计数器的计数脉冲使用。 Cr CPEN Cr CP输入 输入 输入 输 出 输 出 清零 图4 图5图6输入输出CKCREN上升沿LH加计数LL上升沿加计数下降沿LX保 持XL上升沿上升沿LLHL下降沿XLX全为L上表:CD45

17、18的功能表振荡器和分频器两部分构成振荡电路,它的电路图如图7所示。根据图7可知电路的工作原理是:石英晶体振荡器提供的频率为1MHz,CD4518组成十分频电路。并且一个 CD4518可以组成两个十分频电路即:CD4518的引脚2与引脚6组成一个十分频电路而引脚10与引脚14组成另一个十分频电路。晶振的输出接入第一块CD4518的输入引脚2,经过一次十分频,频率变为100KHz。输出引脚6接入同一块CD4518的引脚10经第二次分频,频率变为10KHz。输出引脚接人第二块CD4518的输入引脚2再经一次分频,频率变为1KHz。这样经过六次分频最后可以得到1Hz的频率。图73.2.1.2 计数电

18、路计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入信号就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来完成其他特定的逻辑功能,如测量、定时控制、数字运算等等。数字钟的计数电路是用两个六十进制计数电路和“12翻1”计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。以六十进制为例,当计数器从00,01,02,59计数时,反馈门不起作用,只有当第60个秒脉冲到来时,反馈信号随即将计数电路清零,实现模为60的循环计数。下面将分别介绍60进制计数器和“12翻1”小时计数器。 (一)60进

19、制计数器电路如图8所示图8电路中,74LS92作为十位计数器,在电路中采用六进制计数;74LS90作为个位计数器在电路中采用十进制计数。当74LS90的14脚接振荡电路的输出脉冲1Hz时74LS90开始工作,它计时到10时向十位计数器74LS92进位。下面对电路中所用的主要元件及功能介绍。 十进制计数器 74LS90 74LS90是二五十进制计数器,它有两个时钟输入端CKA和CKB。其中,CKA和组成一位二进制计数器;CKB和组成五进制计数器;若将与CKB相连接,时钟脉冲从输入,则构成了8421BCD码十进制计数器。74LS90有两个清零端R0(1)、R0(2),两个置9端R9(1)和R9(2

20、),其BCD码十进制计数时序如表1,二五混合进制计数时序如表2,74LS90的管脚图如图9。R0(1)2R0(2)3R9(1)6R9(2)7CKA14QA12CKB1QB9QC8QD1174LS90图9表1 BCD码十进制计数时序 表2 二五混合进制计数时序异步计数器74LS92所谓异步计数器是指计数器内各触发器的时钟信号不是来自于同一外接输入时钟信号,因而触发器不是同时翻转。这种计数器的计数速度慢。一异步计数器 74LS92是 二六十二进制计数器,即CKA和组成二进制计数器,CKB和在74LS92中为六进制计数器。当CKB和相连,时钟脉冲从CKA输入,74LS92构成十六进制计数器。74LS

21、92的管脚图如图10。CK00000100012001030011401005010160110701118100091001CK00000100012001030011401005100061001710108101191100R0(1)6R0(2)7CKA14QA12CKB1QB11QC9QD874LS92图10(二) “12翻1”小时计数器电路 (1) 电路如图11 所 示CLK3D2SD4CD1Q5Q674LS74AP015P11P210P39Q03Q12Q26Q37RC13TC12CLK14CE4U/D5PL1174LS191456U9B74LS00123U9A74LS0011121

22、3U10D74LS00GNDR13.3K+5V89U8D74LS04+5vCP图11“12翻1”小时 计数器是按照“01020304050607080910111201”规律计数的,计数器的计数状态转换表如表3所示。表3“12翻1”小时计时时序十位 个位十位 个位CKQ10Q03 Q02 Q01 Q00CK Q10Q03 Q02 Q01 Q0001234567 000000000 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 1891011121300011101 0 0 01 0 0 11 0 1 00 0 0 00 0 0 10

23、0 1 00 0 0 1(二)电路的工作原理由表可知:个位计数器由4位二进制同步可逆计数器 74LS191构成,十位计数器由双D触发器74LS74构成 ,将它们组成 “12翻1”小时计数器。由表可知:计数器的状态要发生 两次跳跃:一是:计数器计到9,即个位计数器的状态为 =1001后,在下一计数脉冲的作用下计数器进入暂态1010,利用暂态的两个1即使个位异步置0,同时向十位计数器进位使 =1;二是计数到12后,在第13个计数脉冲作用下个位计数器的状态应为 =0001,十位计数器的 =0。第二次跳跃的十位清“0”和个位置“1”的输出端、来产生。对电路中所用的主要元件及功能介绍。 D触发器74LS

24、74在电路中用到了D触发器74LS74,74LS74的管脚图如图12。D2Q5Q6CLK341PRECLRA74LS74图12下面将介绍一些有关触发器的内容:触发器,它是由门电路构成的逻辑电路,它的输出具有两个稳定的物理状态(高电平和低电平),所以它能记忆一位二进制代码。触发器是存放在二进制信息的最基本的单元。按其功能可为基本RS触发器触、JK触发器、D触发器和T触发器。这几种触发器都有集成电路产品。其中应用最广泛的当数JK触发器和D触发器。不过,深刻理解RS触发器对全面掌握触发器的工作方式或动作特点是至关重要的。事实上,JK触发器和D触发器是RS触发器的改进型,其中JK触发器保留了两个数据输

25、入端,而D触发器只保留了一个数据输入端。D触发器有边沿D触发器和高电平D触发器。74LS74为一个电平D触发器。 计数器74LS191 74LS191的管脚图如图13 CTEN4D/U5CLK14LD11MAX/MIN12RCO13A15QA3B1QB2C10QC6D9QD774LS191图133.2.1.3 校时电路(一)电路如图14 所示8910U10C74LS00123U11A74LS00111213U10D74LS00R33.3kC10.01uFS1GND1011U8E74LS041HZS2/M2 Q2+5V图14(二)电路的工作原理校时电路的作用是:当数字钟接通电源或者出现误差时,校

26、正时间。校时是数字钟应具有的基本功能。一般电子表都具有时、分、秒等校时功能。为了使电路简单,在此设计中只进行分和小时的校时。校时有“快校时”和“慢校时”两种,“快校时”是通过开关控制,使计数器对1Hz校时脉冲计数。“慢校时”是用手动产生单脉冲作校时脉冲。图中S1校分用的控制开关,S2(总图)为校时用的控制开关,它们的控制功能如表4所示,校时脉冲采用分频器输出的1Hz脉冲,当S1或S2分别为“0”时可以进行“快校时”。如果校时脉冲由单次脉冲产生器提供,则可以进行“慢校时”。 表4校时开关的功能S1S2功能11计数10校分00校时表4(三)对电路中所用的主要元件及功能介绍在此电路中,用到的元器件有

27、两块四2输入与非门74LS00 、一块六反相器74 LS04、两个电容、两个电阻以及两个开关。(1)四-2输入与非门74LS00集成逻辑门是数字电路中应用十分广泛最基本的一种器件,为了合理的使用和充分利用其性能,必须对它的主要参数和逻辑功能进行测试。74LS00与非门的主要参数为:输出高电平:指与非门有一个以上输入端接地或接低电平时的输出电平值。输出低电平:指与非门的所有输入端均接高电平时的输出电平值。开门电平:指与非门输出处于额定低电平时允许输入高电平的最小值。关门电平:指与非门输出处于高电平状态时允许输入低电平的最大值。电压传输特性:是指门的输出电压随输入电压而变化的曲线,由它可以得到门电

28、路的输出高电平、输出低电平、关门电平和开门电平等。低电平的输出电源电流;是指输入所有端都悬空,输出端空载时,电源提供器件的电流。高电平输出电源电流:是指输出端空载,每个门各有一个以上的输入端接地,电源提供给器件的电流。低电平输入电流:是指被测输入端接地,其余输入端悬空时,由被测输入端流出的电流值。高电平输入电流:指被测输入端接高电平,其余输入端接地,流入被测输入端的电流值。扇出系数:门电路能驱动同类门的个数,它是衡量门电路负载能力的一个参数,TTL与非门有两种不同性质的负载,即灌电流负载和拉电流负载,因此有两种扇出系数。即低电平扇出系数和高电平扇出系数。3.2.1.4 译码与显示电路(一)电路

29、如图15所示BI/RBO4RBI5LT3A7B1C2D6a13b12c11d10e9f15g1474LS48abfcgdeDPYLEDgn1234567abcdefgDPY_7-SEG图15(二)电路的工作原理译码是编码的相反过程,译码器是将输入的二进制代码翻译成相应的输出信号以表示编码时所赋予原意的电路。常用的集成译码器有二进制译码器、二十制译码器和BCD7段译码器、显示模块用来显示计时模块输出的结果。(三)对电路中的主要元件及功能介绍(1)译码器74LS48译码器是一个多输入、多输出的组合逻辑电路。它的工作是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器

30、在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数字分配,存储器寻址和组合控制信号等。译码器可以分为通用译码器和显示译码器两大类。在电路中用的译码器是共阴极译码器74LS48,用74LS48把输入的8421BCD码ABCD译成七段输出a-g,再由七段数码管显示相应的数。 74LS48的管脚图如图16。在管脚图中,管脚LT、RBI、BI/RBO都是低电平是起作用,作用分别为:LT为灯测检查,用LT可检查七段显示器个字段是否能正常被点燃。BI是灭灯输入,可以使显示灯熄灭。RBI是灭零输入,可以按照需要将显示的零予以熄灭。BI/RBO是共用输出端,RBO称为灭零输出端,可以配合灭

31、零输出端RBI,在多位十进制数表示时,把多余零位熄灭掉,以提高视图的清晰度。也可用共阴译码器74LS248,CD4511。BI/RBO4RBI5LT3A7B1C2D6a13b12c11d10e9f15g1474LS48图16(2)显示器SM421050N在此电路图中所用的显示器是共阴极形式,阴极必须接地。SM421050N的管脚功能图如图17abfcgdeDPYLEDgn1234567abcdefgDPY_7-SEG图17主体电路部分是由上面的以上的各个单元电路组成的。3.2.2扩展功功能电路的设计3.2.2.1定时控制电路数字钟在指定的时刻发出信号,或驱动音响电路“闹时”;或对某装置的电源进

32、行接通或断开“控制”。不管是闹时还是控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求。(一)设计电路如图18所示图18(二)电路的工作原理在这里将举例来说明它的工作原理。要求上午7时59分发出闹时信号,持续1分钟。设计如下:7时59分对应数字钟的时时个位计数器的状态为,分十位计数器的状态为,分个位计数器的状态为,若将上述计数器输出为“1”的所有输出端经过与门电路去控制音响电路,就可以使音响电路正好在7点59分响,持续1分钟后(即8点)停响。所以闹时控制信号Z的表达式为式中,M为上午的信号输出,要求M=1。如果用与非门实现的逻辑表达式为:在该电路图中用到了4输入二与非门74LS

33、20,集电极开路的2输入四与非门74LS03,因OC门的输出端可以进行“线与”,使用时在它们的输出端与电源+5V端之间应接一电阻RL。RL的值由下式决定: =0.4V,=0.4mA,=2.4V,=50uA,=8mA,=100Ua;m为负载门输入端总个数。取RL=3.3K。如果控制1KHz高音和驱动音响电路的两极与非门也采用OC门,则RL的值应该重新计算。由电路图可以看见,上午7点59分,音响电路的晶体管导通,则扬声器发出1KHz的声音。持续1分钟到8点整晶体管因为输入端为“0”而截止,电路停闹。(三)对电路中所用的主要元件及功能介绍在电路中所用到的元件有74LS03,74LS20等。(1)四2

34、输入与非门74LS03,只要输入变量有一个为0则输出为1,只有输入全为1,输出才为0.74LS03的管脚图如图19 A图19123&74LS03(2)二4输入与非门74LS20,四个输入端有一个为0,则输出为1,只有全部输入为1,输出才为0.74LS20的管脚图如图20所示。12456&A74LS20图203 正点报时电路(一)功能要求仿广播电台正点报时的功能要求是:每当数字钟计时快要到正点时,通常按照4低音1高音的顺序发出间断声响,以最后一声高音结束的时刻为正点时刻。(二)该电路的工作原理电路图的工作原理举例来说明;例如设4声低音(约500Hz)分别 在59分51秒、53秒、

35、55秒及57秒,最后一声高音(约1000Hz)发生在59秒,它们的持续时间为1秒。只有当分十进位的,分个位的,秒十位的及秒个位的时,音响电路才能工作。(三)对该电路中使用的元件的介绍因为在该电路中所用的元件主要是74LS00、74LS04及74LS20这些元件在前面的电路中已经介绍.这里就不再介绍它了3.2.2.3 自动报整点时数电路(一)电路的工作原理报整点时数电路的功能是:每当数字钟计时到整点时发出音响,并且几点响几声。实现这一功能的电路主要有以下几个部分。减法计数器:完成几点响几声的功能。即从小时计数器的整点开始进行减法计数,直到零为止。编码器:将小时计数器的5个输出端、按照“12翻1”

36、的编码要求转换为减法计数器的4个输入端、所需要的BCD码。在电路图中编码器是由与非门实现的组合逻辑电路。其中编码器是由与非门实现的组合逻辑电路,其输出端的逻辑表达式由5变量的卡若图可得。 分进位脉冲 小时计数器输出 减法计数器输入CK 1 0 0 0 0 1 0 0 0 12 0 0 0 1 0 0 0 1 03 0 0 0 1 1 0 0 1 14 0 0 1 0 0 0 1 0 05 0 0 1 0 1 0 1 0 16 0 0 1 1 0 0 1 1 07 0 0 1 1 1 0 1 1 18 0 1 0 0 0 1 0 0 09 0 1 0 0 1 1 0 0 110 1 0 0 0

37、0 1 0 1 011 1 0 0 0 1 1 0 1 112 1 0 0 1 0 1 1 0 0编码器的真值表逻辑控制电路 控制减法计数器的清“0”与置数,控制音响电路的输入信号。减法计数器选用74LS191,74LS191各控制端的作用如下。LD为置数端。当LD=0时将小时计数器的输出经数据输入端的数据置入,RC为溢出负脉冲输出端.当减法计数到“0”时,RC输出一个负脉冲。U/D为加/减控制器。U/D=1时减法计数。CKA为减法计数脉冲,兼作音响电路的控制脉冲。逻辑控制电路由D触发器74LS74与多级与非门组成。其工作原理是:接通电源后按触发开关S,使D触发器74LS74清0,即1Q=0。

38、该清“0”脉冲有两个作用:一是,使74LS191的置数端LD=0,即将此对应的小时计数器输出的整点时数置入74LS191;二是,封锁1KHz的音频信号,使音响电路无脉冲输入。当分十位计数器的进位脉冲下降沿到来时,经过G1反相,小时计数器加1。新的小时数置于74LS191,分十位计数器的进位脉冲的下降沿到来时又使74LS74的状态翻转,1Q经G3、G4延时后,74LS191进行减法计数,计数脉冲由CK0提供。CK0=1时音响电路发出1KHz声音,当CK0=0时停响。当减法计数到0时,使D触发器的1CK=0,但是触发器的状态不改变。因为分十位计数器的进位脉冲仍为0,CK=1,使D触发器翻转复“0”

39、,74LS191又回到置数状态,直到下一个分十位计数器进位脉冲的下降沿来到。实现自动报警的功能。如果出现某些整点数不准确,其主要原因是逻辑控制电路的与非门延时时间不够,产生了竞争冒险的现象,可以适当增加与非门的级数或接如小电容进行滤波。3.2.2.4 触摸报整点时数电路设计本功能基于在有些场合(如夜间),不便于直接看显示时间,希望数字钟有触摸报整点时数的功能.即触摸数字钟的某端,就能报时.在功能三的基础上,增加一触发脉冲控制电路,或者将功能三的电路的自动报时改为触摸报时电路即可.产生触摸脉冲的电路有单次脉冲产生器,555集成电路定时器,单稳态触发器等 .我采用的是555集成电路产生的触摸脉冲.

40、触摸控制电路如图23CZ110uFCZ30.01uFCZ20.01uFRZ2333RZ1100KTRIG2Q3R4CVolt5THR6DIS7VCC8GND1UZ14555SZ2SW+5VDZ1LED图23SZ2为一金属片,它还要和74LS74的RD(1)端连接,当用手触摸金属片时,即加入一负脉冲,其有两个作用:一、经过555产生一正脉冲;二、使D触发器输出为0,从而使小时计数器的输出的整数点置入74LS191。555输出经过偶数次反向器延时后家到小时计数器的CK端,从而使74LS191开始减数。4.调试在本设计中,为了设计的顺利进行,我在实验箱上进行了部分调试,因为电路太复杂,在实验箱上不可

41、能整体电路进行调试。调试后,我就自己焊接了一个试验板进行调试。以确保最后能很好的完成其各部分功能。调试后,我就画PCB图,用来制印制板。因为PCB图先画,后经过反复考虑振荡电路部分改进了,最后用的是1MHZ的晶振经过三片CD4518六次分频就能得到1HZ的频率。所以在印制板外加了一个振荡部分电路。4.1主体电路部分 振荡电路部分我先用的是32768HZ的晶振和反向器74LS00接两个电阻和两个电容组成的振荡电路,产生32768HZ的方波信号,经过15级二分频后得到1HZ的基准脉冲。扩展部分所需的频率可以从5级二分频得到1024HZ六级二分频得到512HZ但是这样用的集成块较多,时间延迟较长。用

42、555产生多谐振荡方波也可,就是精确度和稳定度不高。后来我就用的1MHZ的晶振产生1MHZ的频率经过74LS90组成的二-五-十的分频器,可很好的扩展部分所需的频率。只是要用六块74LS90,后来我查了手册,发现4518有两片十进制分频器,功能与74LS90又基本上相同,这样就可少用集成块,减少时间延时。在现用电路调试中,晶振的输出频率为1MHz,用三片CD4518组成了六级十分频电路,在调试中我对每级分路进行了测试。在第一级分频后出现的脉冲信号为100KHz,经过第二级得到了10KHz的标准脉冲,这样一级级的分频,经过六次分频后得到了标准的1Hz脉冲信号。计数电路部分(1)小时计数部分这部分

43、电路较复杂,在第一次焊接完成后的调试显示中,发现小时的十位没有变化,经过分析、检查发现74LS74的3脚没有接上。(2)秒计数电路部分这部分的调试中顺利得到了结果即:秒计数器的个位能准确以十进制形式计数;秒计数器的十位也能准确以六进制的形式计数。当秒计数器的个位计数到9后自动向秒计数器的十位计数。(3)分计数电路部分这部分的调试电路与秒计数器的电路一样,在调试中不同的是秒计数电路的个位计数器74LS90的14脚接入振荡电路部分的输出端,而分计数电路的个位计数器74LS90的14脚本该接校时电路,但是由于校时电路作为最后调试的电路, 所以在调试中74LS90的14脚与单次脉冲连接。调试的结果是:

44、这部分的结果与秒计数电路部分的结果一样。校时电路部分在整个电路的设计中,需要用到两个校时电路,两个校时电路的功能相同,它们不同的是在电路的设计时,校分电路比校时电路少一个反相器,这是因为74LS191为高电平有效而74LS90为低电平有效。调试的结果是:当开关断开时,分计数电路,小时计数电路正常计数,当开关闭合时,校时电路进行校时。只是有时松开按键时,较时数会有点误变化,经过仔细分析,确定是由于在松按键时产生了抖动,如果接上R-S触发器就能够消抖。4.2 扩展电路部分 扩展部分的调试是在主体部分正确的情况下,才能完成的。有些也可模拟调试。(1)定时控制:扩展部分的调试是在主体部分正确的情况下,

45、才能完成的。单独在实验箱上可以调试其电路的输入就用模拟开关输入高低电平。只要在输入的变化下能够控制风鸣器工作就行。因为这部分的电路比较简单、原理也不难。所以这部分调试很快,一切很顺利。(2)正点报时:这部分也比较简单,只是有两个音频信号(1KHZ、500HZ)要发出高、底声音。其余的就是来自主体部分的控制信号,这也用模拟开关输入高低电平,能够使其音响电路发声,就没有问题。在调试时这部分也比较顺利。自动报整点时数这部分电路就较复杂了,用模拟开关的电平输入来代替小时计数器的输入,用一单次正脉冲来代替分的十位进位的反相脉冲。第一次调试时,音响电路没有发是声,经过仔细检查,发现74LS74的电源和地之

46、间被击穿,换了一个74LS74后,音响电路发出了声。(3)触摸报整点时数这部分电路是在自动报时的功能上,增加一触发脉冲控制电路,在这里用的是555集成电路组成的单稳态触发器,产生单稳态脉冲。其经过偶数4次反向器延时后,用其来代替分十的进位脉冲,而触发器的触发端接D触发器的RD端。第一次调试时,音响电路不受触摸脉冲的影响,它是一直都响,经过分析后,确定是触发器D没有输出控制信号。检查发现触发器的2(D)脚和6(/Q)脚没有连接好,接上后,音响就受触摸信号的控制了,说明其正常。为了整体能调试成功,我焊接了个整体电路来调试,基本上也没有什么问题。就是布线太困难了,并且很容易出错。我在焊接的时候,由于

47、线太多了,布线是三层,第一层,我先焊的是电源和地;第二层,焊的是主体部分的连线;第三层,焊的是扩展部分的连线。由于线多,我用的是排线,但是排线容易断。这给完成整体焊接电路带来了很多困难,先焊上的线,很可能在稍后就被折断了,所以布线也不是很规范了。有了以上在数字实验箱的调试,在焊接电路的调试就很容易了,主体电路的功能接上电源后就能实现:能显示时、分、秒的时间;小时的计数为“12翻1”,分和秒的计时为60进位;能够校时、分。扩展部分:定时控制;仿广播电台正点报时;自动报正点时数,都能实现。但是触摸报正点时数不能很好的实现,一触摸它就不停止的响,不是在报正点时数。后经过是D触发器没有输出,用万用表测

48、试D触发器的5脚一直都为高电平,后发现D的1脚的触发开关与地之间没有接上,接上后调试,能实现。因为我制的印制板是前三周画出的,后经过在实验箱的具体调试和自己焊接电路的调试,所以,电路有所调整,原设计的振源用的是32768HZ的晶振,它要得到基准脉冲要经过15级二分频,才能得到1HZ的脉冲。而我后采用1MHZ的晶振只需用CD4518经过六次十分频就能得到1HZ的基准脉冲。这样所需的集成块还少些,带来的时间延时也就少些。所以最后我还在印制板的外面加一小板这样作为整个电路的振源。最后在我制的印制板上调试,发现其没有反应。用万用表的二极管档测试,发现其电源没有接通,逐级测试,查出是VCC与+5V的电源

49、没有接通。当接上时调试,一切都能够实现。下图为制的印制板图:电源原理图为:220V1234+2200uF+220uFVin1GND2Vout378055V6V本电源的纹波电流很小,为很小,为0.001V,有时甚至为0V。满足需要。能向总体电路提供电源。总体功能实现图:能显示时、分、秒的时间;小时的计数为“12翻1”,分和秒的计时为60进位;能够校时、分。扩展部分:定时控制;仿广播电台正点报时;自动报正点时数;触摸报正点时数。这些能满足设计要求。5.总结通过本次毕业设计,我明白了一个道理:无论做什么事情,都必需养成严谨,认真,善思的工作作风.我这毕业设计由于我采用的是数字电路来实现的,所以电路较

50、复杂,但是容易理解.每一部分我都能理解并且能有多种设计方法.通过这次设计,我还掌握了制PCB的一系列步骤,在几个月时间里,我把本设计的整个电路图画好了,并且画好了PCB板图,并交孙老师检查,还在实验箱上调试了部分电路.由于制板时间较长,所以我在这期间自己焊接了一个整体电路,并进行调试,由于万能板的面积有限,电路复杂,所以布线不是很美观,但是它的功能基本上都能实现。最后在我在制的印制板上都能很好的实现多功能数字钟的各相功能,都达到了预期的结果,并且很美观。通过这次毕业设计,我又掌握了些元器件的用途以及它们的参数、性能。这次设计提高了我理论和实践相结合的能力,增加了把理论用于实践的兴趣,同时也提高了我分析问题和解决问题的能力。没有最好,只有更好。我相信通过这一次的毕业设计之后,我以后会更加努力,用严谨的科学态度去面对一切。克服困难,战胜自我,超越自我。致 谢毕业设计完成了,在这个过程中我学到了很多东西。首先我要感谢我的指导老师孙丰收、丁兆运老师,他们在我完成论文的过程中,给予了我很大的帮助。在论文开始的初期,我对于论文的结构以及文献选取等方面都有很多问题,整体构思不是很明确,段落层次也不是很清晰,老师详细给我分析论文的写作过程,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论