基于FPGA的DDS信号源_第1页
基于FPGA的DDS信号源_第2页
基于FPGA的DDS信号源_第3页
基于FPGA的DDS信号源_第4页
基于FPGA的DDS信号源_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、基于FPGA的DDS信号源DDS原理简介直接数字频率合成器(Direct Digital Synthesizer)是从相位概念出发直接合成所需波形的一种频率合成技术,由地址累加器、波形存储ROM、D/A转换器和低通滤波器(LPF)构成。原理框图1.频率预置与调节电路N-122.累加器3.控制相位的加法器4.控制波形的加法器5.波形存储器02468101214161820-1-0.8-0.6-0.4-0.200.20.40.60.81以正弦信号为例FPGA概述 FPGA的结构类似于掩模可编程门阵列(MPGA),有许多独立的可编程模块组成,用户可以通过编程将这些模块连接起来实现不同的设计。FPGA

2、兼容了MPGA和阵列器CPLD两者的优点,因而具有更高的集成度、更强的逻辑实现能力和更好的设计灵活性。简化的FPGA基本由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和內嵌专用硬核等。 Cyclone系列器件的主要特点如下:拥有4608-68416个逻辑单元嵌入式乘法器。支持高级I/O接口。灵活的时钟管理电路。高器件配置和IP模块。 右图为Cyclone器件的平面布局图,周围是输入输出单元(IOE),四个角上是锁相环(PLL)。中间白色部分是逻辑阵列,灰色部分为M4K的RAM块,中间黑色部分是内嵌的乘法器模块。 FPGA的设计流程 一般来说,完整的FPGA/CPLD设计流程包括电路设计与输入、功能仿真、综合、综

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论