




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、多功能数字钟得设计报告目录1.实验目得22。实验题目描述与要求23。设计报告内容23、1实验名称23、2实验目得23、3实验器材及主要器件23、4数字钟基本原理与电路设计33、5数字电子钟单元电路设计、参数计算与器件选择383、6数字电子钟电路图93、7数字电子钟得组装与调试94 .实验结论95 .实验心得10参考文献101。实验目得X掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统得设计、安装、测试方法;X进一步巩固所学得理论知识,提高运用所学知识分析与解决实际问题得能力;提高电路布局、布线及检查与排除故障得能力;培养书写综合实验报告得能力.2、实验题目描述与要求1、基本要求(1)能进行正常
2、得时,分,秒计时得功能,分别由6个数码管显示24小时、6 0分钟、60秒钟得计数显示。(2)、具有清零功能。(3)、具有开、关功能.2、发挥部分(1)能实现“校时校分”功能:当按下“SA”“校时”键时,计时器迅速递增,并按24小时循环,计满23小时后返回00;按下“SB校分”键时,计分器迅速递增,并按60分钟循环,计满59分钟后返回00;但不向“时”进位.(2)能利用扬声器做整点报时:整点自动报时.(参考:在离整点10s内,便自动发出鸣叫声,步长1s,每隔1s鸣叫一次,前四响就是低音,最后一响为高音,最后一响结束为整点,报时频率可定为1KHz。)能进行整点报时:当计时到达59分50秒后,每隔2
3、秒钟发出一次低音“嘟”信号(其声音频率为5O0HZ),连续5次到达整点,发出一次高音“嘀”信号(其声音频率为1000HZ)3、对电路进行逻辑功能仿真.3。设计报告内容3、1实验名称:数字电子钟3、2实验目得掌握数字电子钟得设计、组装与调试方法;熟悉集成电路得使用方法。3、3实验器材及主要器件(1)74LS16074LS48(6片)( 2) 施密特触发器(2片)74LS2O(3片)(4)74LS04(2片)(5)七段显示器(6片)(6)电阻、电容、导线等(若干)3、4数字钟得基本原理及电路设计一个具有计时、校时、报时、显示等基本功能得数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路、
4、报时电路等七部分组成.石英晶体振荡器产生得信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计数结果通过时”、分”、“秒”译码器译码,并通过显示器显示时间。数字钟得整机逻辑框图如下:时显示分显示秒显示比较器校时时钟校时校分按钮按钮多功能时钟电路的设计框图3、5数字电子钟单元电路设计、参数计算与器件选择(一)计数器秒脉冲信号经过6级计数器,分别得到“秒”个位、十位、“分”个位、十位以及“时”个位、十位得计时。“秒”“分”计数器为六十进制,小时为二十四进制。(1)六十进制计数由分频器来得秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目得累加,并达到60秒时产生一个进位信号
5、,所以,选用两片cc40192与一片cc4011组成六十进制计数器,来实现六十进制计数.其中“秒”十位就是六进制,“秒个位就是十进制。如图34-31所示0 9 5 4RM daol klc - TNE PNt OCR 3q 3d 2q 2d 1Q 1D OQ OD1U574LS48OQSU26:A74LS20U274LS16033RTU474LS48POWSLC0RM nAOL KLC人 TNE PNE OCR 3q 3d 2q 9d 1Q 1D OQ ODU1图34-31所小(6。进制计数构造)(2)二十四进制计数“12翻1”小时计数器就是按照“010203-22-23000102”规律计数
6、得,这与日常生活中得计时规律相同.在此实验中,它就是由两片cc40192与一片cc4011构造成得同步二十四计数器,利用异步清零端实现起从23-00得翻转,其中“24”为过渡状态不显示。其中,“时”十位就是3进制,“时”个位就是十进制。如图3-4-3-2所示、GQ TL Q IBR EQ obdlb DQ D CQ c R_Q B AQ A)1 4U2374LS48GNDTL IBR OE,B D C B A2U2174LS1607A119A22SLCRM DAMOLKLCTNEPNE OCR3Q 3d 2q 2d 1Q 1D OQ ODYR MRM nAOL KLC TNE PNE OCRU
7、3329ENGND1 WSI 1R M图3432所小(24进制计数构造)(二)显示器本系统用七段发光二极管来显示译码器输出得数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应得显示器就是共阴极显示器。(三)校时电路当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”得校准。在电路中设有正常计时与校对位置。本实验实现“时”“分”得校对。对校时得要求就是,在小时校正时不影响分与秒得正常计数;在分校正时不影响秒与小时得正常计数。SACLKSBCLKSW1*SW0IQCLK2*IOCL%EN1-JW1*_EN0JW0*POW*POW0SW-DPDT-MOMSW-DPDT
8、-MOM(四)整点报时电路能进行整点报时:当计时到达59分50秒后,每隔2秒钟发出一次低音“嘟”信号(其声音频率为500HZ),连续5次到达整点,发出一次高音嘀”信号(其声音频率为1000HZ)4.实验结论通过运用数字集成电路设计得24小时制得数字电子时钟,经过试验,成功实现了一下基本功能:1.能进行正常得时,分,秒计时得功能,分别由6个数码管显示24小时、60分钟、60秒钟得计数显示。2 .具有清零功能。3 .具有开、关功能。4 .能实现“校时”“校分”功能:当按下“SA“校时”键时,计时器迅速递增,并按24小时循环,计满23小时后返回00;按下“SB校分键时,计分器迅速递增,并按60分钟循
9、环,计满59分钟后返回00;但不向“时”进位。5、能进行整点报时:当计时到达59分50秒后,每隔2秒钟发出一次低音“嘟”信号(其声音频率为500HZ,连续5次到达整点,发出一次高音“嘀”信号(其声音频率为1000HZ)5、设计过程中得问题及解决方法1、在设计过程中得第一个问题就就是进位得问题,刚开始得时候,由于不了解160这块芯片,不知道哪端就是进位端,从而花了很多时间了解这块芯片.从书上,网上查阅资料得以了解2、在选择进位与置数得芯片时,刚开始错误地选择了7421,没考虑160这块芯片.解决方法就是把7421换成7420,再加上一个非门,构成电路。6、实验总结通过这次数字电子钟得课程设计,把学到得东西与实践相结合。从中对我学得知识有了更进一步得理解,
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论