EDA技术实用教程2选1多路选择器_第1页
EDA技术实用教程2选1多路选择器_第2页
EDA技术实用教程2选1多路选择器_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、word学院:电气信息学院 专业: 电子信息工程 班级:一班 姓名学号实验序号1实验时间2012-10-10指导教师成绩实验工程名称2选1多路选择器实验目的熟悉Quartus II 6.0的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。实验内容实验内容1:首先按照4.4 节给出的步骤,利用MAX+plus II 完成2 选1 多路选择器的文本编辑输入mux21a.vhd和仿真测试等步骤,给出图4-27 所示的仿真波形。最后在实验系统上进行硬件测试,实际验证本项设计的功能。实验内容2:将4.4 节的多路选择器看成是一个元件mux21a,利用元件例化语句描述图

2、4-38,并将此文件放在同一目录E:muxfile 中。以下是局部参考程序:.COMPONENT MUX21APORT a,b,s : IN STD_LOGIC;y : OUT STD_LOGIC;END COMPONENT ;.u1 : MUX21A PORT MAPa=>a2,b=>a3,s=>s0,y=>tmp;u2 : MUX21A PORT MAPa=>a1,b=>tmp,s=>s1,y=>outy;END ARCHITECTURE BHV ;按照4.4 节的步骤对上例分别进行编译、综合、仿真。并对其仿真波形作出分析说明。实验内容3:引

3、脚锁定以及硬件下载测试。假设目标器件是EF1K30,建议选实验电路模式5,用键1控制s0;用键2控制s1;a3、a2和a1 分别接clock5、clock0和clock2;输出信号outy仍接扬声器spker。通过短路帽选择clock0 接256Hz 信号,clock5 接1024Hz,clock2 接8Hz 信号。最后进行编译、下载和硬件测试实验。程序:实验编程及运行结果ENTITY MUX21A ISPORT (A,B,S: IN BIT;Y: OUT BIT );END ENTITY MUX21A;ARCHITECTURE ONE OF MUX21A ISBEGINPROCESS (A,B,S)BEGINIF S='0' THENY<= A; ELSEY<=B;END IF;END PROCESS;END ARCHITECTURE ONE ;引脚编辑:仿真框图:逻辑框图:实验总结在使用中我熟悉Quartus II 6.0的VHDL文本设计流程全过程,学习了简单组合电路的设计、多层次电路设计、体验了仿真和硬件测试的全过程。课 题: EDA技术实用教程 专 业: 电子信息工程班 级: 一 班学 号: 2022017

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论