数字电子技术基础自制题库_第1页
数字电子技术基础自制题库_第2页
数字电子技术基础自制题库_第3页
数字电子技术基础自制题库_第4页
数字电子技术基础自制题库_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术基础试卷试题1一、单项选择题(每小题1分,共15分)1一位十六进制数可以用多少位二进制数来表示?( C )A. B. C. D. 162以下电路中常用于总线应用的是( A )A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门3以下表达式中符合逻辑运算法则的是( D )A.CC=C2 B.1+1=10 C.01.5K) B、悬空 C、通过小电阻接地(1K) D、通过电阻接4.图2所示电路为由555定时器构成的( A)。 A、施密特触发器 B、多谐振荡器 图2C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。A、计数器 B、寄存器 C、译码器

2、D、触发器 6下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为(C )。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数 与其相等的函数为(D )。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出

3、。 A、4 B、6 C、8 D、16 三、逻辑函数化简 (每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 解:Y=A+B2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 用卡诺图圈0的方法可得:Y=( +D)(A+ )( + ) 四、分析下列电路。 (每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。 图 4 解: 该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。2、写出如图5所示电路的最简逻辑表达式。 图 5 解:若 B =1,则 Y = A , 若 B =0,则Y 呈高阻态。五、判断如

4、图 6所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形 (8分) 图 6 解:u 0 = u A u B ,输出波形 u 0 如图 10所示: 选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D ) A、m 1 与m 3 B、m 4 与m 6 C、m 5 与m 13 D、m 2 与m 8 2、 L=AB+C 的对偶式为:( B) A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的

5、逻辑关系是 (D ) A、 与非 B、或非 C、 与或非 D、异或 4、 TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出: 为( B)。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是( A)。 A、编码器 B、寄存器 C、触发器 D、计数器 6存储容量为8K8位的ROM存储器,其地址线为(C )条。 A、8 B、12 C、13 D、14 7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C

6、 )V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T触发器中,当T=1时,触发器实现(C )功能。 A、置1 B、置0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是(C)。 A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为(B )。 A、 RAM B、ROM C、 PROM D、EPROM 数字电子技术试题6一选择题(18分)1以下式子中不正确的是(C ) a1AA bAA=A c d1A12 已知下列结果中正确的是( C )3 aYA bYB cYAB d3TTL反相器

7、输入为低电平时其静态输入电流为( C) a3mA b5mA c1mA d7mA4下列说法不正确的是( C ) a集电极开路的门称为OC门 b三态门输出端有可能出现三种状态(高阻态、高电平、低电平) cOC门输出端直接连接可以实现正逻辑的线或运算 d利用三态门电路可实现双向传输5以下错误的是( B ) a数字比较器可以比较数字大小 b实现两个一位二进制数相加的电路叫全加器 c实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d编码器可分为普通全加器和优先编码器6下列描述不正确的是( A )a触发器具有两种状态,当Q=1时触发器处于1态b时序电路必然存在状态循环c异步时序电路的响应速度要比同

8、步时序电路的响应速度慢 d边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为( B )a“110” b“100” c“010” d“000”8、下列描述不正确的是( A )a时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。b寄存器只能存储小量数据,存储器可存储大量数据。c主从JK触发器主触发器具有一次翻转性d上面描述至少有一个不正确9下列描述不正确的是( B)aEEPROM具有数据长期保存的功能且比EPROM使用方便b集成二十进制计数器和集成

9、二进制计数器均可方便扩展。c将移位寄存器首尾相连可构成环形计数器d上面描述至少有一个不正确二判断题(10分)1TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下( )2三态门输出为高阻时,其输出线上电压为高电平( )3超前进位加法器比串行进位加法器速度慢( )4译码器哪个输出信号有效取决于译码器的地址输入信号( )5五进制计数器的有效状态为五个( )6 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( )7 当时序逻辑电路存在无效循环时该电路不能自启动()8 RS触发器、JK触发器均具有状态翻转功能( )9 D/A的含义是模数转换

10、( )10构成一个7进制计数器需要3个触发器( )三计算题(5分)如图所示电路在Vi0.3V和Vi5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。解:(1)时,三极管截止,工作在截止区,;(2)时,三极管导通,工作在饱和区, 四分析题(24分)1分析如图所示电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。 解: 2分析下面的电路并回答问题(1) 写出电路激励方程、状态方程、输出方程; Qn+11=XQ2 Q n+12= Y=XQ1(2) 画出电路的有效状态图; ( 3)当X=1时,该电路具有什么逻辑功能;(3) 当X=1时;

11、该电路为三进制 计数器五应用题(43分) 用卡诺图化简以下逻辑函数 ,给定约束条件为ABCD0解: 数字电子技术基础试题7一、选择题(每题2分,共26分)1将代码(10000011)8421转换为二进制数( B )。A、(01000011)2 B、(01010011)2 C、(10000011)2 D、(000100110001)2 2函数的对偶式为( A )。A、( B、;C、 D、3有符号位二进制数的原码为(11101),则对应的十进制为( C )。A、-29 B、+29 C、-13 D、+134逻辑函数的最简的与或式( B )。 A、AC+BD; B、 C、AC+B D、A+BD5逻辑函

12、数的F=的标准与或式为( A )。A、 B、 C、 D、6逻辑函数Y(A,B,C)=的最简与或非式为( A )。A、 B、 C、 D、7逻辑函数Y(A,B,C,D)=其约束条件为AB+AC=0则最简与或式为( A )。A、 B、 ;C、 D、8右图为TTL逻辑门,其输出Y为( A )。A、0 B、 1 C、 D、9右图为OD门组成的线与电路其输出Y为( A )。A、1 B、0 C、 D、10下图中触发器的次态方程Qn+1为( A )。 A、A B、0 C、Qn D、n11RS触发器要求状态由0 1其输入信号为( A )。A、RS=01 B、RS=1 C、RS=0 D、RS=1012电源电压为+

13、12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压VT为( B )。A、4V B、6V C、8V D、12V13为了将三角波换为同频率的矩形波,应选用( )。A、施密特触发器 B、单稳态触发器 C、多谐振器 D、计数器二、判断题(每题1分,共10分)( )1OC门的输出端可并联使用。( X )2当TTL门输出电流IOH=0.4mA, IOL=16mA,IIH=40A,IIL=1mA时N=16。( )3N进制计数器可以实现N分频。( X )4组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,还与电路原来的状态有关。( )5单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲

14、的频率和幅度。( X )6在逻辑电路中三极管即可工作在放大,饱和、截止状态。( )7逻辑函数Y=满足一定条件时存在两处竞争冒险。( X )8寄存器、编码器、译存器、加法器都是组合电路逻辑部件。( )9二进制数(101110)B转换成8421BCD码为(0100 0110)8421。( X )10逻辑函数Y(ABC)=时即:Y(ABC)=。三、分析题(共20分)1试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图(按Q3Q2Q1排列)。(6分)驱动方程(3分) 状态方程(3分) 状态转换图(2分) Q0 Q3 Q2 Q1 D0 D3 D2 D1 CP C ET E

15、P 74160 1 1 RDLDCP 12分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图。解:1)为五进制计数器 状态转换图 3分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。解:逻辑式:(2分)真值表:(2分) 题3图逻辑功能:数值比较器4分析如下74LS153数据选择器构成电路的输出逻辑函数式。(4分)FABYD0 D1 D2 D 3 A1A0 解:四、设计题1用74LS160及少量的与非门组成能显示0048的计数器(使用 完成)2试用图示3线8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:(1)写出表达式的转换过程(6分);(2)在给定的逻辑符号图上完成最终电路图。(6分)解:转换过程(6分) 连接图(6分)3使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111(时间顺序自左向右)。(6分) 解: 五、画图题(共18分)VCC DISC VCO GND 555 VO TH 1用555定时器及电阻R1、R2和电容C构成一个多谐振荡器电路。画出电路,并写出脉冲周期T的计算公式。(8分)解:(2分) (6分)图2图(a)中CP的波形如图(b)所示。要求:(1)写出触发器次态Qn+1的最简函数表达式和Y1、Y2的输出方程。(4分)(2)在图(b)中画出Q、Y1和Y2的波

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论