利用P89C669的23b的线性地址并采用CPLD外部扩展_第1页
利用P89C669的23b的线性地址并采用CPLD外部扩展_第2页
利用P89C669的23b的线性地址并采用CPLD外部扩展_第3页
利用P89C669的23b的线性地址并采用CPLD外部扩展_第4页
利用P89C669的23b的线性地址并采用CPLD外部扩展_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、    利用P89C669的23b的线性地址并采用CPLD外部扩展        时间:2011年05月11日     字 体: 大 中 小        关键词:<"cblue" " target='_blank'>CPLD<"cblue" " target=&#

2、39;_blank'>P89C669<"cblue" " target='_blank'>EPM7032<"cblue" " target='_blank'>KeilC       <"cblue" " target='_blank'>Altera<"cblue" " target='_blank

3、'>Philips            <"cblue" " title="P89C669">P89C669是PHILIPS半导体一款51MX(存储器扩展)内核的微处理器,其指令执行速度2倍于标准的80C51器件,线性地址经扩展后可支持高达8 MB的程序存储器和8 MB的数据存储器,这是他相对于标准51内核的最大优点。目前的单片系统越来越复杂,扩展的外部设备也更多,如果能充分利用P89C669的丰富

4、的线性地址资源,将能大大增强系统能力。在一个嵌入式系统开发中,笔者采用ALTERA公司的<"cblue" " title="CPLD">CPLD芯片<"cblue" " title="EPM7032">EPM7032利用这款单片机的线性地址扩展了丰富的外部设备资源。1 P89C669的存储器结构1.1 存储结构P89C669的存储器结构为哈佛结构,地址分配如表1所示。从表1可见,P89C669对传统的51内核的3部分存储结构进行了相应的扩展,各个部分的片内存储空间也增加了

5、,如内部数据空间有1 280 B在片内,外部数据空间有768 B在片内,有96 kB的片内程序存储空间等。寻址指令除了传统的MOV,MOVX,MOVC外,EMOV指令与24位的通用指针寄存器EPTR可寻址16MB的全部空间,但是所占用的指令周期也较长。扩展外部数据存储空问HDATA除了768 B在片内外,其余地址空间可以用来扩展外部设备(其实只要把片内的768 B通过指令将其屏蔽,也可以用来扩展外部设备)。1.2 P2口的读写时序分析寻址8 MB的数据存储空间,需要有23 b的地址寻址能力,P89C669将传统51内核的P2高位地址时分复用,从而得到23 b地址寻址能力,时序图如图1所示,即当

6、使用23 b地址时,ALE为高时,地址位A16A22输出到P2.0P2.6;ALE为低时,地址位A8A14输出到P2.0P2.6。无论ALE为何值,位地址A15都从P2.7输出。2 系统外部设备扩展需求在某产品的控制系统中,扩展的外部设备比较丰富,利用P89c669的23 b地址寻址能力进行设备地址编码,所以需要对23 b地址的时序逻辑进行处理,处理单元交给一块ALTERA公司的CPLD(EPM7032)。EPM7032具有32个逻辑单元,约600个门级单元,可用IO口36个,内置IEEE std.1149.1 JTAG,方便可编程下载。在满足系统资源的前提下,选用EPM7032,将P89C6

7、69的P2口作为处理单元输入信号,经过CPLD的内部逻辑进行译码或数据锁存,以获得各个外部设备资源的选择信号及少量的控制信号,如图2所示。在本设计中,共需要得到设备选择信号如SRAM芯片M68AF127B的片选CS_RAM,2个FLASH ROM芯片SST29SF040的片选CS_ROM0,CS_ROM1,模拟多路选择器SN74LV4052的使能信号线CS_4052,另外还有一些控制信号线,这里就不一一介绍。实际上,P2口引入CPLD,就P89C669的23 b地址线而言,用来地址译码和少量的控制信号等主要是利用最高的几位,在本设计中,由于SST29SF040用到地址线A0A18,所以CPLD

8、的地址译码处理只能是利用剩下的A19A22,这将在下文的CPLD的译码单元可以看到。A0A7低地址采用74HC573进行锁存,A16A18地址内容采用74HC574进行锁存,如图3所示。M68AF127B,SST29SF040,74HCA052的功能连接图如图4所示,74HC4052用于UART口的扩展,如图5所示。3 EPM7032S的逻辑设计CPLD的设计采用原理图的方法进行设计,简便快捷,如图6所示,采用74374模块锁存P2口的输入信号,ALE反向后得到_ALE作为74374的锁存时钟线输入。对高位的地址线A19A22进行地址译码,获得各芯片的片选线,如图7所示。如果不是对SST29S

9、F040进行读写,则高位地址线A16A18仍然可以利用,这里将其作为74HC4052的3个输入控制线A,B,INH,即图8中的A_4052,B_4052,CS_4052。4 <"cblue" " title="KeilC">KeilC51平台的外部设备测试编写设备驱动程序是在KeilC51的平台上,由于利用了P89C669的23 b地址线,在C51的平台上采用指针读写设备很方便,这里给出读写SRAM芯片M68AF127B的C源代码例子,以供参考。以上3句为测试SRAM的测试代码,START_EX-TRAM为SRAM芯片的起始地址(可根据CPLD的内部设计进行相应的修改),第2

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论