计数译码显示电路实验_第1页
计数译码显示电路实验_第2页
计数译码显示电路实验_第3页
计数译码显示电路实验_第4页
计数译码显示电路实验_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计数译码显示电路实验实验科目 实验日期_ _ _实验班级 实验组号_学号 _姓名_成绩_指导教师签名 一 实验目的1.学会测试计数器、译码器和数码管的性能;2.学会使用计数器、译码器和数码管构成计数译码显示系统。二、实验设备 数字电路实验箱,共阴数码管LC5011-11,74LS248芯片,74LS160芯片,74LS00芯片,连接导线。器件资料u 74LS160是可预置的同步十进制加法计数器。其中:Ø Q3Q0:输出端Ø D3D0:预置数据输入端Ø RCO:进位输出端Ø ET、EP:使能端Ø :同步预置端Ø :异步清零端Ø

2、 CP:时钟输入,上升沿触发74LS160功能表清 零预 置使 能时 钟预置数据输入输 出功能EP ETCPD3 D2 D1 D0Q3 Q2 Q1 Q001111×0111× ×× ×0 ×× 01 1×××× × × ×d3 d2 d1 d0× × × ×× × × ×× × × ×0 0 0 0d3 d2 d1 d0保持保持计数异步清

3、零同步置数数据保持数据保持加法计数u 74LS248Ø :灯测试端Ø :灭灯输入/灭零输出Ø :灭零输入Ø A3A2A1A0:输入Ø ag;七段码输出74LS248功能表A3A2A1A0abcdefg显示110000111111101×0001101100001×0010111011011×0011111110011×0100101100111×0101110110111×0110110111111×0111111100001×1000111111111×

4、1001111110111×1010100011011×1011100110011×1100101000111×1101110010111×1110100011111×111110000000无1×× × × ×00000000无10000000000000无0×× × × ×11111111u 数码管LC5011-11引线图三、实验内容u 注意事项集成芯片在使用时,不能带电接、拔导线。1.测试数码管、74LS160、74LS248的性

5、能好坏。2.一位计数译码显示电路的测试 (1)按图1接线,先输入几个单脉冲,使数码管初始显示,然后逐个输入单脉冲,观察数码管的显示情况,将结果记录在表1中,并判断74LS160的计数模数。图1表1CP序号012345678910显示字符计数模数(2)按图2接线,先输入几个单脉冲,使数码管初始显示,然后逐个输入单脉冲,观察数码管的显示情况,将结果记录在表2中,并判断计数模数。 图2表2CP序号012345678910显示字符计数模数(3)按图3接线,先输入几个单脉冲,使数码管初始显示 ,然后逐个输入单脉冲,观察数码管的显示情况,将结果记录在表3中,并判断计数模数。 图3表3CP序号012345678910显示字符计数模数3.两位计数译码显示电路的测试按图4接线,先输入几个单脉冲,使数码管初始显示,然后逐个输入单脉冲,观察数码管的显示情况,将结果记录在表4中,并判断计数模数。 图4表4CP序号0123456789101

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论