功能数字钟电路设计方案_第1页
功能数字钟电路设计方案_第2页
功能数字钟电路设计方案_第3页
功能数字钟电路设计方案_第4页
功能数字钟电路设计方案_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、功能数字钟的电路设计一、设计任务与要求1)时钟显示功能,能够以十进制显示“时” 、“分”、“秒”。2)具有校准时、分的功能。3)整点自动报时,在整点时,便自动发出鸣叫声,时长1s选做:1)闹钟功能,可按设定的时间闹时。2)日历显示功能。将时间的显示增加“年” 、“月”、“日”18 / 15二、数字钟的基本原理一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校 时电路、报时电路等七部分组成。石英晶体振荡器产生的 信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计 数结果通过“时”、“分”、“秒”译码器译码,并通过显示 器显示时间。数字钟的整机逻辑框图

2、如下:图1数字钟整机逻辑图1)振荡器石英晶体振荡器的特点是振荡频率准确、电路结构简单、 频率易调整,它是电子钟的核心,用它产生标准频率信号,再 由分频器分成秒时间脉冲。用反相器与石英晶体构成的振荡电 路如图2所示。利用两个非门G1和G2自我反馈,使它们工作 在线形状态,然后利用石英晶体 Zi来控制振荡频率。振荡器振 荡频率的精度与稳定度基本上决定数字钟的准确度,晶振频率越高,计时准确度越高。目前常见的石英晶振频率是4MZ时,则振荡器输出频率为4M4。振荡器还可以采用555时基电路代替。2)分频器时间标准信号的频率很高,要得到秒脉冲,需要分频电路。例如,振荡器输出4MHz信号,可通过D触发器(如

3、74LS74进行4分频变成1MHz,也可以 将10分频计数器74LS160(或74LS90行4分频变成1MHz,然后送到10分频 计数器74LS160(或74LS90,经过6次10分频而获得1Hz的方波信号。时间计数器电路:时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器整点报时电路:一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒.三、原理电路方案比较以及各单元电路;(1)时间脉冲产生电路RC OAt

4、iliatcrRESiE方案三:由逻辑门电路和石英晶体做成的石英晶体振荡器Crystal OscilatorD COLOUR was!:»llJUkHs >3J0k101;TUF5»3 £由于555定时器产生的方波信号误差较不适合和做时钟脉冲信号。方案一否定。 而RC组成的振荡器易受温度影响。不适合用作时钟基础信号。而由石英晶体组成的振荡器输出信号稳定且抗干扰能力强加上电路简单,被选作此时钟的信号源。综上分析,选择方案二,石英晶体振荡电路能够作为最稳定的信号源。电路图如下所示图中有几点需要注意:a、电阻最小10M 电容10p-47p,b、如用的是TI的406

5、0则要在10M电阻和晶振之间在10端那条线上介个100K 电阻不然不能正常起振!请注意元件选择:此处用的晶振为32768HZ晶振。CD4060包含振荡电路所需的非门。分频电路一般要对振荡器的输出信号进行分频。 通常实现分频器的电路是计数器电路, 从 尽量减少元器件数量的角度来考虑,这里可选多极2进制计数电路CD4060和CD4040来构成分频电路。CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数为14级2进制计数器,可以将 32768Hz的信号分频为2H z,其 内部框图如图2.1所示,从图中可以看出,CD4060的时钟输入端两个串接的非 门,因此可以直接实现振荡和分频的功

6、能。综上所述,可选择 CD4060同时构成振荡电路和分频电路。如图可实现15级2分频,即可得1Hz信号。3d-5670*y123O 口 OOOOOQ1Q1Q1U2110123 d- 5678901 QaQQQQQQaQ4040TEXIT;9端输出1HZ信号 计数电路A、 因为秒位和分位是六十进制故选择十进制加法器。当秒的各位走到10,便从 进位端CC输出高电平到十位的计数端。当十位数字到六时便输出清零信号,从 而达到六十进制的效果。B、 小时位显示的时候,因为只有二十四小时,所以采用24进制。当计数达到 24的时候便输出清零信号进行置零。芯片选择方面:如果要用到加法器类似160那种元件则还要加

7、上译码电路,这样会使得带你撸练 习复杂。而采用CD4011C这种带译码输出功能的十进制计数器来实现时钟功能就 会使电路简化许多。至少省了六个译码芯片。以下是CD40110的基本信息WWW JL814131211(?D'SSJ :1Vdd “YbYcYdYeBO co CP!;CD40110引脚图功耗:输A1 计数器显示CPtCPdLECTiCR功能XLLL加1随计数器显示X,tLLL减1随计数器显示i44iXXL保持保持XXXXH清除随计数器显示XXXHL禁止不变tX|HLL加1不变XtHLLM 1不变C、六十进制计数器的连接(包括秒位、分位): 共阴七段BCD码输几几斤出 厂FrFf

8、 Ft字形1111110厂 *Li0100001110110* 1C11111001_i二 1110110011U11011011C -I1011111厂 O1110000t11111111nO1! 1 i111011O-11从图中看出6的笔段码特殊在b位是0,其他未都是1.利用这这特征就行六十进 制的清零。具体实现方法是在输出6的那个CD4011芯片的a, c,d,e,f,g 连一个 8/1的与门电路如CD4068( 1脚与门输出,13脚与非门输出)电路图如下:D二十四进制。二十四进制清零的机制就是当计数到 24时输出一个清零信号让两个计数芯片清 零。从而达到效果。一上图的 BCD码看出:2

9、的笔段码中的B2位即C端特殊从上往下看只有这位是零所以用或非门(如CD4078比较合适;在看4的笔段码其中零的部分和1的笔段码的零重合所以完全接或非门或导 致21进制清零。所以在B5即F 口处接个非门然后在连接到或非门当然 B4位即 E 口(或者D 口)也要链接到或非门。这样二十四进制的清零接法如图所示:U44D11D唱巴5+0丄 山l山LjJ.u.LrJl:ltJUQQZOM1U亠 <cr_M©o H山Q 134 山IX0(4)报时电路: 设计要求整点报时,即时当分位60清零的时候给一个刺激信号让报时电路工作 而60进制的清零信号(也就是小时位的进位信号)平时都处在低电平,清

10、零时 输出高电平。这样加上一个反相器就满足单稳态电路的触发信号的要求。要有源蜂鸣器响,就要给其一段高电平。正好数电里有一个电路叫单稳态电路所以只要计算RC就可以让蜂鸣器响一秒。经计算的R=1M,C为105(NE555中包含 与非门以及非门)调时电路:需要调试时本方案采用断开秒位的输入信号,把其信号接到分位的信号输入端以 及小时位的信号输入端。当然要做好防抖保护。四、整体电路:LJ4-5-*LKUf R .L 疋 LHflli BR.E3ET DE F JL iE QCAAKf oAiudw4£11E <TE-丄由于器件繁多,加上接线复杂。这里就不全部连线。单元电路连线上面已有 这里就不多余练线。实物电路图:五、元件清单:型号大小封装数量CD4060DIP1CD4040DIP1晶振32768HZDIP1CD40110DIP6CD4068DIP2CD4078DIP174HC04DIP1共阴数码管6NE555DIP1电阻5精度1K50电阻%510M1电阻%5100k1电阻1m1电阻20K1陶瓷电容20P2陶瓷电容1032陶瓷电容1051有源蜂鸣器1六、总结:此电路优点在于省去了单独的译码电路,使电路芯片大大减少。同时也方便连 线。缺点是由于当初排版安排

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论