2010数字电路与逻辑设计(48学时)A卷_第1页
2010数字电路与逻辑设计(48学时)A卷_第2页
2010数字电路与逻辑设计(48学时)A卷_第3页
2010数字电路与逻辑设计(48学时)A卷_第4页
2010数字电路与逻辑设计(48学时)A卷_第5页
免费预览已结束,剩余2页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-线线-号-学-名-订订-姓-级-班-业-装装-专-共页第页年月日西安邮电学院课程考试试题(A 卷)考试用( 20102011 学年度第一学期)课程名称: 数字电路与逻辑设计试卷类型:(A、B、C)A考试专业、年级:软件 09 级题号一二三四五得分阅卷人. 单项选择题(每题 2 分,共 20 分)注意:题中涉及到的中规模器件的功能表,附在试题的最后一页。将正确答案填入下面答题栏中,所选的答案用横线划过,例如:题12345678910号选 AAAAAAAAAA择 BBBBBBBBBB答CCCCCCCCCC案DDDDDDDDDD1.数制转换 (35.75)10=()。A) (43.3)8B) (1

2、00011.11)2C) (0011 0101.0111 0101)余 3BCDD) (2F)162.下列电路中,那种电路输出端不可以并联使用()。A) 具有推拉式输出端的 TTL 门电路B) TTL OC 门电路C) TTL 三态门3.F (A, B,C,D)M (0,1,10,11,14,15)A)C)4.FA)说明: 1、除填空题、图解及特要求外一般不留答题空间。总印份(附答题纸页)5. 图 1.1 所示电路中各逻辑门均为TTL 门,则该电路的逻辑关系是()。图 1.1A)FABB)FABC)FABD)FAB6图 1.2 所示电路为 4 选 1 数据选择器构成的组合电路, 写出其最简与

3、-或式()。图 1.2A)FABCB)FABCC)FABCD)FABC7. 下列触发器中,具有约束方程的是()。A) 基本 RS 触发器B) 钟控 T 触发器C) 主从 JK 触发器D)下降沿 D 触发器8. 一个模值为 6 的计数器,状态转移图如图 1.3 所示,若初始状态为 000,则经过100 个 CP 脉冲后,其状态为 ()。000001011100110111图 1.3A) 000B) 001C) 110D) 1009. 在下列逻辑电路中 ,不是时序逻辑电路的是()。A) 计数器B)移位寄存器C)序列码产生器D)译码器10. 逻辑函数 F=A B C 和 G=ABC 满足关系 ( )

4、。A) Y1Y2B)Y1Y2C)Y1Y2D)Y1Y22装订试卷,考生答卷时不得拆开或在框外留写标记,否则按零分计。-线线-号-学-名-订订-姓-级-班-业-装装-专-共页第页二. 填空题(每空 2 分,共 20 分)1. 完成数制转换 (54)8=(_)2=(_)10=(_)8421BCD。2. 所示电路逻辑函数的最简与 - 或式为 _。图 2.13.逻辑函数的 YAB AC BC CD 最与 - 或式为 _。4.YAB C DE , 则 Y 的对偶式Y_,Y 的反函数(用反演规则)Y_5.移位寄存器可以用于脉冲节拍延迟,若给定移存脉冲的周期为0.1s ,如果要求输入信号延迟 2s 才到达输出

5、端输出,则移位寄存器至少应由_个 D 触发器构成。6. 图 2.2 所示为两个下降沿 JK 触发器构成的时序电路,请写出 Q1的状态转移方程_ 。电路输入信号 A 和 CP 的工作波形已给出,试分析在虚线处Q1=_。( 设电路初始状态为0)图 2.2说 明: 1、除填空题、图解及特要求外一般不留答题空间。总印份(附答题纸页)三.化简题(每题10 分,共 20 分)1用公式法将逻辑函数FACBDCDACDBCD 化简为最简与 - 或式。2. 用卡诺图法把逻辑函数F ( A, B, C, D )m(0,1,2,3,4,6,8,9,10,11 ,12,14) 化简成最简与 - 或式。四分析题( 10

6、 分)分析图 4 所示时序电路, 写出各个触发器的驱动方程, 状态转移方程, 绘制状态转移表和状态转移图,并说明该电路是否能够自启动。图 4. 设计一个组合电路,该电路有四个输入 (A ,B,C,D) 和一个输出 F。当四个输入的和为奇数时, F 输出 1。试用一片 8 选 1 数据选择器(见图 5)实现此电路。(10 分)图 52装订试卷,考生答卷时不得拆开或在框外留写标记,否则安零分计。-线线-号-学-订名订-姓-级-班-装业装-专-共页第页六. 用 74LS161 器件设计一个 M=6 的加法计数器,计数状态如图6 所示。( 10 分)Q3Q2Q1Q0111110101011111011011100图 6七. 图 7 所示为由移位寄存器74LS195 构成的计数器,试列出该电路的状态转移表、画出状态转移图、说明该电路的计数模值以及是否能自启动。 (10 分)1JKD0D1D2D3SH/LD74LS195CPCR Q0Q1Q2Q3Q31&图 774LS195 功能表说明: 1 、除填空题、图解及特要求外一般不留答题空间。总印份(附答题纸页)74LS161/160 的功能表及逻辑框图如下所示:8 选 1 数据选择器的功能表:4 选 1 数据选择器的功能表:输入输 出输入STA2A1A0YWSTA

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论