数字电路模拟题_第1页
数字电路模拟题_第2页
数字电路模拟题_第3页
数字电路模拟题_第4页
数字电路模拟题_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40一、 填空题1、 与非门的逻辑功能为 。2、 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。3、 三态门的“三态”指 , 和 。4、 逻辑代数的三个重要规则是 、 、 。5、 为了实现高的频率稳定度,常采用 振荡器;单稳态触发器受到外触发时进入 态6、 计数器按增减趋势分有 、 和 计数器。7、 一个触发器可以存放 位二进制数。8、 优先编码器的编码输出为 码,如编码输出A2A1A0=011,可知对输入的 进行编码。9、 逻辑函数的四种表示方法是

2、 、 、 、 。10、 移位寄存器的移位方式有 , 和 。11、 同步RS触发器中,R,S为 电平有效,基本RS触发器中R,S为 电平有效。12、 常见的脉冲产生电路有 13、 触发器有 个稳态,存储8位二进制信息要 个触发器。14、 常见的脉冲产生电路有 ,常见的脉冲整形电路有 、 。15、 数字电路按照是否有记忆功能通常可分为两类: 、 。16、 寄存器按照功能不同可分为两类: 寄存器和 寄存器。17、 逻辑函数F= 18、 触发器有两个互补的输出端Q、,定义触发器的1状态为 ,0状态为 ,可见触发器的状态指的是 端的状态。19、 一个触发器可以记忆 位二进制代码,四个触发器可以记忆 位二

3、进制代码。20、 主从JK触发器的特性方程 。21、 时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。22、 为了实现高的频率稳定度,常采用 振荡器;单稳态触发器受到外触发时进入 态。23、 触发器有 个稳态,存储8位二进制信息要 个触发器。24、 逻辑函数的化简有 , 两种方法。25、 组合逻辑电路没有 功能。26、 主从JK触发器的特性方程 ,D触发器的特性方程 。27、 数字电路中,常用的计数进制 , , , 。28、 逻辑函数的最简与或式的标准 , 。29、 触发器具有 功能,常用来保存 信息。30、 触发器的逻辑功能可以用 、 、 、 、来描述。31、 施密特

4、触发器主要是将变化缓慢的信号变换成 脉冲。32、 三态输出门能输出_、_、_。33、 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_逻辑赋值。一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为_。34、 555定时器的最基本应用有_、_、_。35、 计数器按进制不同分为_、_、_。36、 数制转换 (101011111)2=( )16( )8421BCD ,(3B)16=( )10( )8421BCD37、 Z=AB+AC的对偶式为( )。38、 JK触发器特征方程为 。39、 逻辑函数 F=AB+B(C+0) 的对偶式 F*= 。40、 数制转换(1)、(255)10=( )2=(

5、)16=( )8421BCD(2)、(3FF)16=( )2=( )10=( )8421BCD41、 在译码器、寄存器、全加器三者中,不是组合逻辑电路的是 。42、 对16个输入信号进行编码,至少需要 位二进制数码。43、 3位二进制计数器,最多能构成模值为 的计数器。44、 十进制计数器最高位输出的频率是输入CP脉冲频率的 倍。45、 数字信号只有 和 两种取值。46、 十进制123的二进制数是 ;八进制数是 ;十六进制数是 。47、 设JK触发器的起始状态Q=1若令J=1,K=0,则 。若令J=1,K=1,则 。48、 BCD七段翻译码器输入的是 位 码,输出有 个。49、 一个N进制计数

6、器也可以称为 分频器。50、 (406)10=( )8421BCD 51、 一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。52、 TTL集成JK触发器正常工作时,其和端应接 电平。53、 单稳态触发器有两个工作状态 和 ,其中 是暂时的。54、 根据逻辑功能的不同特点,数字电路可分为 和 两大类。它们的主要区别是: 。55、 一个8选1的数据选择器有 个数据输入端, 个地址输入端。二、选择题1、有八个触发器的二进制计数器,它们最多有( )种计数状态。A、8; B、16; C、256; D、642、下式中与非门表达式为( ),或门表达式为( )。 A、Y=A+B;B

7、、Y=AB;C、Y=;D、Y=3、十二进制加法计数器需要( )个触发器构成。A、8; B、16; C、4; D、34、逻辑电路如右图,函数式为( )。 A、F=+; B、F=+C; C、F=; D、F=A+5、逻辑函数F=AB+BC的最小项表达式为( ) A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m76、74LS138译码器有( ),74LS148编码器有( ) A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端。7、单稳态触发器的输出状态有( ) A、一个稳态、一个暂态

8、B、两个稳态 C、只有一个稳态 D、没有稳态8、卡诺图、表示的逻辑函数最简式分别为( )和( ) A、F=+ B、F=B+D C、F=BD+D、F=BD+9、逻辑电路如图,函数式为( )A、 F=+ B、 F=+ C、 F=+C D、 F=A+B C10、一位8421BCD码计数器至少需要 个触发器。A.3 B.4 C.5 D.1011、下列逻辑函数表达式中与F=A+B功能相同的是( ) A、 B、 C、 D、12、施密特触发器常用于( ) A、脉冲整形与变换 B、定时、延时 C、计数 D、寄存13、施密特触发器的输出状态有 A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态

9、14、一个8选1多路选择器,输入地址有 ,16选1多路选择器输入地址有 。 A、2位 B、3位 C、4位 D、8位15、同步计数器和异步计数器比较,同步计数器的显著优点是 。A A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。16、把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。D A.4 B.5 C.9 D.2017、下列逻辑电路中为时序逻辑电路的是 。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器18、在何种输入情况下,“与非”运算的结果是逻辑0。 A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是119、逻辑函数F= 。A

10、.B B.A C. D. 20、为实现将JK触发器转换为D触发器,应使 。A.J=D,K= B. K=D,J= C.J=K=D D.J=K=21、多谐振荡器可产生 。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波22、八路数据分配器,其地址输入端有 个。A.1 B.2 C.3 D.4 23、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。A.1 B.2 C.4 D.824、一个16选1多路选择器输入地址有 A、2位 B、3位 C、4位 D、8位25、当逻辑函数有n个变量时,共有 个变量取值组合? A. n B. 2n C. n2 D. 2n26、一位八进制数可以用( )位二

11、进制数来表示。A. 2 B. 3 C. D. 1627、对于D触发器,欲使Qn+1=Qn,应使输入D= 。A.0 B.1 C.Q D.28、N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N29、石英晶体多谐振荡器的突出优点是 。A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭30、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.5031、在下列逻辑电路中,不是组合逻辑电路的有 。A.译码器 B.编码器 C.全加器 D.寄存器32、在555定时器组成的三种电路中,能自动产生周期为T=0.7(R

12、1+2R2)C的脉冲信号的电路是( )。 A、多谐振荡器; B、单稳态触发器; C、施密特触发器; D、双稳态触发器33、在数字电路中,晶体管的工作状态为:( )A、饱和; B、放大; C、饱和或放大; D、饱和或截止34、下列逻辑代数运算错误的是:( )A、A+A=A; B、A=1; C、AA= A ; D、A+=135、以下各电路中,属于组合逻辑电路的是:( )A、定时器; B、译码器; C、寄存器; D、计数器36、下列函数中等于A的是:( )A、A+1; B、A(A+B); C、A+B; D、A+37、逻辑函数Y=AB+C+BC+BCDE 化简结果为:( )A、Y=AB+C+BC; B

13、、Y=AB+C; C、Y=AB+BC; D、Y=A+B+C38、一位十六进制数可以用( )位二进制数来表示。A. B. C. D. 1639、十进制数25用8421BCD码表示为( )。A.10 101 B.0010 0101 C.100101 D.1010140、相同为“0”不同为“1”它的逻辑关系是 ( )A、或逻辑 B、与逻辑 C、异或逻辑41、Y (A,B,C,)=m(0,1,2,3)逻辑函数的化简式 ( )A、Y=AB+BC+ABC B、Y=A+B C、Y=42、下列说法是正确的是 ( )A、异步计数器的计数脉冲只加到部分触发器上 B、异步计数器的计数脉冲同时加到所有触发器上 C、异

14、步计数器不需要计数脉冲的控制43、下列说法正确的是 ( )A、多谐振荡器有两个稳态 B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态44、下列说法正确的是 ( )A、 555定时器在工作时清零端应接高电平 B、555定时器在工作时清零端应接低电平C、555定时器没有清零端45、相同为“1”不同为“0”它的逻辑关系是 ( )A、或逻辑 B、与逻辑 C、同或逻辑46、Y (A,B,C,)=m(0,1,4,5)逻辑函数的化简式 ( )A、Y=AB+BC+ABC B、Y=A+B C、Y=47、A、Y= B、Y处于悬浮状态 C、 Y=48、用n位二进制代码对2n 个信号进行编码的电路是 (

15、 )A、二十进制编码器 B、二进制译码器 C、二进制编码器49、同步时序逻辑电路中,所有触发器的时钟脉冲是( )A、在同一个时钟脉冲的控制下 B、后一个触发器时钟脉冲是前一个触发器输出提供的。 C、时钟脉冲只加到部分触发器上。50、利用异步置数法获得N进制计数器时( )A、 应在输入第N个计数脉冲后,使计数器返回到初始的预置数状态 B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态51、有6个触发器的二进制计数器,它们最多有( )种计数状态。A、8 B、16 C、6452、施密特触发器主要是将变化缓慢的信号变换成(

16、)A、尖脉冲 B、正弦波 C、矩形波 53、同或运算的逻辑式是( )1)Y=AB 2)Y= 3)Y=AB54、用卡诺图化简逻辑函数时,8个相邻最小项合并,可以消去( )个变量。1)1 2)2 3)355、D触发器的逻辑功能有( )1)置0、置1 2)置0、置1 、保持 3)置0、置1 、保持、计数56、重叠律的基本公式是( )1)A+A=2A 2)A+A=A 3)A·A=A257、由四个触发器构成十进制计数器,其无效状态有( )1) 四个 2)五个 3)六个58、下列各式中的四变量A、B、C、D的最小项是: 。(A)ABCD (B)AB(C+D) (C)+B+C+ (D)A+B+C+

17、D59、Y=的反函数为 。 (A)= (B)= (C)= (D)=60、四个逻辑变量的取值组合共有 。 (A)8 (B)16(C)4 (D)1561、已知逻辑函数F(A,B)ABAB,使函数值为1的A,B取值组合是: 。 (A)00,11 (B)01,00 (C)01,10 (D)01,1162、离散的,不连续的信号,称为( )A、模拟信号 B、数字信号63、组合逻辑电路通常由( )组合而成。A、门电路 B、触发器 C、计数器64、十六路数据选择器的地址输入(选择控制)端有( )个A、16 B、2 C、4 D、864、一位8421BCD码译码器的数据输入线与译码输出线的组合是( )A、4:6

18、B、1:10 C、4:10 D、2:465、 能实现脉冲延时的电路是( )A、多谐振荡器 B、单稳态触发器 C、施密特触发器66、8线3线优先编码器的输入为 ,当优先级别最高的有效时,其输出 的值是( ) A、111 B、010 C、000 D、10167、JK触发器在CP作用下,若状态必须发生翻转,则应使( )A、J=K=0 B、J=K=1 C、J=O,K=168、有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )A、10110110110010000000 B、1011010100100001000069、有一位二进制数码需要暂时

19、存放起来,应选用( )A、触发器 B、2选1数据选择器 C、全加器70、以下电路中可以实现“线与”功能的有 。A. TTL与非门 B.三态输出门 C.OC门71、一个 4 位移位寄存器可以构成最长计数器的长度是 。 A.8 B.12 C.15 D.16 三、判断题1、逻辑变量的取值,比0大。 ( )2、时序电路的输出状态仅与此刻输入变量有关。 ( )3、RS触发器的输出状态Q N+1与原输出状态Q N无关。 ( )4、JK触发器的 J=K=1 变成 T 触发器。 ( )5、优先编码只对优先级别高的信息进行编码。 ( )6、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )7、对

20、于JK触发器J=K=1时,输出翻转。 ( )8、一个存储单元可存1位2进制数。 ( )9、同一CP控制各触发器的计数器称为异步计数器。 ( )10、函数式F=ABC+AB+AC= (3、5、6、7) ( )11、计数器随CP到来计数增加的称加计数器。 ( )12、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )13、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。 ( )14、三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )15、与非门的逻辑功能是:有0出1,全1出0。 ( )16、 格雷码具有任何相邻码只有一位码元不同的特性。 ( )17、 一般TTL门

21、电路的输出端可以直接相连,实现线与。 ( )18、 D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能( )19、 单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。( )20、 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( )21、 异或函数与同或函数在逻辑上互为反函数。 ( )22、 RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )23、 石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。( )24、 时序电路不含有记忆功能的器件。 ( )25、 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定

22、而是立刻变为0状态。( )26、 Y=A的反函数是+B+C。 ( )27、 用二进制代码表示某一信息称为编码,反之,把二进制代码所表示的信息翻译出来称为译码。 ( )28、 五变量的逻辑函数有32个最小项。 ( )29、 多谐振荡器的输出信号的周期与阻容元件的参数成正比。( )30、 异步时序电路的各级触发器类型不同。 ( )31、 计数器的模是指构成计数器的触发器的个数。 ( )32、 A+AB=A+B ( )33、 当输入9个信号时,需要3位的二进制代码输出。 ( )34、 单稳态触发器它有一个稳态和一个暂稳态。 ( )35、 施密特触发器有两个稳态。 ( )36、 多谐振荡器有两个稳态。

23、 ( )37、 D/A转换器是将模拟量转换成数字量。 ( )38、 A/D转换器是将数字量转换成模拟量。 ( )39、 所有的触发器都存在空翻现象。 ( )40、 A+1=A ( )41、 当输入19个信号时,需要4位的二进制代码输出。 ( )42、 单稳态触发器输出脉冲宽度取决于R、C的值。 ( )43、 在同步时序逻辑电路中如果由于某种原因而进入无效状态时,只要继续输入CP脉冲,电路便会自动回到有效状态,该电路不能够自启动。 ( )44、 设计100进制的计数器,至少需要5个JK触发器。 ( )45、 单稳态触发器可用于延时。 ( )46、 三变量逻辑函数的最小项最多有6个。 ( ) 47

24、、 移位寄存器不能存放数码,只能对数据进行移位操作。 ( )48、 施密特触发器常用于脉冲整形与变换。 ( )49、 同一CP控制各触发器的计数器称为异步计数器。 ( )50、 构成一个五进制计数器最少需要5个触发器。 ( )51、 1个触发器可以存放1位二进制数。 ( )52、 计数器的模是指对输入的计数脉冲的个数。 ( )53、 JK触发器 的输入端 J 悬空,则相当于 J = 0。 ( )54、 与非门可以用作反相器。 ( )55、 寄存器是组合逻辑器件。 ( )56、 寄存器要存放n位二进制数码时,需要个触发器。 ( )57、 3位二进制计数器可以构成模值为的计数器。 ( )58、 十

25、进制计数器最高位输出的周期是输入CP脉冲周期的10倍。 ( )59、 JK触发器在CP作用下,若J=K=1,其状态保持不变。 ( )60、 要对16个输入信号进行编码,至少需要4位二进制码。 ( )61、 组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。 ( )62、 石英晶体振荡器的振荡频率取决于石英晶体的固有频率。 ( )63、 八路数据分配器的地址输入(选择控制)端有8个。 ( )64、 CMOS 电路比 TTL 电路功耗大。 ( )四、数制转化1. (11110.11)2=( )102. (100011.011 )2=( )8 = ( )163. (374.51)10=( ) 84

26、21BCD4. (1100011.011)2=( )16=( )8 5. (100001)2= ( )106. (156)10=( )2=( )8421BCD7. (11110.110)2=( )10=( )8 8. ( 10010011 )8421BCD=( )109. (45.378)10=( )210. (0.742)10 =( ) 211. (11001.01 )2=( ) 1012. (6DE.C8)16 =( ) 2 = ( ) 813. (10010011)8421NCD=( ) 1014. (11001011.101) 2=( ) 8=( ) 16=( ) 1015. (111

27、000 ) 8421BCD=( ) 1016. (45.378 ) 10= ( ) 217. (45C) 16=( ) 2=( ) 8=( ) 1018. (74 ) 10=( ) 2=( ) 8421BCD19. (156)10=( )2=( )8=( )1620. (111000.11)2=( )10=( )821. (256)10= ( )2=( )8=( )1622. (111010.11)2=( )10=( )823. (1111)2=( )10 24. (253)8=( )2 =( )1625. (20)10=( )2= ( ) 826. (11110.11)2=( )1027.

28、(100011.011 )2=( )8 = ( )1628. (374.51)10=( ) 8421BCD五、逻辑函数化简1、F= A(B+) +(+C)+ BCDE+(D+E)F2、F= m(1,3,8,9,10,11,14,15)3、F=AD+C+B+A(B+)+BC+ ADE4、F= (1、3,8,9,10,11,14,15)5、F=A(B+)+(+C)+BCDE+(D+E)F6、F= m (0,1,2,3,4,6,7,8,9, 10,11, 14)7、最简“与或”式:F=A+ BD+DCE + D8、用卡诺图化简下列逻辑函数成为最简“与或”式:F(A,B,C,D)=m(0,1,4,9,

29、12,13)+d(2,3,6,7,8,10、11、14)9、F=10、Y=A+BCD +D+ A+BD11、F=+AB12、Y=A+BD +BC+BD13、14、Y(A,B,C)=m(0,1,2,3,4,6,8,9,10,11,14)15、16、Y(A,B,C,)=m(0,1,2,3,5,6,7,9,10,11,14)17、Y=AB+ACD+BCD+ 18、Y=C+AB+B19、20、Y(A,B,C,D)=m(2,6,7,8,9,10,11,13,14,15)21、用卡诺图化简,写出最简与或式:F(A、B、C、D)=m(0,1,4,7,8,19,13)+(2,5,8,12,15)22、六、分析

30、题1.八路数据选择器构成的电路如图所示, A 2 、 A 1 、 A 0 为地址输入端,根据图中对 D 0 D 7 的设置,写出该电路所实现函数 Y 的表达式。 2.如图所示为利用74LS161的同步置数功能构成的计数器分析:(1)当D3D2D1D0=0000时为几进制计数器?(2)当D3D2D1D0=0001时为几进制计数器?3.分析右图8选1数据选择器的构成电路,写出其逻辑表达式。(5分) 4.试用74LS138和适当门电路实现逻辑函数L(A、B、C)=(0、2、3、4、7)5.分别用方程式、状态转换图表示如图所示电路的功能。6 、设计一个故障显示电路,要求:(1)两台电机同时工作时F1 灯亮(2)两台电机都有故障时F2 灯亮(3)其中一台电机有故障时F3 灯亮。7、试分析下图为几进制计数器8.用八选一选择器设计一个组合逻辑电路,起输出逻辑表达式为。Y=A+B +9.用74LS161构成七进制计数器。 74LS161功能表CRLDCTPCTTCPD0D1D2D3Q0Q1Q2Q3LXXXXXXXXL L L LHLXXD0D1D2D3D0 D1 D2 D3HHHHXXXX计 数HHLXXXXXX保 持HHXLXXXXX保 持10.写出图中所示组合电路输出函数F的表达式,列出真值表,分析逻辑功能。11.分析下图时序电路的逻辑功能,写出电路驱动方程、状态方程,画出状

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论