计算机控制系统课程设计_第1页
计算机控制系统课程设计_第2页
计算机控制系统课程设计_第3页
计算机控制系统课程设计_第4页
计算机控制系统课程设计_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.题目背景与意义22设计题目介绍22.1基本要求22.2发挥部分23系统总体框架34系统硬件设计 34.1单片机最小系统设计 34.1.1 AT89C52的主要工作特性 34.1.2管脚说明44.1.3 AT89C51的最小电路 54.2 A/D转换器设计64.2.1 内部结构64.2.2 引脚功能64.2.3 ADC0808与单片机连接的电路设计 74.3 D/A转换器设计74.3.1 DAC0830的主要工作特性74.3.2 引脚功能84.3.3DAC0830与单片机连接的电路设计 84.4显示装置94.4.1 LM032L的管脚功能94.4.2 显示器与 8031电路的连接设计 104

2、.5外部键盘114.6声光报警电路114.7上位机通讯114.7.1设计原理124.7.2 上位机通信的的实现 124.8基于AT98C51单片机的总系统仿真图 135. 系统软件设计 146. 结论14参考文献: 141. 题目背景与意义计算机控制系统 是一门技术性、 应用性很强的学科, 实验课教环节是它的一个极为 重要的环节。不论是硬件扩展、接口应用还是编程方法、程序调试,都离不开实验课教学。 如果不在切实认真地抓好学生的实践技能的锻炼上下功夫, 单凭课堂理论课学习, 势必出现 理论与实践脱节,学习与应用脱节的局面。计算机控制系统 课程设计的目的就是让同学们在理论学习的基础上, 通过完成一

3、个 涉及MCS-51单片机A/D 和 D/A多种资源应用并具有综合功能的小系统目标板的设计与编 程应用, 使学生不但能够将课堂上学到的理论知识与实际应用结合起来, 而且能够对电子电 路、电子元器件、等方面的知识进一步加深认识,同时在系统设计、软件编程、相关仪器设 备的使用技能等方面得到较全面的锻炼和提高。2 设计题目介绍设计一个基于单片机的具有 A/D 和 D/A 功能的信号测控装置。要求该信号 测控装置能够接入典型传感器、变送器信号,同时可输出标准电压 /电流信号 并满足抗干扰、通用性、安全性、性价比等原则性要求。标准电压/电流信号此处定为:05V/420mA (020mA2.1 基本要求1

4、) 充分理解题目要求,确定方案。2) 合理选择器件型号。3) 用 1 号图纸 1 张或者采用 Protel 软件画出电原理图。4) 用 1 号图纸 1 张画出软件结构框图。5) 写出设计报告,对课程设计成品的功能进行介绍及主要部分进行分析与 说明。6) 每天写出工作进程日记。2.2 发挥部分1)可将系统扩展为多路。可在此系统中扩展键盘、显示(LCD/LED、与上位机通讯功能。2)完成以上基本设计部分之后,可以运用Protues仿真软件对设计结果进行相应 的编程和仿真,调试测控系统并观察其运行结果(可以分部分完成)。3系统总体框架AC083C辅出74LS373AT89C51LED品丿p及卄围宅弗

5、与MAX药2光报雪图1总体框图4系统硬件设计4.1单片机最小系统设计A T89C51是一种带4K字节FLASH存储器(的低电压、高性能 CMOS位微处 理器,俗称单片机。由于将多功能8位CPI和闪速存储器组合在单个芯片中,ATMEL 的AT89C51是一种高效微控制器。AT89C5仲片机为很多嵌入式控制系统提供了 一种灵活性高且价廉的方案。4.1.1 AT89C52的主要工作特性与MCS-51兼容 4K字节可编程FLASH存储器寿命:1000写/擦循环数据保留时间:10年全静态工作:0Hz-24MHz三级程序存储器锁定 128X 8位内部RAM 32可编程I/O线两个16位定时器/计数器 5个

6、中断源可编程串行通道低功耗的闲置和掉电模式片内振荡器和时钟电路4.1.2管脚说明VCC供电电压。GND接地。P0 口: P0 口为一个8位漏级开路双向I/O 口,每脚可吸收8TTL门电流。当 P0 口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储 器,它可以被定义为数据/地址的低八位。在FIASH编程时,P0 口作为原码输入 口,当FIASH进行校验时,P0输出原码,此时P0外部必须接上拉电阻。P1 口: P1 口是一个内部提供上拉电阻的 8位双向I/O 口,P1 口缓冲器能接 收输出4TTL门电流。P1 口管脚写入1后,被内部上拉为高,可用作输入,P1 口被外部下拉为低电

7、平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1 口作为低八位地址接收。P2 口: P2 口为一个内部上拉电阻的8位双向I/O 口,P2 口缓冲器可接收, 输出4个TTL门电流,当P2 口被写“T时,其管脚被内部上拉电阻拉高,且作 为输入。并因此作为输入时,P2 口的管脚被外部拉低,将输出电流。这是由于 内部上拉的缘故。P2 口当用于外部程序存储器或16位地址外部数据存储器进行 存取时,P2 口输出地址的高八位。在给出地址“ 1”时,它利用内部上拉优势, 当对外部八位地址数据存储器进行读写时,P2 口输出其特殊功能寄存器的内容。 P2 口在FLASHS程和校验时接收高八

8、位地址信号和控制信号。P3 口: P3 口管脚是8个带内部上拉电阻的双向I/O 口,可接收输出4个TTL 门电流。当P3 口写入“ 1”后,它们被内部上拉为高电平,并用作输入。作为输 入,由于外部下拉为低电平,P3 口将输出电流(ILL )这是由于上拉的缘故。P3 口也可作为AT89C51的一些特殊功能口,如下表所示:口管脚备选功能P3.0 RXD (串行输入口)P3.1 TXD (串行输出口)P3.2 /INT0 (外部中断0)P3.3 /INT1 (外部中断1)P3.4 T0 (计时器0外部输入)P3.5 T1 (计时器1外部输入)P3.6 /WR (外部数据存储器写选通)P3.7 /RD

9、 (外部数据存储器读选通)P3 口同时为闪烁编程和编程校验接收一些控制信号。RST复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。ALE/PROG当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的 低位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时, 将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时,ALE 只有在执行MOV,MOV指令是ALE才起作用。另外,该引脚被略微拉高。

10、如果 微处理器在外部执行状态ALE禁止,置位无效。/PSEN外部程序存储器的选通信号。在由外部程序存储器取指期间,每个 机器周期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的 /PSEN信 号将不出现。/EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH, 不管是否有内部程序存储器。注意加密方式 1时,/EA将内部锁定为RESET当 /EA端保持高电平时,此间内部程序存储器。在FLASHS程期间,此引脚也用于施加12V编程电源(VPP。XTAL1反向振荡放大器的输入及内部时钟工作电路的输入。XTAL2来自反向振荡器的输出4.1.3 AT89C51的

11、最小电路o O-| 店席HI.DffiiwniHl INIXTPvuawnffrFZ3W11*LI=EAF逐1HIZT«15-咖i Pii.iiirailTD忸P13fHE1£pi-smF1BF17P3MO鑒卄BIU图2 AT89C51最小电路图4.2 A/D转换器设计ADC0808是采样分辨率为8位的、以逐次逼近原理进行模/数转换的器件。 其内部有一个8通道多路开关,它可以根据地址码锁存译码后的信号,只选通 8 路模拟输入信号中的一个进行 A/D转换。4.2.1内部结构ADC0808是 CMO单片型逐次逼近式A/D转换器,它有8路模拟开关、地址锁 存与译码器、比较器、8位

12、开关树型A/D转换器。图3 ADC0808内部结构EU urDCEEHEDtXIM0CLOCK <-IN1START -IM2IM3EOC -IM4IM5OLT1 -IPJ6OLT2 -IM7OLT3 -CUT4 -ADDACL-:-AD日0L心-ADD C01G7 -ALE-VREF(*)'REFR)0E -ADC0808图4 ADC0808弓I脚结构图121$Il J21卫WWF卫uF4.2.2 引脚功能ADC0808芯片有28条引脚,采用双列直插式封装,如图4所示。各引脚功能 如下:15和2628 (IN0IN7): 8路模拟量输入端。8、14、15和1721: 8位数字量

13、输出端。22 (ALE :地址锁存允许信号,输入,高电平有效。6 (START: A/D转换启动脉冲输入端,输入一个正脉冲(至少100 ns宽)使其启动(脉冲上升沿使0809复位,下降沿启动A/D转换)。7 (EOC : A/D转换结束信号,输出,当A/D转换结束时,此端输出一个高 电平(转换期间一直为低电平)。9 (OE :数据输出允许信号,输入,高电平有效。当A/D转换结束时,此端输入一个高电平,才能打开输出三态门,输出数字量。10 (CLK :时钟脉冲输入端。要求时钟频率不高于640KHZ12 (VREF( +)和16 (VREF(-):参考电压输入端11 (Vcc):主电源输入端。13

14、(GND :地。2325 (ADDA ADDB ADDC: 3位地址输入线,用于选通 8路模拟输入中 的一路。4.2.3 ADC0808与单片机连接的电路设计ADC0808!过中断方式与AT89C51单片机的硬件接口电路如图 5所示(为了 提高单片机CPU的利用率一般采用中断法)图5 ADC0808中断方式 AT89C51单片机的硬件接口电路4.3 D/A转换器设计DAC0830是8分辨率的D/A转换集成芯片。与微处理器完全兼容。这个DA芯片以其价格低廉、接口简单、转换控制容易等优点,在单片机应用系统中得到 广泛的应用。D/A转换器由8位输入锁存器、8位DAC寄存器、8位D/A转换电 路及转换

15、控制电路构成。4.3.1 DAC0830的主要工作特性分辨率为8位;电流稳定时间1us;可单缓冲、双缓冲或直接数字输入;只需在满量程下调整其线性度;单一电源供电(+5V+15V;低功耗,20mW/432 引脚功能D1旷D17: 8位数据输入线,TTL电平,有效时间应大于90ns(否则锁存器 的数据会出错); ILE :数据锁存允许控制信号输入线,高电平有效; CS片选信号输入线(选通数据锁存器),低电平有效; WR1数据锁存器写选通输入线,负脉冲(脉宽应大于 500ns)有效。由 ILE、CS WR的逻辑组合产生LE1,当LE1为高电平时,数据锁存器状态随输入 数据线变换,LE1的负跳变时将输

16、入数据锁存;XFER数据传输控制信号输入线,低电平有效,负脉冲(脉宽应大于500ns) 有效; WR2 DAC寄存器选通输入线,负脉冲(脉宽应大于500ns)有效。由WR2 XFEF的逻辑组合产生LE2,当LE2为高电平时,DAC寄存器的输出随寄存器的输 入而变化,LE2的负跳变时将数据锁存器的内容打入 DAC寄存器并开始D/A转换。 IOUT1:电流输出端1,其值随DAC寄存器的内容线性变化; IOUT2:电流输出端2,其值与IOUT1值之和为一常数; Rfb :反馈信号输入线,改变Rfb端外接电阻值可调整转换满量程精度; Vcc :电源输入端,Vcc的范围为+5V+15V VREF基准电压

17、输入线,VREF的范围为-10V+10V; AGND模拟信号地; DGND数字信号地。U8丄234567g10CSVCCWR1IL=(BYWY2)GNDDI3XFERDI2DI4DI1DI5DI0DIGVREFDI7RFEIOUT2GNDIOUT1DACU830_13112017 花图6 DAC0830引脚4.3.3DAC0830与单片机连接的电路设计DAC083C与单片机连接如图7所示图7DAC0830与单片机连接的电路4.4显示装置由于LCD液晶显示器具有功耗低、体积小、重量轻、超薄等诸多其他显示器 无法比拟的优点,已广泛应用于各种智能型仪表和低功耗电子产品中。4.4.1 LM032L的管

18、脚功能1602字符型LCD通常有14条引脚线或16条引脚线的LCD多出来的2条线 是背光电源线VCC(15脚)和地线GND(16脚),其控制原理与14脚的LCD完全一 样LCD1:R dLU>5 匚B 壬口 L 茫磴哺卫匸匸> > > 虫.LL 山 L1 口 O O 口 口巴口I +h p卜°|匚甘图8 LM032L管脚图引脚符号功能说明1VSS一般接地2VDD接电源(+5V)3V0液晶显示器对比度调整端,接正电源时对比度最弱,接地电源时对比度最高(对比度过高时会产生鬼影”,使用时可以通过一个10K的电位器调整对比度)。4RSRS为寄存器选择,高电平 1时选择

19、数据寄存器、低电平 0时 选择指令寄存器。5R/WR/W为读写信号线,高电平(1)时进行读操作,低电平(0)时进行写操作。6二E(或EN)端为使能(enable)端,下降沿使能。7DB0底4位二态、 双向数据总线 0位(最低位)8DB1底4位二态、双向数据总线 1位9DB2底4位二态、 双向数据总线 2位10DB3底4位二态、 双向数据总线 3位11DB4咼4位二态、 双向数据总线 4位12DB5咼4位二态、 双向数据总线 5位13DB6咼4位二态、 双向数据总线 6位14DB7咼4位二态、 双向数据总线 7位(最咼位)(也是busy flag )表1 LM03L管脚表442显示器与8031电

20、路的连接设计J.CK1KC.图9显示器连线图4.5外部键盘键盘在单片机应用系统中能实现向单片机输入数据、传送命令等功能,是人 工干预单片机的主要手段。这里我使用独立式键盘电路,独立键盘:编程简单。所用键盘是一种常开型按钮开关, 常态时,键盘的两个触点处于断开状态; 按下 时,两个触点闭合。通过按键在常态与被按下时的通断, 操作人员就可以通过键 盘向微控制系统输入数据或者控制命令等,从而实现简单的人机通信。图10连接原理图图11实际连接图其中,S2是用于进入键盘调节模式和退出键盘调节模式;S3是用于增加上限值;S4用于减小上限值;S5用于增加下限值;S6用于减小下限值。4.6声光报警电路当传感器

21、所采集的信息通过单片机处理,如果超过设置的上限值或低于下限值时,蜂鸣器进行报警,红灯亮起。其电路图如图12所示。1-1&in6UZ1 可 USER图12声光报警电路图4.7上位机通讯MCS-51单片机有一个可编程的串行接口,它是一个全双工的通信端口,可 以同时接收和发送数据。串行通信接口的优点在于使用较少的传输线即可完成数 据的传输。4.7.1设计原理RS-232C是异步通信中应用最广的标准串行接口,它定义了数据终端设备和数据通信设备之间的串行接口标准。目前,PC机都配有标准的RS-232接口,RS-232标准规定了 25针连接器, 但在实际应用中并不一定用到 RS-232的全部信号线,所以,PC机配置的都是9 针“D”型连接器。下图为RS-232的“D”型9针插头的引脚定义。图13 “D”型9针插头引脚定义9个引脚的功能见表2引脚号符号方向功能1DCD输入数据载体检测2TXD输出发送数据3RXD输入接收数据4DTR输出数据终端准备好5GND信号地6DSR输入数据通信设备准备好7RTS输出请求发送8CTS输入清除发送9RI输入振铃指示表2 9针MAX-232接口引脚图4.7.2上位机通信的的实现这里我使用 MAX232实现TTL/RS-232之间的电平转换,图 13是MAX232与0832和C0NN-D9的连接电路巴匚阳 叩卿 F?;ri.i

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论