定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS19_第1页
定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS19_第2页
定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS19_第3页
定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS19_第4页
定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS19_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子课程设计报告发射器控制器指导教师2010年 10月 10日课程设计目的描述及要求 设计总框图 各单元电路的设计方案及原理说明四、元件型号芯片介绍 五、系统总体电路图2八、调试步骤和测试结果七、总结1. 课程设计目的:设计一个采用中小规模集成电路构成的电子秒表2. 课程设计题目的描述和要求设计一个采用中小规模集成电路构成的电子秒表,具体指标如下:1. 准确计时,计数分辨率为1S。2. 秒表由2位数码管显示,计时周期为60S,显示满刻度为59S。3. 课程设计报告内容根据设计任务要求,电子秒表的工作原理框图如图1所示。主要包括三大部 分:脉冲信号发生器倒计时器时间显示器。由定时器NE555构成

2、的多谐振荡 器产生秒脉冲,两块74LS192芯片级联成60进制倒计时器,计时器输出的数据 通过译码器和数码管显示出来。(1)总方框图3.各单元电路的设计方案及原理说明3.1秒脉冲系统所需要的秒脉冲由定时器 NE555所构成的多谐振荡器提供,多谐振荡 器如图1 1 (a)所示,图中NE555外引线排列如图1 1 (b)所示。其中1脚 是电路地GND ; 8脚是正电源端Ucc,工作电压范围为518V; 2脚是低触发端 TR; 3脚是输出端OUT; 4脚是主复位端R; 5脚是控制电压端Uc; 6脚是高触 发端TH ; 7脚放电端DISC。R1、R2和C为定时电阻和电容,C1为电压控制端 稳定电容。在

3、信号的输出端产生矩形脉冲,其振荡频率为f=1.44/( R1+2R2)C。3.2倒计时器集成电路555倒计时器由两位4位十进制可逆同步计数器门构成。其组成如图所示,其中 74LS192是上升沿触发,CPU为加计数时钟输 入端;CPD为减计数时钟输入端;LD为异步预置端,低有效;CR为异步清零 端,高有效;CO为进位输出端,当1001后输出低电平;BO为借位输出端,当 0000后输出低电平;D3D2D1D0为数据预置端;Q3Q2Q1Q0为数据输出端。倒 计时器初始状态为01100000,当输入一个脉冲,计时器就会减一。低位的状态 是V0000时,再来一个脉冲,BO端就会由1 0,这是高位的CPD

4、端由0 高位因得到一个上升沿,从而触发,进行减 高低位的状态都为DcD_HE0时,它们的 计时器状态变为01100000 0(双时钟)74LS192、非门和或1运算。低位的状态变为1001。 LD端就会接低电平,从而进行异步置数。 秒脉冲再来就怒重复以上操作1o当 DCD HEX012VCCVCC5VGND5VVCCR21815M?R1C25M?21476258U14VCCRST OUT 3DISTHRTRI417203.3时间显示器时间显示器由译码器两片半导体数码管构成。此半导体数码管为带小数点(DP)的七段数码管,分为共阴和共阳型。共阴型数码管的COM端接低电平,共阳型的则接高电平。元件型

5、号元器件清单相关芯片、元器件主要用途数量74LS192十进制可逆加减计数器274LS04非门174LS20与门1数码显示管显示数值2电阻、电容降压、分压,滤波等等电阻:15M Q 1个 5M Q 1 个电容:1nf1 个1nf1 个芯片介绍74LS192主要电特性的典型值型号fcPd74LS19232MHZ95MW74LS192的清除端是异步的。当清除端(MR)为高电平时,不管时钟端(CPD、 CPu)状态如何,即可完成清除功能。74LS192的预置是异步的。当置入控制端(TL)为低电平时,不管时钟 CP的状态如何,输出端(QOQ3)即可预置成 与数据输入端(POP3相一致的状态。74LS19

6、2的计数是同步的,靠CPD、CPu同时加在4个触发器上而实现。在 CPD、CPu上升沿作用下QOQ3同时变化,从而消除了异步计数器中出现的计 数尖峰。当进行加计数或减计数时可分别利用CPD或CPu,此时另一个时钟应为高电平。当计数上溢出时,进位输出端(TCU)输出一个低电平脉冲,其宽度 为CPu低电平部分的低电平脉冲;当计数下溢出时,错位输出端(TCD)输出一个低电平脉冲,其宽度为 CPD低电平部分的低电平脉冲。当把了 CD和了 Cu分别连接后一级的CPD、CPu,即可进行级联。逻辑图如图 3.1所示。B10 9图3.174LS192逻辑图引出端符号见表3.2所示。表3.2 74LS192引出

7、端符号TCd错位输出端(低电平有效)TCu进位输出端(低电平有效)CPD减计数时钟输入端(上升沿有效)CPu加计数时钟输入端(上升沿有效)MR异步清除端PO P3并行数据输入端PL异步并行置入控制端(低电平有效)毫秒信号产生电路NE555定时叽曰途广泛的多功能电路。利用闭合回路的反馈作用可以产生自激振荡。 迟时间短, 门电 极短, 几十 获得 荡频 的,而 节。在 电路 得较 率,而J、CTH)(IK)一务片353器疋种电路结构简单、使用方便灵活、用 TTL电路延 难以控制频率。电路接入 RC回路有助于获得较低的振荡频率,由于 路的作用时间 TTL电路自有 纳秒,所以想 稍低一些的振 率式很困

8、难 且频率不易调 电路中接入RC 可以有助于获 低的振荡频 且通过改变R, C的数值可以很容易实现对频率的调节。振荡电路是数字秒表的核心部分,电容充放电的速度决定了电路的振荡频率 R 1 .R 2 .C 决定了多谐振荡器的周期, 即决定了形成的方波的频率利用闭合回路中的负反馈作用可以产生自激振荡,利用闭合回路中的延迟负反馈作用也能产生自激振荡,只要负反馈作用足够强。为了得到频率更加准确的频率信号,加入了电容和电阻。(4)系统总体电路图XEHDCDDAO_RLCD2y1SL4z1UDQDCQCBQBAQALNWOD JPU:OBOC*4431DNGd4u sl7CAYAYAY VAYAYAYGD

9、NGDNG tzNclno5 ml02Fn11cno08ccvprM5 2cccvPTMbldngkvdo2sl4Att21uAcOB 31oc21DNG2UzgoDPUdaolRb26ccvXEH DCD4Uccv(5)调试的步骤和方法:1 .脉冲信号发生器的安装调试在安装元件之前,尤其要注意元件的8脚接电源1脚接地。检查正确无误后, 入电源,3口出测试点接示波器检验方波信号是否正常。2 .倒计时器调试注意8脚接地16脚接电源74LS04和74LS20也要接电源和地将上述各部分电路调节器试好后,将整个系统连接起来进行通调。(6)最终的测试结果 倒计时显示从59到0,成功 总结在调试过程中出现

10、的问题,以及解决的方法。电路接好后数码管不亮注意数码管COM 口接地 确认芯片74LS192电源,数码管不跳确认74LS192接电源的线是否全连。 总结本次试验设计让我感受到了倒计时器的这部分知识有了比较深刻的理解,时也出现了很多问题,让我认识到实践是检验真理的唯一标准。明明仿真时候很顺,自己动手缺错误百出,有个错误连线我检查到第三遍才检查出来。主要原因是我们没有经常动手设计过电路,还有资料的查找也是一大难题,这就要求我们 在以后的学习中,应该注意到这一点,更重要的是我们要学会把从书本中学到的 知识和实际的电路联系起来。通过本次课程设计,巩固了我们学习过的专业知识, 也使我们把理论与实践从真正意义上相结合了起来;考验了我们借助互联网络搜 集、查阅相关文献资料,和组织材料的综合能力;从中可以自我测验,认识到自 己哪方面有欠缺、不足,以便于在日后的学习中得以改进、提高;通过使用 multisimlO.O ;让我们更好的了解了电路设计,也了解到

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论