组成第九讲--存储器组织_第1页
组成第九讲--存储器组织_第2页
组成第九讲--存储器组织_第3页
组成第九讲--存储器组织_第4页
组成第九讲--存储器组织_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1个存储器的芯片的容量是有限的,它在字数或字长方面与实际存储器的要求都有很大差距,所以需要在字向和位向进行扩充才能满足需要。(1) 位扩展(并联ram组织)位扩展指的是用多个存储器器件对字长进行扩充。位扩展的连接方式是将多片存储器的地址、片选CS、读写控制端R/W相应并联,数据端分别引出。 计算机组成原理河北经贸大学信息技术学院(2) 字扩展(串联ram组织)字扩展指的是增加存储器中字的数量。静态存储器进行字扩展时,将各芯片的地址线、数据线、读写控制线相应并联,而由片选信号来区分各芯片的地址范围。 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河

2、北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院(3) 字位扩展实际存储器往往需要字向和位向同时扩充。一个存储器的容量为MN位,若使用LK位存储器芯片,那么,这个存储器共需要M/LN/K个存储器芯片。一个小容量存储器与CPU的连接方式如图所示。 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院地址复用的ram组织大规模集成电路技术使得一个芯片能够集成更多的存储单元,地址线也随之增加,为保持封装芯片外体积不变,可以不增加地址引脚,采用地址码分两次送入的结构,即地址复用。 计算机组成原理河北经贸大学信息技术学院 计

3、算机组成原理河北经贸大学信息技术学院并行主存系统并行主存系统提高了存储信息位的能力,加速了从主存读出信息到cpu的平均速度,有益于解决主存和cpu之间的速度差别。 计算机组成原理河北经贸大学信息技术学院并行主存系统分为单体多字方式单体多字方式和多多体并行方式体并行方式。当并行的存储器共用一套地址寄存器和译码电路时称之为单体多字形式。 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院4.9 多体交叉存储器4.9.1 编址方式计算机中大容量的主存,可由多个存储体组成,每个体都具有自己的读写线路、地址寄存器和数据寄存器,称为“存储模块”。这种多模块存储器可以实现重叠与交叉存取。如果在M个模块上交叉编址(M=2m),则称为模M交叉编址。通常采用的编址方式如图所示。设存储器包括M个模块,每个模块的容量为L,各存储模块进行低位交叉编址,连续的地址分布在相邻的模块中。第i个模块Mi的地址编号应按下式给出:M j+i其中,j=0,1,2,L-1;i=0,1,2,M-1 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院 计算机组成原理河北经贸大学信息技术学院多体交叉存储器的分时工作原理两种方法:1)分时读取2)同时读取,分时传送 计算机组

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论