数字电路期末复习题及答案6页_第1页
数字电路期末复习题及答案6页_第2页
数字电路期末复习题及答案6页_第3页
数字电路期末复习题及答案6页_第4页
数字电路期末复习题及答案6页_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电路期末复习题及答案一、填空题1、数字信号的特点是在 时间 上和 幅值 上都是断续变化的,其高电平和低电平常用 1 和 0 来表示。2、分析数字电路的主要工具是 逻辑代数 ,数字电路又称作 逻辑电路 。3、逻辑代数又称为 布尔 代数。最基本的逻辑关系有 与 、 或 、 非 三种。常用的几种导出的逻辑运算为 与非 或非 与或非 同或 异或 。4、逻辑函数的常用表示方法有 逻辑表达式 真值表 逻辑图。5、逻辑函数F=+A+B+C+D= 1 。6、逻辑函数F= 0 。7、OC门称为 集电极开路 门,多个OC门输出端并联到一起可实现 线与功能。8、TTL与非门电压传输特性曲线分为 饱和 区、转折

2、区、 线性 区、 截止区。9、触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。10、一个基本RS触发器在正常工作时,它的约束条件是+=1,则它不允许输入= 0 且= 0 的信号。11、一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 RS=0 。12、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为 主从 式或 边沿 式的触发器不会出现这种现象。13、施密特触发器具有 回差 现象,又称 电压滞后 特性;单稳触发器最重 要的参数为 脉宽 。14、半导体数码显示器的内部接法有两种形式:共 阴 接法和共 阳 接法。15、对于共阳

3、接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。16、寄存器按照功能不同可分为两类: 移位 寄存器和 数码 寄存器。17、时序逻辑电路按照其触发器是否有统一的时钟控制分为 同步 时序电路和 异步 时序电路。二、选择题1、一位十六进制数可以用 C 位二进制数来表示。A. B. C. D. 162、十进制数25用8421BCD码表示为 B 。A.10 101 B.0010 0101 C.100101 D.101013、以下表达式中符合逻辑运算法则的是 D 。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=14、当逻辑函数有n个变量时,共有 D 个变量

4、取值组合? A. n B. 2n C. n2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。 D A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是16、N个触发器可以构成能寄存 B 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N7、一个触发器可记录一位二进制代码,它有 C 个稳态。A.0 B.1 C.2 D.3 E.48、存储8位二进制信息要 D 个触发器。A.2 B.3 C.4 D.89、对于D触发器,欲使Qn+1=Qn,应使输入D= C 。A.0 B.1 C.Q D.10、多谐振荡器可产生 B 。A.正弦波 B.矩形脉冲 C.三角波 D.锯

5、齿波11、石英晶体多谐振荡器的突出优点是 C 。A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭12、若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。 A.5 B.6 C.10 D.5013、一个16选一的数据选择器,其地址输入(选择控制输入)端有 C 个。 A.1 B.2 C.4 D.1614、一个8选一数据选择器的数据输入端有 E 个。A.1 B.2 C.3 D.4 E.815、用四选一数据选择器实现函数Y=,应使 A 。A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3

6、=016、同步计数器和异步计数器比较,同步计数器的显著优点是 A 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。17、把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。 A.4 B.5 C.9 D.2018、N个触发器可以构成最大计数长度(进制数)为 D 的计数器。 A.N B.2N C.N2 D.2N19、一位8421BCD码计数器至少需要 B 个触发器。A.3 B.4 C.5 D.1020、用二进制码表示指定离散电平的过程称为 D 。A.采样 B.量化 C.保持 D.编码21、以下四种转换器, A 是A/D转换器且转换速度最高。A.并联比较型 B

7、.逐次逼近型 C.双积分型 D.施密特触发器三、判断题1、方波的占空比为0.5。( )2.、8421码1001比0001大。( × )3、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )4、若两个函数具有相同的真值表,则两个逻辑函数必然相等。( )。5、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( × )6、TTL与非门的多余输入端可以接固定高电平。( )7、当TTL与非门的输入端悬空时相当于输入为逻辑1。( )8、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( )9、三态门的三种状态分别为:高电平、低电平、不高不低的电压

8、。(× )10、TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( )11、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(×)12、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。()13、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。()14、对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(× )15、施密特触发器有两个稳态。()16、施密特触发器的正向阈值电压一定大于负向阈值电压。()17、编码与译码是互逆的过程。()18、二进制译码器相当于是一个最小项发生器,便于实现组合逻

9、辑电路。()19、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。()20、同步时序电路由组合电路和存储器两部分组成。( )21、组合电路不含有记忆功能的器件。( )22、时序电路不含有记忆功能的器件。( )四、计算题1、用真值表证明。解: 做真值表AB0000011110111100通过真值表对应输入变量相同时,输出2、利用卡诺图化简表达式。(要求先列真值表,再用卡诺图化简)解:可以先列真值表ABCY00000011010101111001101111011110卡诺图 BCA000111100011111101则:3、对应画出信号波形经过与非门后的波形图Y。输入波形图A为其中与非门一端固定输入“1”,另一端输入信号A &1AY解:输入波形图输出波形图4、已知某组合

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论