数字电子技术基础(宁改娣)5集成触发器_第1页
数字电子技术基础(宁改娣)5集成触发器_第2页
数字电子技术基础(宁改娣)5集成触发器_第3页
数字电子技术基础(宁改娣)5集成触发器_第4页
数字电子技术基础(宁改娣)5集成触发器_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、5集成触发器5.1教学要求本章介绍了常用触发器,首先介绍触发器的基本工作原理,然后介绍不同电路结构 和逻辑功能的儿种触发器的动作特点以及描述触发器功能的方法,最后简单介绍集成触 发器的应用。各知识点的教学要求如表5.1所示。表5.1.1第5章教学耍求知识点教学要求熟练学握正确理解i般了解基本概念触发器的特点v触发器的分类v触发器的描述方法状态转换表、特征方程、 状态转换图、波形图各种触发器的逻辑功能rs触发器vd触发器v丿k触发器v7触发器v功能特点v触发器的电路结构基本触发器v同步触发器v主从触发器v边沿触发器v触发器的触发方式高(低)电平触发、上(下)降沿触发v触发器的应用防抖动开关、寄存

2、器、移位寄存器v5.2基本概念与分析的依据5.2.1基本概念在数字系统和计算机中,常常需要具有记忆功能的单元来保持数值或运算结果。能 够存储一位二值信息的记忆单元电路称为触发器(简称为ff)。在门电路的基础上引入适当的反馈就可以构成各种触发器,它们是时序逻辑电路的基木单元电路。1. 触发器的基本特点(1)触发器有两种能保持的稳定状态,分别表示二进制数0和1或逻辑0和逻辑1;(2)在适当的触发信号作用下,触发器可从一种稳定状态转变为另一种稳定状态; 当触发信号消失后,触发器能保持现有状态不变。2. 触发器的分类根据电路结构的不同,触发器可分为基本触发器、同步触发器、主从触发器、边沿 触发器等。根

3、据控制方式不同(即信号的输入方式以及触发器状态随输入信号变化的规 律不同)触发器可分为直接触发器、同步触发器、主从触发器和边沿触发器。按逻辑功 能又可分为rs触发器、d触发器、丿k触发器、7触发器等儿种类型。5.2.2触发器的描述方法触发器是时序逻辑电路的基木单元,用前而组合逻辑电路的描述方法已经不能用来 描述它们的逻辑功能。触发器的工作状态一般可用状态转换表、状态方程、状态转换图 和工作波形图等方法描述。通常把触发器翻转前的状态称现态,用0表示;把在时钟脉冲cp作用下,触发 器翻转后的状态称次态,用0旳表示。cpsr00+1说明00xxxx0101保持原状态不变110000010110100

4、i01101111000111严111101*-*不允许状态11111表521同步rs触发器的状态转换表1. 状态转换表触发器的次态0出不仅与当时的输入 信号有关,而且还与原来的状态q"有关。 如果将0也当作一个输入变量,可以列出 次态0旳与输入信号和q”的真值表,这种 表称为状态转换真值表(简称状态转换表)。 表5.2.1即是根据这种关系列岀的同步rs 触发器的状态转换表,其中x表示任意值(0 或1), 1*表示不允许状态。2. 特征方程(次态方程)由表5.2.1的逻辑关系,画触发器的次态卡诺图如521。次态卡诺图是将触发器现 态0和输入信号作为逻辑变量,触发器的次态0旳作为逻辑函

5、数所画的卡诺图。触发 器不允许状态可作为无关项处理。在次态卡诺图上,对次态逻辑函数式化简,得到的最简逻辑式称为触发器的特征方 程或次态方程。该方程反映了触发器次态0旳与输入信号和现态0z间的逻辑关系。图521同步rs触发器的次态卡诺图同步rs触发器的特征方程如下rq,+i= s+r q1丫rs=o (约束条件)由于rs触发器有约束条件,特征方程以方程组形式给岀。3. 状态转换图状态转换图也可形象地说明触发器如何从现态转换到次态。根据表521可以画出 rs触发器的状态转换图,如图5.2.2所示。图中两个圆圈中的0和1分别表示触发器的 两个稳定状态,用箭头表示状态转换的方向,箭头旁注明r和s的值表

6、示转换条件。s=xr=0图5.2.2同步rs触发器的状态转换图4.波形图触发器的工作状态还可用工作波形图来描述触发器的工作波形如图523所示。图5.2.3丿k触发器的工作波形图触发器的各种描述方法之间可以互相转换,这里就不详细讨论了。523各种类型触发器的逻辑功能1.基本rs触发器用两个与非门如图5.2.4(a)交叉反馈连接,就可构成的基本rs触发器。触发器有 两个互补的输出端q和。当(2=1、0=0时,触发器为1状态;当2=0. 0=1时, 称触发器为0状态。触发器的两个输入信号标为斥和rs触发器符号见图5.2.4(b)。 由图5.2.4(a)及与非门的逻辑关系可知当s =0, r=1时,触

7、发器被置1,即"i, (?=0;当5=1,尺=0时,触发器被清0,即0=0,。=1;当5=1,斥=1时,触发器的状态不变,即触发器具有保持功能。(a)(b)(c)图5.2.4基本rs触发器(a)逻辑电路图 (b)国标符号 (c)国外流行符号当斤=0, g=0时,触发器两个输出都为1,不再是互补关系,且在输入低电平信 号同时消失后,触发器的状态为0还是为1不确定。因此,在正常工作时,不允许输入 斥和g同时为0,即要求输入信号遵守 + 5=1的约束条件。根据以上分析,可将斤称为清o(rcsct)信号,g称为置l(sct)信号。由于基本rs触发器的输入信号直接控制其输出状态,故它乂称为直接

8、置1(置位)、 清0(复位)触发器,其触发方式为直接触发方式。表5.2.2是基本rs触发器的状态转换真值表,它描述了触发器的输出与输入的逻 辑关系。基本rs触发器的工作波形见图525。r sq状态说明0 0r输入信号同时消失后状态不定0 10置01 01置11 1q保持原状态不变表5.2.2基本rs触发器状态转换表5 nnrn一i i 11 : :图5.2.5基木rs触发器的工作波形用两个或非门交义反馈也能构成基木rs触发器,但触发器的输入信号r和s为高 电平有效。基木触发器无时钟控制输入,是异步触发器。2.同步触发器在实际数字电路中,一般要求多个触发器在一个共同的时钟脉冲cp作用下有节拍 地

9、同步工作。图5.2.6同步rs触发器图5.2.6是同步rs触发器逻辑图,图中当cp=o时, 与非门被封锁,此时不论输入信号r、s如何变化,q、 都不变;只有当时,与非门开启,r、s信号 才能使触发器翻转,改变其状态。如在rs触发器的输入增加一个非门,令s = d、r = 则约束条件r s=o可自动满足。这种触发器称为同步d触发器。d触发器的 次态0旳随输入d的状态而定,故常用来锁存数据,d锁存器的名称由此而来。在同步rs触发器的输入增加两个与门和两条反馈线,令s = jq. r = kq,约束 条件也可自动满足,就构成同步丿k触发器。将同步丿k触发器两个输入端连接到一起,作为一个输入端,标为7

10、;就构成同步 卩触发器。由它的特性方程qw二t& +亍q” =tq, t = 0时,q,l+l = qn t,触发 器的状态不变。t = 1时,q,t+ = 则构成翻转触发器。为区别于厂触发器,将t恒为 1的t触发器称为厂触发器。显然,每来一个cp脉冲,该触发器的状态变换一次。t '触发器输出信号的频率是cp脉冲频率的一半,故它是一种二分频电路。各种同步式触发器的国标符号、特性方程和状态转换图见表523。表5.2.3同步触发器功能览表类型电路符号特性方程状态转换图rs彳0rqfl+=s + rqn l sr = or=0, s=s=o 貿0 丫产 xr='、一 q5=0

11、, r=表5.2.3屮同步触发器的电路符号是国标符号,图中各信号输入端名前的1和时钟 输入端名c1表示:只有在信号输入为1时,cp脉冲的高电平才能使触发器置1或清0。5.2.3触发器的电路结构1. 基本触发器用两个门交义反馈连接就可构成基木rs触 发器如图5.2.7所示。该触发器只有2个输入信号, s是直接置1(置位)信号,r是直接清0(复位)。 其输出状态由输入信号直接控制。基木触发器无 时钟控制输入,是一种异步触发器。2. 同步触发器图5.2.7基木rs触发器逻辑电路图在实际数字电路屮,一般要求多个触发器在一个共同的时钟脉冲cp作用下有节拍 地同步工作。这种有时钟输入的触发器称为同步触发器

12、。其特点是:只有当时蚀脉冲到 来时,输入信号才能决定触发器的状态;无时蚀脉冲时,输入信号不起作用,触发器状 态保持不变。3.主从触发器同步触发器在cc1期间,输入信号都能影响触发器的输出状态,这种触发方式称 为电平触发方式。这种触发方式可能使触发器在一个cp脉冲期间发生多次翻转,这种 现象称为'空翻为防止空翻,一般要对cp持续时间作严格规定或对电路结构进行 改进。主从触发器从结构上防止了空翻,它由主触发器和从触发器两部分构成。图5.2.8(a) 是主从丿k触发器逻辑图。sgbkr图5.2.8主从jk触发器(a)逻辑图 (b)国标符号由图可知,当cp=1, cp = o时,ffa的状态由

13、丿和k输入端信号决定,在此期 间ffb被乔封锁保持不变(锁定)。当cp=o,乔=1时,丿和k端的信号变化不起作 用,ffa保持不变,ffb的状态取决于ffa的状态,即从触发器ffb与主触发器ffa状 态一致。整个触发器的翻转分两步完成,最后的输出q(2b)是由cp=o到来时主触发 器的状态确定的,从而克服了空翻。图5.2.8(b)的国标符号中,“1 ”号表示延迟输出, 即cp = o以后触发器输岀状态才改变。主从触发器虽然防止了空翻现象,但在cp=1整个期间主触发器都可接受输入信 号。由于q和o接回到输入门上,所以在q"=o时,主触发器只能接受置1输入信号, 在0= 1时,主触发器只

14、能接受清0输入信号。结果在cp=1期间,主触发器只能翻 转一次,即所谓一次翻转问题。因此,在使用主从结构触发器时必须注意:只有在cp=1 的全部时间内,输入信号始终未变的条件下,才能用cp下降沿到达时的输入信号决定 触发器的次态。4. 边沿触发器边沿触发器次态仅取决于cp上升沿(或下降沿)到达时刻输入信号的状态,而在 有效触发沿z前和之后输入信号变化对触发器状态均无影响,从而克服了空翻,增强了 抗干扰能力并提高了触发器的可靠性,此种触发器称为边沿触发器。例如,维持阻塞型d触发器就是在同步d触发cs1d>c1crsdcprq图5.2.9上升沿触发的d触发器符号器的基础上增加维持线和阻塞线,

15、当cp从0变为1上升时,触发器的状态由此时d的 状态决定。此后,由于维持线和阻塞线的作用,d再变化已无法使触发器翻转,因而这 种触发器也称为上升沿触发的边沿触发器。上升沿触发器的逻辑符号图见529,图中 cp端的'>'符号表示边沿触发;§和艮表示异步置1和清0端。图5.2.10给出了在时钟脉冲cp和输入信号d的作用下q的变化波形。由图可见,在cpr】时刻cp脉冲上升沿到来时,£>= 1,因此, ° yhojj|!q翻转为1状态;在下一个cp上升沿到来之1 j j j前,无论d如何变化,q状态保持不变。第2 q 1 j | | 个脉冲上升

16、沿到来的b时刻,d的状态为0,触发器也翻转为0。如此下去,在cp脉冲上升沿图521°维持阻塞型d触发器t作波形 到来时,q随d的取值而翻转。5.2.4触发器的触发方式和脉冲工作特性按触发方式,触发器的触发方式可分为:电平触发(又分为高、低电平触发)和边 沿触发(又分为上升沿、下降沿触发)。图5.2.11给出了不同的时蚀脉冲cp触发方式 的触发器电路符号图。(a)上升沿触发(b)(c)(d)图5.2.11不同触发方式触发器的符号图(b)下降沿触发 (c)高电平触发(d)低电平触发另外,为了正确地使用触发器,除了学握其逻辑功能以外,还须了解触发器的脉冲 工作特性。由于实际集成触发器器件屮

17、每个门都有一定的传输时间,为了得到稳定的输 出,输入信号必须保持一定的时间,因此,输入信号的频率是有限的。这点决定了器件 的工作频率,也即器件的动态参数。5.3基本概念自检题与典型题举例5.3.1基本概念自检题1. 选择填空题(以下每小题后均给岀了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)(1) 两个与非门构成的基本rs触发器,当q=l、0=0时,两个输入信号用=1和5 = lo触发器的输出q会o(a)变为0(b)保持1不变(c)保持0不变(d)无法确定(2) 同步rs触发器的两个输入信号rs为00,要使它的输出从0变成1,它的rs应为o(a) 00(b)01(c) 10(d)

18、 11(3) 基本rs触发器的输入直接控制其输出状态,所以它不能被称为触发器。(a)直接置1、清0 (b)直接置位、复位(c)同步 (d)异步 如果把d触发器的输出反馈连接到输入d,它输出q的脉冲波形的频率为cp脉冲频率/的(a)二倍频(b)不变(c)四分频 (d)二分频cp ii一iiili i i j-tqi-i in=l i 1 1 i !o_l_lli i 厂illi1i图531某触发器波形图(5) 某触发器的2个输入x】、&和输出q的波形如图5.3.1所示,试判断它是触发器。(a)基本 rs jk (c) rs (d) d(6) 要使丿k触发器的输出q从1变成0,它的输入信号

19、丿k应为o(a) 00(b)01(c) 10(d)无法确定(7) 如果把触发器的jk输入端接到一起,该触发器就转换成触发器。(a)d (b)t (c) rs (d)l(8) 如果触发器的次态仅取决于cp时输入信号的状态,就可以克服空翻。(a) ± (下)沿 (b)高电平(c)低电平(d)无法确定(9) 主从丿k触发器q的状态是在时钟脉冲cp发生变化。(a)上升沿 (b)下降沿 (c)高电平 (d)低电平(10) 维持阻塞型d触发器的状态由cp 时d的状态决定。(a)上升沿 (b)下降沿 (c)高电平 (d)低电平(11) 某触发器的状态是在cp的下降沿发生变化,它的电路符号应为图5.

20、3.2不同触发方式的触发器符号图(12) 三态寄存器的信号无效时,寄存器输出为高阻状态。(a)异步清零(b)输入使能 (c)cp(d)输出使能【答案】(l)(b); (2) (c); (3)(c); (4) (d); (5)(b); (6) (b); (7) (b); (8) (a); (9) (b); (10)(a); (11)(b); (12)(d)o2. 填空题(请在空格中填上合适的词语,将题中的论述补充完整)(1) 组合电路的基本单元是,时序电路的基本单元是o(2) 触发器有两种状态,在适当的作用下,触发器可从一种稳定状态转变为另一种稳定状态。(3) 同步rs触发器的特征方程屮约束条件

21、rs=0,所以它的输入信号不能同时为(4) 同步触发器一般可用、等方法描述。(5) 触发器按逻辑功能可分为、4种最常用的触发器。(6) 与时钟同步工作的触发器称为触发器。(7) 丿k触发器的特性方程为o(8) 同步触发器在一个cp脉冲高电平期间发生多次翻转,称为o(9) 在时钟脉冲cp=1期间,主从丿k触发器屮主触发器状态只能变化一次的现彖被称为o(10) 维持阻塞d触发器的状态由cp上升沿d的状态决定,所以它是o(11) 教材屮介绍了两种可防止空翻的触发器是和o(12) 利用串行输入、并行输出的移位寄存器可以方便的实现o【答案】(1)逻辑门、触发器;(2)稳定、触发信号;(3)1; (4)状

22、态转换表、状态 方程、状态转换图和工作波形图;(5)rs、d、jk、t; (6)同步;(7)旷= +斤0; 空翻;(9) 一次翻转;(10)边沿触发器;(11)主从触发器、边沿触发器;(12)串并 转换。5.3.2典型题举例图5.3.1例5.1电路图即触发器具有保持功能。例5.1两个ttl或非门组成图5.3.1所示电路,分析电 路的功能,并在输入信号rs各种输入组合下,分析电路输出 的状态。解本题的目的是练习分析基本rsff的工作原理。由图5.3.1和或非门的逻辑关系可知当5 = 0, r=时, 电路被清0,即0 = 0, 0=1;当5=1, /? = 0时,电路被置 1,即0=1, 0=0;

23、当s = 0, /? = 0时,电路保持状态不变,在正常工作时,不允许输入端r和s同时为1,即要求输入信号遵守rs = 0的约束条件。根据以上分析,该电路实现了一个基木rs触发器功能。例5.2试填写表5.3.1所列四种触发器的激励表(即触发器从现态0转换到次态 0旳时,其输入必须满足的条件。解木题的目的是熟悉触发器的激励表。由四种触发器的状态转换图上容易得到 激励表如表5.3所示。农5.3.1触发器的激励农0旷1srj kdt000x0 x0001101 x111001x 10111x0x 010例5.3 d触发器如图5.3.2(a)所示。在图3.3.2(b)cp、d的输入条件下,画出q的 波

24、形,设q的初始状态为0。解q的波形见图5.3.2 (b)oqi'ii'q(b)图5.3.2例5.3题、解电路图和波形图例5.41 jk ff组成图5.3.3(a)电路。试分析电路的逻辑功能,已知电路cp和a 的输入波形如图5.3.3所示。设q输出初态为0,画出q的波形。图5.3.3例5.4题屯路图和题、解波形图解本题的目的是练习触发器间的功能转换。本题电路把丿kff的k接到了 q端, 把丿=a、k=q带入丿kff的特性方程,有qn+i = jq+ kqn = aq显然,当a=1时,电路为t'触发器;当a = 0时,gn+1 = 0 ,输入信号a相当同 步清零信号。画11

25、1 q的波形如图5.3.3所示。例5.5在不增加其它门电路的条件下,将丿k、£和t触发器适当连接,构成二 分频电路,并画出它们的电路图。解本题的冃的是练习利用常用触发器构成二分频电路。把en+1=与各触发器q(b)(c)例5.6分析由jkff组成图5.3.5电路的逻 辑功能,写出电路的状态方程,并画出状态转换图。解根据电路,将戶x和k = x代入丿kff的xq的特性方程比较,有丿 kff:q,l+ = jq"+ kqn t令丿=k= 1 ,旷=&。dff:q,l+ = d ,令 d = q,tff:q“+i =砂+初,令丁= 1 ,旷=歹0画出它们的二分频电路图如图

26、5.3.4所示。特征方程,可得电路的状态方程q,l+l = xq + xqn = xcp图5.3.5例5.6题图显然,电路实现了一个dff。它的状态转换图见图5.3.6。x=1x=0图5.3.6例5.6解状态转换图例5.7试分析如图5.3.7所示维持阻塞边沿d触发器的工作原理。解本题目的是分析维持阻塞边沿d触发器的工作原理,不属于基本要求内容。 电路中兀和瓦接至基本rs触发器的输入端,它们分别是异步清零和置1信号。d触 发器正常工作时,它们均加入高电平,此时电路工作过程分析如下(1) cp=0时,与非门g3和g4被封锁,其输出此时触发器的状态保持不变。同时,由于幺至a和©至©

27、;的反馈信号1将这两个门打开,可接收输入信(2) 当cp由0变1时,与非门g3和g4打开,它们的输出03和04的状态由g5 和g6当时的输出状态决定。qy=q5=d,qa=qf3=d.由基木rs触发器的逻辑功能 可知,此时触发器翻转q=d°(3) 触发器翻转后,在cp=1期间,g?和g4的输出和0的状态是互补的,即 必定有一个是0。若为0,则经g?输岀至输入的反馈线将g5封锁,即封锁了 d通往基本rs触发器的路径。该反馈线起到使触发器维持在0状态和阻止触发器变为1状 态的作用,故该线称为置0维持线、置1阻塞线。同理可分析当为0时的情况。综上所述,该触发器是在cp上跳沿前接受输入信号,

28、上跳沿时触发翻转,上跳沿 后输入信号d即被封锁,所以称为边沿触发器。例5.8主从丿k触发器和维持阻塞d触发器的输入波形见图5.3.8(a)和(b)所示。j j11_1ik lj i-l设q初始状态为0,画出q的波形。d _rijlt-(b)图5.3.8例5.8题波形图解木题的目的是熟悉主从jk触发器和维持阻塞d触发器的触发特性,练习画出 q的波形图。主从丿k触发器的输出是从触发器的输出。当cp脉冲从高电平变为低电平时,从 触发器随主触发器状态翻转。维持阻塞型d触发器上升沿触发的边沿触发器。当cp从低电平变为高电平时,触 发器的状态由此时d的状态决定。两种触发器输出信号q的波形见图5.3.9(a

29、)和(b)所示。cpjkq(a)图5.3.9例5.8解波形图例59移位寄存器的逻辑结构图如图5.3.10(a)示。cp和d)的输入波形见图5.3.1001qi (b)图5.3.10例5.9题电路图和波形图图5311例5.9解波形图例5.10试分析电路逻辑功能,画出工作波形cpcoqi解木题的目的是熟悉移位寄存器的电路结 构、练习画出它的工作波形图。在时钟脉冲cp上 升沿作用下,移位寄存器的数据相继向右移动,即 由d()f q()f。画出03q()的波形如图5311所示。图5312例5.10题逻辑图ct_n_n_n_n_图5.3.13例5.10解工作波形图解1木题各触发器的时钟cp()=cp,

30、cp = 2()o cp下跳沿到达时,触发器翻转。显然,电 路实现了 2位二进制(4进制)异步加法计数器,图 5.3.13是其工作波形图。5.4课后习题及其解答541思考题5触发器如何分类?答根据电路结构的不同、控制方式不同和逻辑功能分类。5.2触发器有哪些类型?答根据电路结构的不同,触发器可分为基本触发器、同步触发器、主从触发器、 边沿触发器等。根据控制方式不同(即信号的输入方式以及触发器状态随输入信号变化的规律不 同)触发器可分为直接触发器、同步触发器、主从触发器和边沿触发器。按逻辑功能又可分为rs触发器、d触发器、丿k触发器、丁触发器等儿种类型。5.3为避免由于干扰引起的误触发,应选用哪

31、种类型的触发器?答边沿触发器。5.4触发时钟脉冲的最高频率与何因素有关?答与触发器的结构、类型有关。维持阻塞触发器和主从触发器结构不同,其内 部门数、信号建立时间、门的延时不同决定了触发时蚀脉冲的最高频率。5.5什么是触发器的不定状态?如何避免不定状态的出现?答基本rs触发器中,当斥=0, g=0时,触发器两个输出端都为1,不再是互补 关系,且在输入低电平信号同时消失后,触发器的状态为0还是为1不确定。此称为触 发器的不定状态。在正常工作时,不允许输入端习和f同时为0,即要求输入信号遵守 斤+g=l的约束条件。可通过控制r、s输入信号或选用其它无约束条件的触发器。5.6什么是触发器的空翻现彖?如何避免空翻?答同步触发器在cp=1期间,输入信号都能影响触发器的输出状态。这种触发方 式(称电平触发方式)中,在一个cp脉冲期间触发器发生两次或两次以上翻转的现象 称为空翻。在数字电路屮,为保证电路稳定可靠地工作,要求一个cp脉冲期间,触发 器只能动作一次。为防止空翻,须对cp持续时间有严格规定或对电路结构进行改进, 如采用主从结构触发器或边沿d触发器等可克服空翻。5.4.2习题5.1根据图题5.1中输入信号&

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论