桂电二院八院数电复习资料_第1页
桂电二院八院数电复习资料_第2页
桂电二院八院数电复习资料_第3页
桂电二院八院数电复习资料_第4页
桂电二院八院数电复习资料_第5页
已阅读5页,还剩59页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 桂林电子科技大学 数 字 电 路 详细复习资料 八 院 第一部分:基本要求和基本概念第一章 半导体器件的基本知识一,基本要求1, 了解半导体PN结的形成及特性,了解半导体二极管的开关特性及钳位作用。2,了解半导体三极管的输入特性和输出特性,熟悉半导体三极管共发射极电路的三个工作区的条件及特点,掌握三极管开关电路分析的基本方法。3,了解绝缘栅场效应管(MOS)的结构、符号、工作原理及特性。二,基本概念1,按导电率可以把材料分为导体、绝缘体和半导体。2,半导体中有空穴和自由电子两种载流子。3,纯净半导体称为本征半导体。4,P型半导体中的多数载流子是空穴;少数载流子是自由电子。5,N型半导体中的多

2、数载流子是自由电子;少数载流子是空穴。6,PN结是一个二极管,它具有单项导电性。7,二极管电容由结电容和扩散电容构成。8,二极管的截止条件是VD0.5V,导通条件是VD0.7V。9,三极管的截止条件是VBE0.5V,截止的特点是Ib=Ic0;饱和条件是Ib(EC-Vces)/(·RC),饱和的特点是VBE0.7V,VCE=VCES0.3V。第二章 门电路一,基本要求1,熟悉分立元件“与”“或”“非”“与非”“或非”门电路的工作原理、逻辑符号和功能。2,熟悉TTL集成与非门的结构、工作原理及外部特性,熟悉OC门三态门和异或门的功能及主要用途,掌握各种门电路输出波形的画法。2,熟悉PMO

3、S门NMOS门和CMOS门的结构和工作原理,熟悉CMOS门的外部特性及主要特点,掌握MOS门电路的逻辑功能的分析方法。二,基本概念1,门是实现一些基本逻辑关系的电路。2,三种基本逻辑是与、或、非。 3,与门是实现与逻辑关系的电路;或门是实现或逻辑关系的电路;非门是实现非逻辑关系的电路。4,按集成度可以把集成电路分为小规模(SSI)中规模(MSI)大规模(LSI)和超大规模(VLSI)集成电路。5,仅有一种载流子参与导电的器件叫单极型器件;有两种载流子参与导电的器件叫双极型器件。单极型集成电路主要有PMOS、NMOS和CMOS器件;双极型集成电路主要有TTL、HTL、ECL和IIL器件。6,TT

4、L门电路的低电平噪声容限为VNL=VOFF-VIL;高电平噪声容限为VNH=VIH-VON。7,直接把两个门的输出连在一起实现“与”逻辑关系的接法叫线与;集电极开路门可以实现线与;普通TTL门不能实现线与。8,三态输出门的输出端可以出现高电平、底电平和高阻三种状态。9,三态门 的主要用途是可以实现用一条导线(总线)轮流传送几个不同的数据或控制信号。10,用工作速度来评价集成电路,速度快的集成电路依次为ECLTTLCMOS。11,用抗干扰能力来评价集成电路,抗干扰强的集成电路依次为CMOSTTLECL。12,CMOS门电路的输入阻抗很高,所以静态功耗很小,但由于存在输入电容,所以随着输入信号频率

5、的增加,功耗也会增加。第三章 逻辑代数基础一,基本要求1,熟悉逻辑代数的基本运算、基本公式和常用公式,掌握逻辑函数的表示方法真值表、逻辑函数表达式、卡诺图和逻辑图。公式简化时常用的的基本公式和常用公式有(要记住):1)2) (德.摩根定律)3)4)5) 2,掌握逻辑函数的公式简化法和卡诺图简化法,掌握具有约束的逻辑函数的化简方法。二,基本概念1,逻辑代数的四种表示方法是真值表、函数表达式、卡诺图和逻辑图。2,逻辑变量和函数只有0和1两种取值,而且它们只是表示两种不同的逻辑状态。3,逻辑代数只有“与”“或”“非”三种基本逻辑运算。4,描述逻辑函数各个变量取值组合和函数值对应关系的表格叫真值表。5

6、,用与、或、非等运算表示函数中各个变量之间描述逻辑关系的代数式叫函数表达式。6,逻辑函数表达式的标准形式有标准与或式即最小项表达式和标准或与式即最大项表达式。7,逻辑函数的简化方法有代数法即公式法和图形法即卡诺图法。8,最简与或式是指乘积项数最少,乘积项中的变量个数最少的与或式。9,约束项是不会出现的变量取值组合,其值总是等于0。10,约束条件是由约束项加起来构成的逻辑表达式,是一个值恒为0的条件等式。第四章 组合逻辑电路一,基本要求1,了解组合逻辑电路的特点,掌握组合逻辑电路的分析方法和设计方法。2,熟悉编码器、译码器、比较器、全加器、多路选择器等数字集成电路的功能和用途,重点掌握全加器电路

7、的分析和设计。3,掌握译码器和多路选择器的扩展方法及用它们实现组合逻辑电路的方法。4,了解只读存储器(ROM)和可编程逻辑阵列(PLA)的结构,工作原理及用途。二,基本概念1,按逻辑功能的特点,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。2,组合逻辑电路的特点是任何时刻输出信号的稳态值仅决定于该时刻各个输入信号取值组合。3,用文字、符号或者数码表示特定对象的过程,叫做编码。4,用二进制代码表示有关对象的过程叫二进制编码; n位二进制编码器有2n个输入,有n个输出。5,将十进制数的十个数字编成二进制代码的过程叫二十进制编码,简称为BCD编码。6,在几个信号同时输入时,只对优先级别最高的进行

8、编码叫优先编码。7,把代码的特定含义“翻译”出来的过程叫译码;n位二进制译码器有n个输入,有2n个输出,工作时译码器只有一个输出有效。8,两个一位二进制数相加叫做半加。两个同位的加和来自底位的进位三者相加叫做全加。9,从若干输入数据中选择一路作为输出叫多路选择器。10,当输入信号改变状态时,输出端可能出现虚假过渡干扰脉冲的现象叫竞争冒险。第五章 触发器一,基本要求1,熟悉触发器的结构特点及主要用途,熟悉基本RS触发器、钟控RS触发器、D触发器、JK触发器、T触发器、T触发器的基本结构和基本功能,掌握触发器时序图的画法。2,熟悉主从JK触发器、维持阻塞和边沿JK触发器等集成触发器时钟特性,了解触

9、发器的转换方法,了解触发器的主要技术指标。二,基本概念1,具有两个稳定状态并能接收、保持和输出送来的信号的电路叫触发器。2,一级触发器可以记忆一位二进制信息,一位二进制信息有0和1两种状态。3,主从结构的触发器主要用来解决直接控制问题。4,集成触发器有主从结构、边沿结构和维持阻塞三种结构。5,触发器功能的表示方法有特性表、特性方程、状态图和时序图。6,主从结构的JK触发器存在一次变化问题。 第六章 时序逻辑电路一,基本要求1,了解时序逻辑电路的结构和特点,掌握时序逻辑电路的分析方法。2,熟悉计数器的分类,掌握计数器的分析方法,熟悉常用集成计数器的功能和使用方法。3,熟悉寄存器和移存器的结构、工

10、作原理和主要用途。4,了解顺序脉冲发生器电路的结构和工作原理。5,了解随机存储器(RAM)的结构、工作原理及主要用途。6,了解一般同步时序电路的设计方法,掌握同步计数器电路的设计方法。二,基本概念1,任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫时序逻辑电路。2,时序逻辑电路由组合逻辑电路和存储电路两部分组成。3,时序逻辑电路的功能表示方法有逻辑方程式、状态表、状态图和时序图。4,时序逻辑电路按触发器时钟端的连接方式不同可以分为同步时序逻辑电路和异步时序逻辑电路两类。5,用来暂时存放数据和指令的器件叫寄存器。6,N级环形计数器的计数长度是N;N级扭环形计数器的计数长

11、度是2×N;N级最大长度移存型计数器的计数长度是2n-1。7,随机存储器(RAM)的典型结构包括地址译码器、存储矩阵和读写控制器。第八章 脉冲波形的产生和整形一,基本要求1,了解TTL与非门震荡器、RC环行振荡器和石英晶体振荡器的电路结构、工作原理和主要技术参数。2,解TTL和CMOS施密特触发器的电路结构、工作原理和主要技术参数。3,了解TTL和CMOS单稳态触发器的电路结构、工作原理和主要技术参数。4,熟悉555集成定时器的电路结构和工作原理,掌握用555定时器构成多谐振荡器、施密特触发器和单稳态触发器电路的方法及其主要技术参数的估算方法。二,基本概念1,脉冲电路主要有多谐振荡器

12、、施密特触发器和单稳态触发器。2,多谐振荡器是脉冲产生电路;施密特触发器和单稳态触发器是脉冲整形电路。3,石英晶体多谐振荡器可以产生频率稳定度很高的时钟脉冲。4,施密特触发器的回差的功能是抗干扰。5,单稳态触发器具有一个稳态和一个暂稳态。第八章 数模和模数转换一,基本要求1,了解D/A转换器的结构、工作原理和主要技术指标。2,了解A/D转换器的结构、工作原理和主要技术指标。3,了解D/A和A/D的主要应用。二,基本概念1,数模转换电路是由数码寄存器、电子开关、电阻网路和求和电路构成。2,常用的数模转换电路是T型转换电路。3,D/A和A/D转换器的主要技术指标是转换精度和转换速度。4,D/A转换

13、器的分辨率是1/(2n-1),n是输入信号的有效位数。5,A/D转换器电路是由取样保持电路、量化和编码电路构成。6,取样保持定理是fSfimax,式中fS是取样频率,fimax是输入信号的最大频率。7,A/D转换器电路的分解度是1/(2n),n是输出信号的有效位数。8,常用的A/D转换电路是逐次逼近型A/D转换器。第二部分 复习题一、填空题:1、二极管的正向接法是电源的正极接 负极接 。2、数字电路中的晶体三极管常工作在 状态。3、三极管的截止条件是 ,截止时特点是 。4、三极管的饱和条件是 ,饱和时特点是 。5、逻辑电路中最基本的门电路有 、 、 。6、写出左图逻辑电路的输出表达式。F= 。

14、7、分别画出下列各门电路的逻辑符号: 与门 或门 非门 与非门 或非门 OC门 三态门 异或门 8、TTL与非门的两个状态通常称为“关态”和“开态”,当输入有一为低电平时,对应的是 态;当输入全为高电平时对应的是 态。9、TTL与非门的额定高电平VOH 伏,额定低电平VOL 伏。(设电源电压EC=+5V)10、正逻辑的与门是负逻辑的 ;正逻辑或门是负逻辑的 。11、正逻辑的或非门是负逻辑的 ;正逻辑的与非门是负逻辑的 。12、在TTL三态门、OC门、与非门|异或门和或非门电路中,能实现“线与”逻辑功能的门为 ,能实现总线系统的门为 。13、TTL与非门的关门电平为0.7V,开门电平为1.9V,

15、当其输入低电平为0.4V,高电平为3.2V时,其低电平输入噪声容限VNL为 ,输入高电平噪声容限为 。14、如果某TTL与非门的输入低电平噪声容量VNL=0.7V,输出低电平VOL=0.2V,那么它的关门电平VOFF为 。15、对于或非门,只要有一个输入为高电平,则输出就为 电平,所以对或非门多余输入端的处理不能接 电平。16、TTL与非门中,多余输入端的处理办法是 。17、对于TTL与非门,只要有一个输入为低电平,则输出就为 电平,所以对与非门多余输入端的处理不能接 电平。18、NMCS门电路中,负载管跨导 工作管跨导 。19、在TTL类电路中。输入端悬空等效于 电平。20、一般TTL集成门

16、电路的平均传输延迟时间比CMOS集成门电路 功耗比CMOS门电路的 。21、所谓三态门,其输出有 状态, 状态和 状态。22、CMOS类门中,对未使用的输入端应当 或者 ,而不允许 。23、CMOS场效管工作于饱和区时,由于 ,从而抵消了漏极电压增加的影响,使漏极电流基本不变。24、CMOS门的标称高电平VOH= 伏,标称低电平VOL= 伏。(电源Ebb=+5伏)。25、写出左图所示的NMOS逻辑电路的输出函数表达式F= 。26、在P型半导体中,主要靠 导电,在N型半导体中,主要靠 导电。27、所谓MOS管的开启电压,即是开始形成导电沟道所需要的 。28、左图开关电路中,设元件参数能满足可靠地

17、饱和与截止的要求,则其逻辑表达式F= 。29、MOS管的饱和区与非饱和区的界线满足 。30、十进制数(65)10=( )2=( )8=( )16。31、把十六进制数5FE转换成二进制数为 。32、二进制数1101011.011转换为十进制数为 ,十六进制数为 ,8421BCD码为 。33、任意两个最小项之积恒为 ,全体最小项之和恒为 。34、逻辑函数F的卡诺图若全为1格,对应F= 。35、通常逻辑函数的表示方法有 、 、 和 四种。36、逻辑函数,其反函数 = ,其对偶式F*= 。37、(100101010011)8421BCD表示十进制数 。38、函数的反函数= 。39、若逻辑函数,则其反函

18、数= 。40、若逻辑函数F=A+BC,则其或与形式是 。41、若,则有F= ,G= 。42、函数F=AB+BC+AC的反函数的与或表达式为 。43、函数的最简与或式为 。44、函数的最简与或式为 。45、在不完全描述(或带约速项)的逻辑函数中,约束项是对输入的 ,是指 ,相应于这些约束项,函数取值为 。46、在存在约束项的逻辑函数中,约束项是指 ,在与或标准型中有利于化简逻辑函数时,相应项可以视为 ;在或与标准型中,在有利于化简时,相应项可视为 。47、分别写出下列门电路的输出函数表达式。48、组合逻辑电路是指任何时刻电路的输出仅由当时的 决定。49、将本位的两个数和来自低位的进位数三者相加,

19、这种加法运算称为 。50、在一系列异或逻辑运算中,当输入码中的1的个数为 数个时,其输出为1。51、一个二进制编码器若需要对12个输入信号进行编码,则要采用 位二进制代码。52、三变量输入译码器,其译码输出信号最多应有 个。53、用二进制表示有关对象(信号)的过程叫 。一位二进制代码可以表示 信号。54、若用一个四十六线的译码器(高电平输出有效)实现函数F(A,B,C,D)=åm(3,5,7,9,11,13)的表达式是F(A,B,C,D)= .。55、多路选择器的基本功能是从若干路 数据中选择一路作为 。56、多路选择器的功能是 。57、一个二十进制译码器规定为输出低有效,则当输入8

20、421BCD码为0110时,其输出Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0= 。58、列出半加器的真值表:59、全加器与半器的区别是 。60、固定ROM主要由地址译码器、 和输出电路三部分组成。61、二十进制译码器为输出高电平有效,当输入DCBA为0110时,输出Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9的值为 。62、按照电路组成和逻辑功能的不同,数字逻辑电路可分为: 和 两大类。63、ROM和LPA在结构上都有一个 阵列和一个 阵列。64、ROM和PLA在结构上的区别,主要是ROM的与阵列 编程;而PLA的与阵列 编程。65、一片4K´8的ROM

21、的存贮器有 个字,字长为 位,有 个片选端和 根地址线。66、由与非门构成的基本RS触发器约束条件是 。67、试填写JK触发器特性表(下左)中的Qn+1。68、试填写RS触发器特性表(下右)中的Qn+1。QnJKQn+1QnRDSDQn+100000000100101001001101110010010110111011011111169、主从RS触发器从根本上解决了基本RS触发器的 问题。70、边沿JK触发器解决了主从JK触发器的 问题。71、根据在CP控制下,逻辑功能的不同,常把时钟触发器分为 、 、 、 、 五种类型。72、JK触发器的特性方程为 。73、既克服了“空翻”现象,又无“一次

22、翻转”问题的集成触发器常用的有 和 两种。74、维持阻塞D触发器是在CP 触发,其特性方程为 。75、主从JK-FF克服了钟控电平触发器的 毛病,但存在有 问题。76、同步式时钟触发器是高电平触发方式,它存在 毛病。77、主从型触发器的一次变化问题是指在CP=1期间,主触发器可能且仅能 而带来的问题。78、所谓时序电路是指电路的输出不仅与当时的 有关,而且与电路的 有关。79、在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用 。80、三级触发器若构成环型计数器,其模值为 ,若构成扭环型计数器,则其模值为 。81、由四个触发器构成的寄存器可以存入 位二进制代码。82、八级触发器构成

23、的二进制计数器模值为 。83、一般地,相应的同步计数器比异步计数器的结构 ,工作速度 。84、已知一个十进制加法计数器的状态转换图如下,由图可知它是采用 编码的计数器。85、移位寄存器的功能是 。86、按计数器中各触发器状态更新的情况不同,可将计数分为 , 两种类型。87、RAM的三个组成部分是指 、 、 。88、在由多片RAM组成的系统中,如果要使某片工作,则该片的 信号应处于有效状态。89、由四个触发器构成计数器,它的计数状态最多为 个。90、一个4K´8的RAM,有 个8位字长的存储器,有 根地址线和 根数据线。91、若需要将缓慢变化的三角波信号转换成矩形波,则采用 电路。92

24、、对于微分型单稳态电路,正常工作时其输入脉冲宽度应 输出脉冲宽 度。93、将CH755的TH端和端连接起来即可构成 。94、对于由于TTL与非门构成的RC环形振荡器,R的取值一般应 ,否则电路将不能正常工作。95、单稳态触发器有一个 态和一个 态。96、石英晶体多谐振荡器的振频率仅决定于晶体本身的 ,而与电路中 的数值无关。97、欲把输入的正弦波信号转换成同频的矩形波信号,可采用 电路。98、常用脉冲整形电路有 和 两种。99、施密特触发器有 个稳定状态,多谐振荡器有 个稳定状态。100、一个倒T网络的10位D/A变换器,VREF=+5伏,Rf=2R,则当D=(0101010100)时,对应的

25、输出电压Vo= 。101、一个10位D/A转换器的每个量化阶梯表示0.025伏电压,则它最大能表示 伏电压。102、一个8位D/A转换器,当输入为100000001时输出电压为5伏,则输入为01010000时,输出电压为 伏。103、T型电阻D/A转换器的转换速度比倒置T型电阻D/A转换器的 。104、以输出二进制代码的位数表示分解度的好坏,位数越多,说明量化误差 ,转换精度 。105、若一个8位A/D转换器,其Vref=10伏,则当输入3.75伏时,结果(二进码)为 ,当输入为2.5伏时,结果又为 。106、一般的A/D转换过程是通过 、 、 和 来完成的。107、若一个14位D/A变换器的

26、满刻度输出电压为Vomax=10伏,当输入D=(10111010101111)2时,输出电压为 伏。108、逐次浙近型A/D转换器由 、 、 逐次渐近寄存器与控制逻辑,以及时钟信号等组成。 数字电路复习题一、填空题答案1二极管正极 二极管负极301000001 101 412饱和 截止310101 1111 11103VBE<0.5V, IC=0, Ib=032107.375 6B.64Ib>Ibs Vces0.3V,VBE0.7V0001 0000 0111.0011 0111 01015与门,或门,非门330 16341735363738表达式、真值表、卡诺图、逻辑图9538关

27、 开3993.0 0.3540(A+B)(A+C)10或门 与门411 111与非门 或非门4212OC门 三态门43130.3V 1.3V44140.9V45补充 不会出现的变量取值15低 高组合 零16接正电源或与使用端并接46不会出现的变量取值组合17高 低1 018远远小于4719高20小 大48输入21高电平 低电平 高阻49全加运算22与使用端连接 接适当电平 悬空50奇23沟道夹断51四24+5 05282553编码 2个26空穴 电子54 M3+ m5+ m7+ m9+ m11+ m1327栅源电压VGS=Y3+ Y5+ Y7+ Y9+ Y11+ Y132855输入 输出29V

28、DS=VGS-VT56从多路输入中选择一路作为输出57111011111184522158A B S C85在CP作用下,所在内容逐位右移或左移0 0 0 086同步计数器 异步计数器0 1 1 087地址译码器 存储矩阵1 0 1 0 读写控制电路 1 1 0 188片选59全加器多一位进位位8916(即三个输入端)904096 12 860存储矩阵91施密特触发器61000000100092小于62组合逻辑电路 时序逻辑电路93施密特触发器63与门 或门94小于Roff64不可 可95稳 暂稳654096 8 1 1296谐振频率 RC66R+S=197施密特触发器67Qn+1 68 Qn

29、+198施密特触发器 单稳态触发器0 0992 00 11003.31 010125. 5751 x(不定)1023.1251 1103慢0 1104愈小 越高1 010501100000 0100 00000 x(不定)106采样 保持 69直接控制 量化 编码70一次变化1077.29571RS、T、T、D、JK108比较器72D/A转换器73维持阻塞D触发器参改电源边沿JK触发器74上升沿 Qn+1=D75空翻 一次变化76空翻77一次变化78输入 原来状态79同步计数器803 681四8225683复杂 快二、单项选择题(每题只有一个正确答案,请把答案的标号填入相应的括号中)1、硅二极

30、管导通和截止的条件是( ) VD>0.7V, VD<0.5V; VD>0.5V, VD<0.7V; VD>0.7V, VD<0.7V; VD>0.5V, VD<0.5V。2、用电位关系描述双极型三极管的开关工作时的三种状态,正确的是( ) 截止区:UBE<0V,放大区:UBC>0V,饱和区:UBC>0V且UBC>0V; 截止区:Ube<VT,放大区:Ube>VT且Ube<0V;饱和区:Ubc<0V 截止区:Ube<0V,放大区:Ube>0.6v,饱和区:UCE0.3V; 截止区:Ube&

31、lt;0V;Ube<0V;放大区:Ube=0.6V,饱和区:Ubc>VTE且Vbc>0V3、如果晶体三极管的( ),则该管工作于饱和区。 发射结正偏,集电结反偏; 发射结正偏,集电结正偏; 发射结反偏,集电结正偏; 发射结反偏,集电结反偏。4、半导体中,有两种截流子,分别是( ) 原子和中子; 电子和空穴; 电子和质子; 电子和离子。5、图示反相器电路欲加深三极管T的饱和深度,在其它条件不变的情况下,可采取( )的措施。 增大R2; 减少RC; 减少Ece; 增大T的b。6、二级管门电路如图所示,输出和输入之间的正逻辑关系为( )。与逻辑; 或逻辑;与非 或非。7、采用正逻辑

32、的输入与门的真值表为( )。A B Z A B Z A B Z A B Z 0 0 0 0 0 1 0 0 0 0 0 1 0 1 1 0 1 0 0 1 0 0 1 0 1 0 0 1 0 0 1 0 0 1 0 0 1 1 1 1 1 0 1 1 1 1 1 08、如下图的TTL与非门中,T1的主要作用是( )。 倒相; 逻辑乘; 提高带负载能力; 提高抗干扰能力。9、欲将二输入端的与非门、异或门、或非门作非门使用,其多余输入端的接法可依次是( )。 挂高、挂高、零电位; 挂高、零电位,零电位; 挂高、挂高、挂高 零电位,零电位,零电位。10、对同一组合逻辑电路,分别使用正逻辑和负逻辑,其

33、表达式( ) 互为反函数; 互为对偶式; 相等; 答案都不正确。11、为实现,下列电路接法正确的是( )。12、扇出系数(NO)是指逻辑门电路( )。 输出电压与输入电压之间的关系数;输出电压与输入电流之间的关系数;输出端能带同类门的个数;输入端数。13、下列门电路工作速度最快的一种是( )。TTL ; CMOS ;NMOS ; PMOS ;14、TTL与非门三输入端A,B,C,在A端接一电阻到地,要实现,RA的取值应( )。小于700; 大于2K;小于2K; 可值任意值。15、为实现数据传输的总线结构,要选用( )门电路。或非; OC;三态; 与或非。16、同或逻辑Z对应的逻辑图是( )。1

34、7、输出端可直接连在一起实现“线与”逻辑功能的门电路是( )。与非门; 或非门;OC门; 三态门。18、对TTL与非门多余输入端的处理,不能将它门( )。与有用输入端连在一起; 悬空;接正电源; 接地。19、为实现如下图的TTL电路输出端所表示的功能,则其中( )是不正确接连。20、TTL与非门的关门电平0.7V,开门电平为1.9V,当其输入低电平为0.4V,输入高电平为3.2V时,其低电平噪声容限为( )1.2V; 1.2V;0.3V; 1.5V。21、如图电路是( )。 CMOS或非门; CMOS与非门; NMOS与非门; NMOS或非门;22、所谓三极管工作在倒置状态,是指三极管( )。

35、发射结正偏,集电结反偏; 发射结正偏,集电结正偏;发射结反偏,集电结正偏; 发射结反偏,集电结反偏。23、TTL与非门的关门电平为0.7V,开门电平为1.9V,当其输入低电平为0.4V,输入高电平为3.2V时,其输入高电平噪声容限为( )。1.1V; 1.3V;1.2V; 1.5V。24、两输入变量A,B的逻辑门,根据输出波形F,应该属于( )。 与非门;或非门;同或门;与门。25、下列电路完成的逻辑功能是( )。 26、下图电路实现的逻辑功能是( )。 ; ; ; 。27、函数的最简与或式为( )。1; 0; AB; 28、函数F=AB+BC+AC与( )。相等; 互为反函数;互为对偶式;

36、答案都不正确。29、逻辑函数,当ABC的取值为( )时,F=1。000; 011; 101; 111。30、函数的最简与或式为( )。0; ABC; C31、函数的最简与或表达式为( )。1; ; A+B+C;ABC32、函数的最简与非实现是( )。; ; 。33、函数的或与式是( )。; F=(B+C)(B+D)(A+D);; 34、函数的简化与或表达式是( )。; ; 35、函数的最简或与表达式是( )。; ; F=C(A+B)36、函数F=åm(3,4,5,7,9,13,14,15)+åd(1,10,11)的最简与或式为( )。D=D+AC; ; 。37、AÅ

37、;B与( )。互为反函数; 互为对偶式; 相等; 答案都不正确。38、逻辑函数的反函数为( )。; ; 。39、逻辑函数的最简与或式是( )。AB+C; AB; A+C; 。40、能使逻辑函数为零的变量(顺序ABC)组合是( )。011,110,101 010,001,100110,101,011 110,101,11141、函数( )。互为反函数 互为对偶式相等 答案均不正确42、函数F(A,B,C,D)=åm(0,1,2,4,5,10)+åd(8,9,12,13,14,15)的最简与或表达式为( )。 43、将具有约束条件的逻辑函数F=åm(0,2,3,4,6

38、,7,9)化为最简与或式结果应为( )。 44、下列函数中( )式是函数的最小项表达式。 45、函数是最简( )表达式。或与 与或非 与非与非 或非或非46、函数F=(A+AB+ABC)·(A+B+C)的最简与或式是( )。A+B+C A ABC B47、函数( )。相等 互为反函数 互为对偶式 答案都不对48、函数的最简与或式为( )。AC BC C49、函数( )。相等 互为反函数 互为对偶式 答案都不对50、函数的最简与或式为( )。ABC ABD BD B51、函数F=åm(5,6,7,8,9)+åd(10,11,12,13,14,15)的最简与或式为( )。 A+B A+BC+BD A52、函数(6)的最简与或式是( )。 F=AC+BCF=AC+BC+AB 53、下列电路完成的或非逻辑运算是( ) 54、逻辑函数的最简与非实现的表达式是( )。 55、能使逻辑函数F=AÅBÅCÅD均为1的输入变量组合是( )。1101,0001,0100,1000 1100,1110,1010,10111110,0110

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论