数字电路期末复习试题和答案解析_第1页
数字电路期末复习试题和答案解析_第2页
数字电路期末复习试题和答案解析_第3页
数字电路期末复习试题和答案解析_第4页
数字电路期末复习试题和答案解析_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、.WORD.格式.数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间 上和 幅值 上都是断续变化的,其高电平和低电平常用1 和 0 来表示。2、分析数字电路的主要工具是逻辑代数,数字电路又称作 逻辑电路 。3、逻辑代数又称为 布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非 或非 与或非 同或 异或 。4、逻辑函数的常用表示方法有逻辑表达式 真值表 逻辑图。5、逻辑函数 F= A B C D +A+B+C+D=1。6、逻辑函数 F= AB +Ab +AB +AB =0 o7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现上 殳功能。8、TT L与非

2、门电压传输特性曲线分为饱和区、转折区、线性区、 截止区。9、触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。10、一个基本RS触发器在正常工作时,它的约束条件是R+S = 1,则它不允许输入S=0且R= 0 的信号。11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因 此它的约束条件是 RS=0 q12、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触 发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种 现象。13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发 器最重要的参数为脉宽 。14、半导体数码显示器的内部接法有两种形式:共 阴 接法和

3、共 阳 接 法。15、对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的 七段显示译码器。16、寄存器按照功能不同可分为两类: 移位 寄存器和 数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。二、选择题1、一位十六进制数可以用C位二讲制数来表示。A. 1B .2C. 4D. 162、十进制数 25用8421BCD码表示为 _B。A .10 101B .0010 0101C.100101D. 101013、以下表达式中符合逻辑运算法则的是_D。A. C C = C2 B. 1 + 1 = 10C. 0<1 D. A + 1 = 14

4、、当逻辑函数有n个变量时,共有 D个变量取值组合?A. nB. 2nC. n2D. 2n5、在何种输入情况下, 与非”运算的结果是逻辑0。DA.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是16、N个触发器可以构成能寄存 B 位二进制数码的寄存器。A. N-1B. NC. N + 1D. 2N7、一个触发器可记录一位二进制代码,它有 C 个稳态。A. 0B. 1C. 2D. 3E. 48、存储8位二进制信息要_D一个触发器。A. 2B. 3C. 4D. 89、对于D触发器,欲使Qn+1 = Qn,应使输入D= C 。A. 0B. 1C. QD. Q10、多谐振荡器可产生 B 。A.

5、正弦波 B.矩形脉冲C.三角波D.锯齿波11、石英晶体多谐振荡器的突出优点是 C 。A.速度高 B.电路简单C.振荡频率稳定 D.输出波形边沿陡峭12、若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。A. 5B. 6C. 1 0D. 5 013、一个16选一的数据选择器,其地址输入(选择控制输入)端有C 个。A. 1B. 2C. 4D. 1614、一个8选一数据选择器的数据输入端有 E 个。A. 1B. 2C. 3D. 4E. 815、用四选一数据选择器实现函数Y= AiAo短a ,应使_A。A.Do = D2=0, Di=D3=1B.Do = D2=1, Di = D3 =

6、 0C. Do = D 1 = 0 , D2 = D3=1D. Do = Di = 1 , D2 = D3 = 016、同步计数器和异步计数器比较,同步计数器的显著优点是一A。A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控 制。17、把一个五进制计数器与一个四进制计数器串联可得到 D 进制 计数器。A. 4B. 5C. 9D. 2 018、N个触发器可以构成最大计数长度(进制数)为D的计数器。A. NB. 2NC. N 2D. 2N19、一位8421 BCD码计数器至少需要_B个触发器。A. 3B. 4C. 5D. 1020、用二进制码表示指定离散电平的过程称为_D。A.

7、采样B.量化C.保持D.编码21、以下四种转换器, A 是A/D转换器且转换速度最高。A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器三、判断题1、方波的占空比为 0.5。(2.、8421 码 1001 比 0001 大。(X )3、数字电路中用 “1和“吩别表示两种状态,二者无大小之分。(V)4、若两个函数具有相同的真值表,则两个逻辑函数必然相等。(,)。5、因为逻辑表达式 A+B+AB=A+B 成立,所以AB=0成立。(X )6、TTL与非门的多余输入端可以接固定高电平。( V )7、当TTL与非门的输入端悬空时相当于输入为逻辑1。(,)8、普通的逻辑门电路的输出端不可以并联

8、在一起,否则可能会损坏器件。(V)9、三态门的三种状态分别为:高电平、低电平、不高不低的电压。(X )10、TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。(V)11、D触发器的特性方程为 Qn + 1 = D,与Qn无关,所以它没有记忆功能。(为12、RS触发器的约束条件RS = 0表示不允许出现R = S=1的输入。(V)13、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。 (/14、对边沿JK触发器,在CP为高电平期间,当J = K= 1时,状态会翻转 一次。(X )15、施密特触发器有两个稳态。(16、施密特触发器的正向阈值电压一定大于负向阈值电压。(M17

9、、编码与译码是互逆的过程。718、二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(V19、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。20、同步时序电路由组合电路和存储器两部分组成。(V )21、组合电路不含有记忆功能的器件。(V )22、时序电路不含有记忆功能的器件。(V )四、计算题1、用真值表证明 AB + AB =(A + B)(A + B)。解:做真值表ABYi =Ab + aBY2 =(A +B)(a + b)0000011110111100通过真值表对应输入变量相同时,输出Ab+ab=y1 =y2 =(A+b)(A + B)2、利用卡诺

10、图化简表达式 Y=AB+BC+BC+AB。(要求先列真值表,再用卡诺图化简)解:可以先列真值表ABCY00000011010101111001101111011110卡诺图BCA0001111000111111111013、对应画出信号波形经过与非门后的波形图丫。则:Y = AB BC AC.专业资料.整理分享.解:输入波形图4、已知某组合逻辑电路的输入 A、B、C与输出Y的波形图。求(1)输入与输出功能表(真值表)。(2)输出逻辑表达式。A -TLTLrLrLrLr-L-T-L-TY-L_ru i解:真值表ABCY00010010010001111000101111011111表达式:Y = ABC ABC ABC ABC ABC = ABC BC AC AB5、请用74LS161构成十二进制计数器,要求画出简单电路图。 解:&

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论