电子试题及答案大全_第1页
电子试题及答案大全_第2页
电子试题及答案大全_第3页
电子试题及答案大全_第4页
电子试题及答案大全_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、11级数字电路复习题及参考答案一、单选题1. 同或逻辑对应的逻辑图是( )。A. B.C.D.答案:A2. 在下列逻辑电路中,不是组合逻辑电路的是( ) 。A. 译码器B. 编码器C. 全加器D. 寄存器答案:D3. 用触发器设计一个同步十七进制计数器所需要的触发器数目是( ) 。A. 2B. 3C. 4D. 5答案:D4. 在下列各图中,或非逻辑对应的逻辑图是 ( ) 。A. B. C. D. 答案:B5. 在何种输入情况下,“或非”运算的结果是逻辑“1” 。A. 全部输入是“0”B.任意输入是“1”C.仅一输入是“1”D.全部输入是“1”答案:A6. 一个班级中有四个班委委员,如果要开班委

2、会,必须这四个班委委员全部同意才能召开,其逻辑关系属于( )逻辑。 a.与; b. 或; c.非; d.与非答案: a7. 在一个四变量逻辑函数中,( )为最小项。a.;b.;c.;d.答案:c8. 一个4路数据选择器,其地址输入(选择控制输入)端有( )个。A. 2个B.3个C.4个D.5个答案:A9. 由与非门构成的基本RS触发器的输入端为R、S,则其约束条件为( )。A. RS=0B.R+S=1C.RS=1D.R+S=0答案:A10. 在下列各图中,异或逻辑对应的逻辑图是( )。A. B.C.D.答案:D11. JK触发器在CP脉冲作用下,欲使 , 则对输入信号描述不正确的是( )。A.

3、 B.,C., D.,答案:B12. 当异步置数端时,输出状态是在CP由1变0时刻发生变化,且与CP=1期间输入状态变化无关,只取决于CP由1变0前瞬间输入状态而定的触发器是( )。A. 基本RS触发器B.D锁存器C. 同步JK触发器D. 负边沿JK触发器答案:D13. 时序逻辑电路中一定包含( )。A. 触发器B.组合逻辑电路C.移位寄存器 D.译码器答案:A14. T触发器的状态方程是( )。A. B.C. D.答案:C15. 将CMOS或非门作如图所示连接,其输出F=( )。a.F=1 b.F=0 c. d.F=A答案: b16. 一个16路数据选择器,其地址输入(选择控制输入)端有(

4、)个。A. 16个B.2个C.4个D.8个答案:C17. 下列触发器中没有约束条件的是( )。A. 基本RS触发器B.主从RS触发器C.钟控RS触发器D.钟控JK触发器答案:D18. 一个8路数据选择器,其地址输入(选择控制输入)端有( )。A. 1个B.2个C.3个D.4个答案:C19. 存在约束条件的触发器是( )。A. 基本RS触发器B.D锁存器C.JK触发器D.D触发器答案:A20. 一个32路数据选择器,其地址输入(选择控制输入)端有( )。A. 2个B.3个C.4个D.5个答案:D21. 用代码代表特定信号或者将代码赋予特定含义的过程称为( )。A. 译码B.编码C.数据选择D.奇

5、偶校验答案:B22. 组合逻辑电路一般由( )组合而成。A. 门电路B. 触发器C. 计数器D. 寄存器答案:A23. 正边沿D触发器,在时钟脉冲CP正边沿到来前D为1,而CP正边沿后D变为0,则CP正边沿后为( )。a.Q=0 b.Q=1 c.=1 d. =0答案: b 24. 下列器件中,不属于时序逻辑电路的是( )。A. 计数器B.移位寄存器C.全加器 D.脉冲序列发生器答案:C25. 求一个逻辑函数F的反函数,下列哪种说法不正确:( )A. “” 换成“+”,“+”换成 “”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中的“0”换成“1”,“1”换成“0”答案:C26.

6、能完成两个1位二进制数相加并考虑到低位来的进位的电路称为( )。A. 编码器B.译码器C.全加器D半加器答案:C二、填空题1. 通常将具有两种不同稳定状态,且能在外信号作用下在两种状态间转换的电路称为( )触发器。对于基本RS触发器,当Q=1、=0时称触发器处于( ) 状态;当Q=0、=1时称触发器处于( ) 状态。答案:双稳态; 1 ; 0 2. D触发器的状态方程是( ),JK触发器的状态方程是( )。答案:、3. 描述逻辑函数各个变量取值组合和函数值对应关系的表格叫( )。答案:逻辑真值表(真值表)4. RS触发器的状态方程是( )约束条件是( ),D触发器的状态方程是( )。答案:、5

7、. 请将十六进制数(4A)16转换为十进制数( )。将十六进制数(37)16转换为十进制数( )。答案:(74)10、(55)106. 请将十进制数112转换为十六进制数( )。将二进制数10100.011B转换为八进制数( )。答案:(70)16、(24.3)87. 一个班级有78位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少( )位二进制才能满足要求。答案: 7位 8. 共阴LED数码管应与输出( )电平有效的译码器匹配,而共阳LED数码管应与输出( )电平有效的译码器匹配。答案: 高 低 9. 逻辑变量和函数只有( )和( )两种取值,而且它们只是表示两种不同的逻辑状态。

8、答案:0、110. 组合逻辑电路是指任何时刻电路的输出仅由当时的( )决定。答案:输入11. (100101010011.00110111)8421BCD表示的十进制数是( )。答案:95337 12. 三种基本逻辑门是( )、( )、( )。答案:与门、或门、非门13. 能够存储1位二值信号的基本单元电路统称为( )。答案:触发器14. 时序逻辑电路按触发器时钟端的连接方式不同可分为( )时序电路和( )时序电路两类。答案:4. 同步、异步15. 具有记忆和存储功能的电路属于时序逻辑电路,故( )和( )电路是时序逻辑电路。a.寄存器; b.多位加法器;c.计数器;d.译码器 答案: a 、

9、 c 16. 请将十进制数58转换为二进制数( )。将二进制数101001.1101转换为十进制数( )。答案:(111010)2、(41.8125)1017. 计数器按计数增减趋势分,有( )、( )和( )计数器。答案:递增、递减和可逆18.计数器按触发器的翻转顺序分,有 和 计数器。答案:同步和异步19.一个五进制计数器也是一个 分频器。答案:五三、化简题1. Z(A、B、C)=åm(0, 1, 2, 5, 6, 7)答案:Z=2. 用卡诺图化简函数Y(A,B,C,D)=(m2,m3,m6,m7,m8,m10,m12,m14)答案:3. 给定的约束条件为AB+AC=0答案: Z

10、=4. Z=åm(0, 1, 2, 4)+åd(3, 5, 6, 7)答案:Z=1 5. Z=åm(2, 3, 7, 8, 11, 14)+åd(0, 5, 10, 15)答案:Z=6. 卡诺图化简 Y(A,B,C,D)= m(3,11,15)答案:四、图解题1.设一边沿JK触发器的初始状态为0,CP、J、K信号如图所示,试写出触发器Qn+1的表达式及画出触发器Q端的波形。答案:特性方程为:Q、波形如下图所示: 图题4.112.设触发器的初始状态为0,试写出触发器Qn+1的表达式及画出在CP信号作用下触发器输出端Q7的电压波形。 答案: 3.已知维持阻塞

11、D触发器的D和CP端电压波形如图所示,试写出触发器Qn+1的表达式及画出Q和Q端的电压波形。假定触发器的初始状态为Q=0。答案:维持阻塞D触发器在CP上升沿到来时动作,其波形图如图所示D触发器特性方程为: 4.设触发器的初始状态为0,试写出触发器Qn+1的表达式及画出在CP信号作用下触发器输出端Q1的电压波形。 答案: 五、 试分析如图所示电路中各电路的逻辑功能。(1)(2)(3)答案: 为同或函数答案:为三变量多数表决电路. 答案:为一对互补异或函数(4)、试写出如图所示电路输出Y1和Y2的函数式。 (4分)答案:六、分析题1. 用与非门设计三变量的多数表决电路。答案:解:根据题意列真值表如

12、下: ABCY000000100100011110001011110111112.在举重比赛中有A、B、C三名裁判,A为主裁判,当两名以上裁判(必须包括A在内)认为运动员上举杠铃合格,按动电钮可发出裁决合格信号,请设计该逻辑电路。答案:设计一个三名裁判其中设有主裁判的举重裁决电路.真值表 (A为主裁判) 表达式ABCY00000010010001101000101111011111 电路:如图所示: 3、试分析用与非门和或非门设计一个三变量奇校验电路,当输入的三个变量中有奇数个为1时,输出为1,否则为0.答案: 三变量奇校验真值表 输出函数表达式输入输出C B AY0 0 0 0 0 10 1

13、 00 1 11 0 01 0 11 1 01 1 101101001 (不能化简) 用异或门实现的电路 用与非门实现的电路 七、分析时序逻辑电路1、分析如图所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出状态转换表、状态转换图和时序图。 1.驱动方程:J0= K0=J1= K1=2.状态方程: Q0n+1 =Q1n+1 =3.输出方程:Y =4.状态转换图如下:5.电路能否自启动:答案:由图可知:驱动方程 输出方程 Y=Q1特征方程 状态方程 ;状态转换图与时序图见下图 电路能够自启动。2、试分析下图所示电路为几进制计数器,画出画出状态转换表、状态转换图和各触发器输出端的

14、波形图。答案:由给定电路可知这是一个异步计数器. 分析如下: 时钟方程CP0=CP1=CP(外加)CP2=Q1 驱动方程 ; ; 将驱动方程代入特性方程得状态方程: Q1 状态计算得状态转换图和时序图如图所示. 该电路是能够自启动的七进制计数器. 八、用集成计数器构成N进制计数器1、 用74163由反馈归零法构成六进制计数器,画出逻辑图,列出状态表。74163的逻辑符号如图所示 74163的功能表 答案:反馈归零法:74163为同步清零方式的二进制芯片,六进制中的状态为00000101. 用5#状态0101中的Q2Q0=11作反馈识别信号即可,即令,接法见图所示2、 用74LS90按8421码

15、组成六十五进制计数器。74LS90的逻辑符号 74LS90的功能表 答案:7490为8421二-五-十进制芯片,采用反馈归零法,用两片即实现六十五进制,其清0使能端异步清0,所以清0信号应由65#状态提供,即当Q7 Q6 Q5 Q4 Q3 Q2 Q1 Q0 =01100101时应当回00000000. 这样保留了0#64#状态(共65个状态),其接线如图题5.24 所示.3、十进制加法计数器时序图如下图所示,试画出其状态转换图。答案:4、逻辑电路的时序图如图所示,试分析其所实现的逻辑功能。答案:为七进制计数器5、某时序逻辑电路如图(a)所示,其状态转换图如图(b)所示。试分析其逻辑功能,并画出

16、其波形图。 (a) (b)答案:为异步十进制加法计数器。波形如下:6、 在某个计数器输出端观察到的波形如图所示,试确定计数器的模。答案:为六进制计数器。每过一个CP下降沿读一次输出状态组合Q2 Q1 Q0,发现是六个状态在循环,其顺序为:010000001 1010111007、计数器如图所示,试分析它是几进制的,画出各触发器输出端的波形图。答案:为五进制计数器。由图题5.18作出分析如下: 各触发器CP相同,为同步计数器 驱动方程:J0=1 状态方程 状态计算:得状态转换图和时序图如图题5.18(解)(a)、(b)所示. 由图可知,它是一个能自启动的五进制计数器. 0 0 00 1 10 1

17、 11 1 11 1 11 1 01 1 01 0 11 0 10 0 00 0 10 1 10 1 01 0 11 0 00 0 1枣庄学院2011 2012 学年度第 一 学期数字电路考试试卷(B卷)(考试时间:150分钟 考试方式:开卷)班级: 姓名: 学号: 题号一二三四五六七八九十总分分数考试内容1判断题 正确的在括号内记“”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。 ( )2)卡诺图中,两个相邻的最小项至少有一个变量互反。( )3)用或非门可以实现3种基本的逻辑运算。 ( )4)三极管饱和越深,关断时间越短。 ( )5)在数字电路中,逻辑功能相同的TTL门

18、和CMOS门芯片可以互相替代使用。 ( )6)多个三态门电路的输出可以直接并接,实现逻辑与。 ( )7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 ( )8)采用奇偶校验电路可以发现代码传送过程中的所有错误。( )9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。 ( )10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。( )二选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分)1 不能将减法运算转换为加法运算。 ( )A原码 B反码 C补码2小数

19、“0”的反码可以写为 。 ( )A0.00 B1.00 C0.11 D1.113.逻辑函数F=AB和G=AB满足关系 。 ()AF= BFG CF DFG14要使JK触发器在时钟脉冲作用下,实现输出,则输入端信号应为 。 ( ) AJK0 BJK1CJ1,K0 DJ0,K15设计一个同步10进制计数器,需要 触发器。 ( )A3个 B4个 C5个 D10个三两逻辑函数,求两者的关系。(10分)四用与非门与非门电路实现逻辑函数。(10分)五已知:TTL与非门的IOL15mA,IOH400A,VOH3.6V,VOL=0.3V;发光二极管正向导通电压VD2V,正向电流ID510mA。求图1所示发光二

20、极管驱动电路中R的取值范围。(10分)图1 Vcc=+5VR&六.电路及其输入波形如图2所示,试画出电路的输出波形。(5分)ABCFFCBA图2&1七逻辑函数中所有输入变量不能同时为0,且A、B变量不能同时为1。化简逻辑函数,并判断是否有竞争冒险,若有则用增加冗余项的方法消除。画出实现的逻辑函数F的与非门-与非门电路。(15分)八用上升沿触发的JK触发器设计一个带有进位输出端,并以自然二进制顺序计数的6进制计数器。要求画出电路图。(15分)九试画出图3 所示时序电路的状态转换图,并画出对应于CP(图4所示)的Q1、Q0和输出Z的波形。设电路的初始状态为00。(共15分)图3图4

21、参考答案一判断题 正确的在括号内记“”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。 ( )2)卡诺图中,两个相邻的最小项至少有一个变量互反。( )3)用或非门可以实现3种基本的逻辑运算。 ( )4)三极管饱和越深,关断时间越短。 (X )5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。 (X )6)多个三态门电路的输出可以直接并接,实现逻辑与。 (X )7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 ( )8)采用奇偶校验电路可以发现代码传送过程中的所有错误。(X )9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。 ( )10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。( )二选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分)1 不能将减法运算转换为加法运算。 ( A )A原码 B反码 C补码2小数“0”的反码可以写为 。 (AD )A0.00 B1.00 C0.11 D1.113

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论