实验三时序逻辑电路(二)_第1页
实验三时序逻辑电路(二)_第2页
实验三时序逻辑电路(二)_第3页
实验三时序逻辑电路(二)_第4页
实验三时序逻辑电路(二)_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验三时序逻辑电路(二)一、实验目的1熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。二、实验原理1、集成计数器74LS161器UccRCOQo Qi Q2 Q3 ET LDCLR CP Do Di D2 D3 EP GND(a)引脚排列图(b)逻辑符号二、实验原理74LS16174LS161功能表iff置数使盥时钟预置城输入输出工嗨CLRLDET EPCP2 2 q A& 2t 2i QaDXX XXX X X X0 0 0 010X X+心4 4石心心£心110 xXX X X X保持11X 0XX X X X保S111 1fX X X X卄数躺计

2、数二、实验原理二、实验原理二、实验原理(1)反馈清零法Q3 Q2 Qi Qo 0000 0001 0010 0011中1100ni1(, 过渡状态1101 I 0100I01010110I0111I&Q3Q2 Qi Qo1EPRCO1ET74LS161计数脉冲>CPCLRLDD3 D2 Di Doo1Y1100 1011 1010 1001V:利用74I:Si61构成任意进制计数器 例如:用74LS161构成十二进制加法计数器(2)反馈置数法Q3 Q2 Qi Qo0000*- 0001 0010 0011I / 1111 /t /1110 /I /1101 /f /0100I01

3、01I0110I0111I100011计数脉冲0 0 11100 1011 1010 1001 三、基础性实验任务及要求1测试74LS161的逻辑功能按照74LS161的功能表312,逐项测试清零、置数、 保持和计数功能。分析并记录实验结果三、基础性实验任务及要求2、用74LS161、CD4511和七段数码管组成一个09的 数码显示电路。(1)反馈清零法U2U12、用74LS16K CD4511和七段数码管组成一个09的 数码显示电路。(2)反馈置数法U28 7274LS181U興p T KA1 0 12 3 NNLO1R D D DD E E c L M70 1230o Q QQ C-RCTECT13pr1228147BI _ LE/STB4511<TBCT>三、基础性实验任务及要求2、用74LS16K CD4511和七段数码管组成一个09的 数码显示电路。(2)反馈置数法U27102p T KA1 0 12 3 NNLO1R D D DD E E c L M70 1230o Q QQ C-R13pr1228147BI _ LE/STB451施U2(CLK) <TB<T>74LSOO VTECT74LS181U興3、在CP端接入1kHz脉冲信号,用示波器分别测量CP、Qa波形;Qa、Qb波形;Qb、Qc波形

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论