数字电子技术课程设计论文_第1页
数字电子技术课程设计论文_第2页
数字电子技术课程设计论文_第3页
数字电子技术课程设计论文_第4页
数字电子技术课程设计论文_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术课程设计报告题 目 数字电子钟 指导教师 院 系 专业班级 学生姓名 学生学号 指导教师 王金庭 2011年 5 月 10 日数字电子技术课程设计报告数字电子钟1一、课程设计目的(1)培养综合性数字电路的设计能力(2)掌握数字电子钟的设计、组装和调试方法二、课程设计内容及要求(1)设计一个数字电子钟电路,要求按12小时制直接显示“时”、“分”、“秒”,当电路发生走时误差时,要求电路具有校时功能。(2)用中小规模集成电路组成数字电子钟,并在面包板上组装、调试(3)画出基本逻辑框图和各单元电路图,并写出设计、实验总结报告三、数字电子钟的设计、安装与调试1工作原理数字电子钟由信号发生器、

2、“时、分、秒”计数器、译码器及显示器和校正电路组成。整个系统的时基信号直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用12进制计数器,可以实现12翻1。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位led显示器显示出来。校时电路是来对“时、分、秒”显示数字进行校对调整。2总体电路设计图1 数字钟系统组成框

3、图3单元电路设计安装与调试(1)秒脉冲信号发生器555振荡器、分频器秒脉冲信号发生器是数字电子钟的核心部分,其精度和稳定度决定了数字钟的质量。由振荡器和分频器组合产生秒脉冲信号。振荡器:通常用555定时器与rc构成的多谐振荡器,经过调整输出1khz脉冲。其原理是0.7(2r3+r4+r5)c4=1ms,f=1/t=1khz。计时是1hz的脉冲才是1s计一次数,所以需要分频才能得到1hz的脉冲。分频器:分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供校正电路所组要的信号。由于震荡器输出的频率很高,所以需一定级数的分频电路。本设计方案中的分频器主要功能有两个:一是产生标准“秒”信号,二是提供

4、整点报时电路所需要的1khz的高音信号和500hz的低音信号。这里选用三片中规模集成电路计数器74ls90即可满足上述功能,因三片级联则可获得所需频率信号,即第一片的q0输出频率为500hz,第二片的q3输出频率为10hz,第三片的q3输出频率为1hz。其电路图如图2所示。图2 脉冲信号发生器 (2)计数器Ø 60进制计数器由74ls90和74ls92构成60进制计数器,将74ls90设计成10进制加法计数器,74ls92设置6进制加法计数器。当74ls90计数到6时进行反馈清零,秒计数器的十位除用作自身清零外,还要作为分计数器的输入 脉冲。下面电路既可作为秒计数器,也可作为分计数器

5、。电路图如图3所示。图3 60进制计数器Ø 12进制计数器时计数器是一个“12翻1”的特殊进制计数器,即当数字钟运行到12时59分59秒,秒的个位计数器再输入一个秒脉冲是,数字钟应自动显示为01时00分00秒,实现日常生活中习惯用的计时规律。选用74ls191和74ls74。电路图如图4所示。图4 12进制计数器(3)译码显示电路译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用与驱动led七段数码管的译码器常用的有74ls48。74ls48是bcd-7段译码器/驱动器,输出高电平有效,专用于驱动led七段共阴极显示数码管。若将秒、分、时计数器的每位输出分别送到

6、相应七段译码管的输入端,便可以进行不同数字的显示。在译码管输出与数码管之间串联电阻r作为限流电阻。电路图如图5所示。图5 译码显示电路4校时电路校时电路是数字钟不可缺少的部分,每当数字钟与实际时间不符时,需要根据标准时间进行校时。k1、k2分别是时校正、分校正开关。不校正时,k1、k2开关是闭和的。当校正时位时,需要把k1开关打开,然后用手拨动k3开关,来回拨动一次,就能使时位增加1,根据需要去拨动开关的次数,校正完毕后把k1开关闭上。校正分位时和校正时位的方法一样。其电路图如图6所示。图6 校正电路5系统联调(1)组装调试数字钟电路,调节输入脉冲的频率,观察当秒显示器显示“59”,分显示器是

7、否加1且秒显示器跳回到“00”开始加法计数至59,当分显示器和秒显示器显示“59 59”,时显示器是否加1且分显示器和秒显示器归“00 00”状态,秒显示器开始进行下一轮计数。当开关m拨至校分状态开关h处于计时状态时,观察分显示器是否自动校分,当开关h拨至校时开关m处于计时状态时,观察时显示器是否自动校时。数字钟电路的联调要注意各部分之间的时序配合关系,然后检查各部分的功能,使其满足设计要求。(2)设计过程中遇到的问题及其解决方法v 当接通电源时,分显示器和秒显示器只有分显示器在计数,秒计数器显示器的7个二极管都不亮,并且分显示器一直在跳动,而实际生活中是60次秒脉冲才会有分显示器的加1计数。

8、经调试发现问题,由555定时器和分频器发出的秒脉冲并没有送入秒计数器,分显示器一直在跳动说明脉冲发生器的脉冲是准确的,可能是由于分显示器正处于校分状态所以一直在跳动。将秒脉冲送至秒计数器并将开关m拨至计数状态,即可解决问题。v led显示器的显示数字的发光二极管有些不亮,不能构成完整的09数字,检查显示器的10个引脚接线,发现有些引脚接错至74ls48译码器,重新连接引脚线路后,接通电源,显示无误。v 在连接时显示器的过程中,时显示器不产生进位,也就是当分、秒显示器均显示“59”时,时显示器没有加1,用二极管测试分计数器的进位信号,当分显示器由“59”跳至“00”时,二极管是否会产生由亮到灭的

9、瞬时下降沿状态,发现并无此现象,调试后发现是接错进位信号,重新接线后时显示器能正常进位。四、课程设计体会这学期的数字电子技术课程设计课题,我选择了数字电子钟,在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构,掌握了各芯片的工作原理和其具体的使用方法,培养了动手实验能力,在实践中检验真理,更是收获颇多。在6进制,10进制,60进制的进位及12进制的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,这样在电路出错时便能准确地找出错误所在并及时纠正了。在设计电路中,往往是先仿真后连接实物图,但有时候仿真和电路连接并不是完全一致的,例如仿真的连接示意图中,有些引脚悬空,而在实际电路中却不能悬空,必须接

10、低电平,因为在仿真电路中悬空代表低电平,面包板上悬空代表高电平,如果一些芯片的控制信号引脚没有正确连接高低电平,可能造成芯片无法在电路中正常工作。因此仿真图和电路连接图还是有一定区别的。此次的数字电子钟设计重点在于仿真和接线,虽然在ewb仿真上能把电路图接出来,并能正常显示,但对于电路本身的原理并不是十分熟悉,对上学期的数字电子技术这门课并没有融会贯通,没有建立起全面系统的知识体系,不能很好地把老师教授的知识变为己用,并运用到实际电路中。因此,在学习生活中要多动脑多问几个为什么。通过这次的设计实验更进一步地增强了我的动手能力,这是收获最大之处。五、元器件使用说明1集成异步十进制计数器74ls9

11、0集成异步十进制计数器74ls90它是二-五-十进制计数器,若将qa与ckb相连从cka输入计数脉冲其输出qd、qc、qb、qa便成为8421码十进制计数器;若将qd与cka相连,从ckb输入计数脉冲其输出qd、qc、qb、qa便成为5421码十进制计数器。74ls90具有异步清零和异步置九功能。当r0全是高电平,r9至少有一个为低电平时,实现异步清零。当r0至少有一个低电平,r9全是高电平时,实现异步置九。当r0、r9为低电平时,实现计数功能。8421bcd码 5421bcd码图7 74ls90工作原理74ls90功能表如下:输入输出r01 r02 r91 r92qd qc qb qah h

12、 l ×h h × ll × h h× l h hl l l ll l l lh l l hh l l h× l × l× l l ×l × × ll × l ×计数计数计数计数2555定时器图8 555定时器工作原理图振荡器由555定时器构成。在555定时器的外部接适当的电阻和电容元件构成多谐振荡器,再选择元件参数使其发出标准秒信号。555定时器的功能主要由上、下两个比较器c1、c2的工作状况决定。比较器的参考电压由分压器提供,在电源与地端之间加上vcc电压,且控制端v悬空

13、,则上比较器c1的反相端“-”加上的参考电压为2/3vcc,下比较器c2的同相端“+”加上的参考电压为1/3vcc。若触发端 的输入电压v21/3vcc,下比较器c2输出为“1”电平,触发器的输入端接受“1”信号,可使触发器输出端q为“1”,从而使整个555电路输出为“1”;若阈值端的输入电压v62/3vcc,上比较器c1输出为“1”电平,触发器的输入端接受“1”信号,可使触发器输出端q为“0”,从而使整个555电路输出为“0”。控制电压端v外加电压可改变两个比较器的参考电压,不用时,通常将它通过电容(0.01左右)接地。放电管1的输出端q为集电极开路输出,其集电极最大电流可达50a,因此,具

14、有较大的带灌电流负载能力。若复位端 d加低电平或接地,可使电路强制复位,不管555电路原处于什么状态,均可使它的输出q为“0”电平。只要在555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可方便地构成多谐振荡器。3七段led数码显示器图9 数码显示器原理图共阳极数码管的8个二极管的阳极连接在一起。通常,公共阳极接高电平,其他管脚接段驱动电路输出端。当某段驱动电路的输出端为低电平时,该段所连接的字段导通并点亮。反之,对应的led段码不亮,对于共阴极数码管,则是高电平有效,低电平无效。根据发光字段的不同组合可显示各种数字或字符。此时,要求段驱动电路能够吸收额定的段导通电流,还根据外接电源及额定段导通电流来确定相应的限流电阻。六、附录元器件清单型号功能备注74ls00四个2输入与非门2个74ls20两个4输入与非门1个555定时器产生时间延迟和多种脉冲1个74ls90二-五-十进

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论