电子秒表课程设计_第1页
电子秒表课程设计_第2页
电子秒表课程设计_第3页
电子秒表课程设计_第4页
电子秒表课程设计_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子秒表设计课题名称电子秒表姓 名*学 号*院、系、部物理与电子科学系专 业电子信息科学与技术指导教师* 2011年 11月20日 一、设计任务及要求:设计任务:用中小规模集成电路设计一个电子秒表。要 求: 1.能显示两位数10制数,其计数范围099。2.具有清零、预置数、停止等功能。指导教师签名: 2011年11月20日 二、指导教师评语:指导教师签名: 2011 年 11 月27日 三、成绩 指导教师签名: 2011年 12 月25日 电子秒表设计1 设计目的(1)学习数字电路中基本rs触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。(2)学习电子秒表的调试方法。2

2、设计思路(1)设计基本rs触发器电路。(2)设计单稳态触发器电路。(3)设计时钟发生器电路。(4)设计计数及译码显示电路。3 设计过程 3.1方案论证电子秒表总体方框图如图1所示: 控制电路秒信号发生器秒计数器译码电路数码显示器图1 数字式秒表的原理框图3.2电路设计电子秒表电路如图2所示:图2 电子秒表电路图(1) 基本rs触发器图2中用集成与非门构成的基本rs触发器,属低电平直接触发的触发器,有直接置位、复位的功能。它的一路输出作为单稳态触发器的输入,另一路输出q作为与非门5的输入控制信号。按动按钮开关s2让其接地,则u7a输出=1,u8a输出q=0,s2复位后其状态保持不变。再按动按钮开

3、关s1,则q由01,u8a开启,作好准备启动计数器。由10,送出负脉冲,启动单稳态触发器工作。rs触发器原理图 rs触发器仿真截图 *注:由于基本的rs触发器的s1=s2=0是应该避免的不稳定状态,所以在调试过程中应当避免将s1和s2同时接地。(2) 单稳态触发器图2中用集成与非门构成的微分型单稳态触发器,单稳态触发器在电子秒表中的职能是为计数器提供清零信号。当电路处于静态时,电阻r须小于门的关门电阻roof rc取值不同所以输出脉冲宽度不同。当触发脉冲宽度小于输出脉冲宽度时,可将省去输入微分电路的rp和cp。基本rs触发器提供负脉冲信号vi,输出负脉冲vo由非门加到计数器的清除端r。 单稳态

4、触发器原理图单稳态触发器仿真截图 (3)时钟发生器图7中单元由集成运放ua741构成的方波发生电路。此电路由反相输入的滞回比较器和rc电路组成。rc回路既作为延迟环节,又作为反馈网络,通过rc充、放电实现输出状态的自动转换。设某一时刻输出电压+uz,此时滞回电压比较器的门限电压为uth2。输出信号通过r2对电容c正向充电,充电波形如图3箭头所示。当该电压上升到th2时,电路的输出电压变为uz,门限电压也随之变为uth1,电容c1经电阻r2放电。当该电压下降到th时输出电压又回到+uz,电容又开始正相充电。上述过程周而复始,电路产生了自激振荡。输出方波如图八所示,调节滑动变阻器rw2可改变方波的

5、周期。 可调方波发生电路仿真截图 (4) 计数及译码显示计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时,分频和执行数字运算以及其它特定的逻辑功能.计数器种类繁多。如果按计数其中的触发器同时翻转分类,可以将计数器分为同步式和异步式两种。在同步计数器中,当时钟脉冲输入时触发器的翻转是同时发生的。而在异步计数器中,触发器的翻转有先有后,不是同时发生的。如果按计数过程中计数器中的增减分类,又可以分为加法计数器、减法计数器和可逆计数器。如果按计数器中的数字编码方式分类,还可以以分成二进制计数器、二-十进制计数器、格雷码计数器等。74ls90是异步二五十进制加法计数器

6、,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。 其中计数器u1接成五进制形式,对频率为50hz的时钟脉冲进行五分频,在输出端取得周期为0.1s的矩形脉冲,作为计数器u2的时钟输入。计数器u2及计数器u3接成8421码十进制形式其输出端与实验装置上译码显示单元的相应输入端连接可显示0109秒:l99秒计时。74ls90是二五十进制异步计数器,从000计到111为例。先接成加法计数状态,在输出为1000时(既q4为高电平时)把q4输出接到r01和r02脚上(即异步置0),此时当计数到1000时则立刻置0,从新从0开始计数。1000的状态为瞬态。 状态转化图中是0000到0111是

7、有效状态,1000是瞬态,跳转从这个状态跳回到0000状态。(1) 计数脉冲从cp1输入,qa作为输出端,为二进制计数器。(2) 计数脉冲从cp2输入,qdqlqh作为输出端,为异步五进制加法计数器。(3) 若将cp2和qa相连,计数脉冲由cp1输入,qd、qc、qb、qa作为输出端,则构成异步8421码十进制加法计数器。(4) 若将cp1与qd相连,计数脉冲由cp2输入,qa、qd、qc、qb作为输出端,则构成 异步5421码十进制加法计数器。(5) 清零、置9功能。a) 异步清零当r0(1)、r0(2)均为“1”;s9(1)、s9(2)中有“0”时,实现异步清零功能,即qdqcqbqa=0

8、000。b) 置9功能当s9(1)、s9(2)均为“1”;r0(1)、r0(2)中有“0”时,实现置9功能,即qdqcqbqa =1001. 74ls90引脚图4系统调试与结果 由于电路中使用器件较多,设计前必须合理安排各器件在实验装置上的位置,使电路逻辑清楚接线较短。应按照设计任务的次序将各单元电路逐个进行接线和调试即分别测试基本rs触发器、单稳态触发器、时钟发生器及计数器的逻辑功能待备单元电路工作正常后,再将有关电路逐级连接起来进行测试,直到测试电子秒表整个电路的功能。这样的测试方法有利于检查和排除故障,保证实验顺利进行。(1)组装调试电子秒表(2)对多谐振荡器进行调试(3)调试单稳态触发

9、器(4)调试清零、停止功能的基本rs触发器电路仿真开始测试(5)观察计数和数码管的显示最后进行电子秒表的整体测试:各单元电路测试正常后按图2把几个单元电路连接起来,进行电子秒表的总体测试。先按一下按钮开关s2此时电子秒表不工作,再按一下按钮开关s1,则计数器清零后使开始计时,观察数码管显示计数情况是否正常。如不需要计时或暂停计时按一下开关s1,计时立即停止,但数码管保留所计时之值。5主要仪器与设备数字电路试验箱1台示波器数字万用表数字频率计译码显示器74ls00×2 74ls90d×3 电位器、电阻、电容若干6设计总结 电子技术课程设计是电子技术基础这门课程的一个实践环节,

10、是对所学电子技术理论知识的一次综合运用。在本次设计过程中,我独自查阅一些资料并且虚心向同学请教,在老师的指导下,设计电路,完成课程设计说明书,这样培养了我的动脑、动手能力,提高了我的综合能力。通过这次对电子秒表的设计,让我了解了设计电路的程序,也让我了解了关于秒表的基本原理与设计理念。我们需要有扎实的知识基础,要熟练地掌握课本上的知识,这样才能对实验中出现的问题进行分析解决,要有耐心和毅力。一个复杂的电路原理图,涉及到很多的接线与元器件,任何一根线连接错误,都有可能导致输出不正确,所以可以同学间进行互相检查,改正错误。连线的时候,要特别注意结点。参数的选择要准确,板块的布局要紧凑美观等等。所有的这些,都是我在课堂上学不到的。通过对细节的修正,使自

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论