数字逻辑期末复习卷_第1页
数字逻辑期末复习卷_第2页
数字逻辑期末复习卷_第3页
数字逻辑期末复习卷_第4页
数字逻辑期末复习卷_第5页
已阅读5页,还剩20页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 一、选择题1 八进制(273)8中,它的第三位数2 的位权为_ _。A(128)10 B(64)10 C(256)10 D(8)102. 已知逻辑表达式,与它功能相等的函数表达式_。A B C D 3. 相邻两组编码只有一位不同的编码是 A8421BCD码 B. 5421BCD码 C. 余3码 D.循环码4对于如图所示波形,其反映的逻辑关系是_。A与关系B 异或关系 C同或关系D无法判断5 连续异或2012个1的结果是_。A0B1 C不确定D逻辑概念错误6. 与逻辑函数 功能相等的表达式为_。 A B C D 7下列所给三态门中,能实现C=0时,F=;C=1时,F为高阻态的逻辑功能的是_。

2、BFCBA&ENCBAF&ENAFCBA&ENDFCBA&ENC8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_。CPQQDC A 500KHz B200KHz C 100KHz D50KHz装 订 线 内 请 勿 答 题9下列器件中,属于时序部件的是_。A 计数器 B 译码器 C 加法器 D多路选择器10下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出ag应为_。 A 0100100 B1100011 C 1011011 D0011011共阴极LED数码管A B C D a b c d e f g译码器gfdecab 二、填空题11. 一

3、个4位移位寄存器,现态为0111,经右移1位后其次态为( ) 或( )12.N个输入端的二进制译码器,共有( )个输出端。对于每一组输入代码,有( )个输出端是有效电平。13.给36个字符编码,至少需要( )位二进制数。 14.存储12位二进制信息需要( )个触发器。15.边沿触发器可分为( )、( )、( )等类型。16.对于D触发器,若现态Qn= 0,要使次态Qn+1=0,则输入D=( )。17.请写出描述触发器逻辑功能的几种方式( )18.T触发器的特性方程是( ),当T=1时,特性方程为( ),这时触发器可以用来作( )。19构造一个十六进制的同步加法计数器,需要多少个( )触发器。计

4、数器的进位CO的频率与计数器时钟脉冲CP的频率之间的关系是( )。三、分析题20用卡诺图化简下列逻辑函数21电路如图所示,图中给出了时钟CP及输入K的波形。设Q的初态为0。(1)写出电路次态输出逻辑表达式。(2)画出的波形。QCPKD QC Q=1Q装 订 线 内 请 勿 答 题22今有A、B、C三人可以进入某秘密档案室,但条件是A、B、C三人在场或有两人在场,但其中一人必须是A,否则报警系统就发出警报信号。试:(1)列出真值表; (2)写出最小项构成的逻辑表达式;(3)用74138实现逻辑函数。装 订 线 内 请 勿 答 题一、填空题(20分,每空2分)1. (34.5)10 = ( )84

5、21BCD = ( )2 = ( )16 。2. 的对偶式为_ 。3. 在数字系统中,要实现线与功能可选用_ 门;要实现总线结构可选用_ 门。4. 化简F(A,B,C,D)=m(3,5,6,7,10)d(0,1,2,4,8)可得 。 5. 已知某左移寄存器,现态为011001,若空位补0,则次态为 。6. 二进制数( 10110)2的反码和补码分别为 和 。2、 选择题(20分,每题2分)1. 在下列逻辑部件中不属于组合逻辑部件的是 _。 A译码器 B编码器 C全加器 D寄存器2. 逻辑表达式A+BC 。AAC B(AB)(AC) CA+B+ABC DBC3. 能得出XY的是 AXZYZ B.

6、XZ=YZ C. XZYZ且XZ=YZ D.以上都不能4. 为将D触发器转换为T触发器,图中所示电路的虚框内应是 _ _。A同或门B异或门 C与非门D或非门5. 设A1、A2、A3为三个信号,则逻辑函数 能检测出这三个信号中是否含有奇数个高电平。AA1A2A3 BA1+A2+A3 CA1A2A3 DA1A2A36. 以下说法正确的是 A TTL门电路和CMOS门电路的输入端都可以悬空B TTL门电路和CMOS门电路的输入端都不可以悬空C TTL门电路的输入端可以悬空,而CMOS门电路的输入端不可以悬空D TTL门电路的输入端悬空时相当于接高电平,CMOS门电路的输入端悬空时相当于接低电平。7.

7、 除JK触发器外, 也可实现翻转功能AD触发器 B. T触发器 D. SR触发器 C. SR锁存器8. 是时序逻辑电路的基本逻辑单元A计数器 B门电路 C寄存器 D触发器9. 为了能使用数字电路处理模拟信号,须将模拟信号通过 转换为相应的数字信号。A A/D转换器 B. D/A转换器 C. A/D 或D/A转换器 D.以上都不行10. 触发器和时序电路中的时钟脉冲一般是由 产生的,它可由555定时器构成。A多谐振荡器 B. 施密特触发器 C. 单稳态触发器 D. 边沿触发器3、 化简题 1 用公式法化简逻辑函数:YABC +(A+B)C2用卡诺图化简下面逻辑函数,要求为最简与或式。 四、分析题

8、1、分析下图的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路完成什么功能。(10分)2、设触发器的初始状态为Q10,Q20,试画出Q1、Q2端的电压波形(5分)。3、设下图电路状态S=Q1Q0,起始时状态为Q1Q0=00。要求:(1)写出电路的输出方程、驱动方程及状态方程(5分);(2)列出状态转换表(4分);(3)画出完整的状态转换图(4分);(4)说明该电路的逻辑功能(2分)。(共15分)四、设计题 设计用三个开关控制一个电灯的逻辑电路。要求改变任何一个开关的状态都能控制电灯由亮变灭或由灭变亮。试用如下两种中规模组件(逻辑符号及功能表见下表)实现该逻辑电路功能,可辅以适当的门电

9、路。(20分)(1)用四选一数据选择器74LS153实现;(2)用三八译码器74LS138实现 1、 填空题1. (2010)D =( )B = ( )H = ( )8421BCD2. 仓库门上装了两把暗锁,A、B两位保管员各管一把锁的钥匙,必须二人同时开锁才能进库。这种逻辑关系为 。3. 逻辑函数式F=AB+AC的对偶式为 ,最小项表达式为( )。2.逻辑函数的最简与或式是 。4. 从结构上看,时序逻辑电路的基本单元是 。5. JK触发器特征方程为 。6.A/D转换的一般步骤为:取样,保持, ,编码。3、 选择题1. 计算机键盘上有101个键,若用二进制代码进行编码,至少应为( )位。A)

10、6B) 7C) 8D) 512. 在函数F=AB+CD的真值表中,F=1的状态有( )个。A) 2B) 4C) 6D) 73. 为实现“线与”逻辑功能,应选用( )。A) 与非门B) 与门C) 集电极开路(OC)门D) 三态门4. 图1所示逻辑电路为( )。A) “与非”门B) “与”门C)“或”门D) “或非”门图15. 在下列逻辑部件中,属于组合逻辑电路的是( )。A) 计数器B) 数据选择器C) 寄存器D) 触发器6. 已知某触发器的时钟CP,异步置0端为RD,异步置1端为SD,控制输入端Vi和输出Q的波形如图2所示,根据波形可判断这个触发器是( )。图2A) 上升沿D触发器B) 下降沿

11、D触发器C) 下降沿T触发器D) 上升沿T触发器7. 寄存器要存放n位二进制数码时,需要( )个触发器。A) nB) C) D) n/28. 下面哪种不是施密特触发器的应用: ( )A) 稳定频率脉冲输出 B) 波形变换 C) 脉冲整形D) 脉冲鉴幅9. 下列哪个不能用555电路构成: ( )A)施密特触发器 B)单稳态触发器C)多谐振荡器D)晶体振荡器10. 对电压、频率、电流等模拟量进行数字处理之前,必须将其进行( )A) D/A转换B) A/D转换C) 直接输入D) 随意三、简答题1 用公式法化简逻辑函数:YABC +(A+B)C 2什么叫组合逻辑电路中的竞争冒险现象?消除竞争冒险现象的

12、常用方法有哪些?四、分析题1. 试分析图3(a)所示时序电路,画出其状态表和状态图。设电路的初始状态为0,试画出在图3(b)所示波形作用下,Q和Z的波形图。图32. 试分析图4所示的计数器在M = 1和M = 0时各为几进制。同步十进制加法计数器74160的功能表如表1所示。D0 D1 D2 D3EPCETCLKQ0 Q1 Q2 Q3LDRD1CLK计数输入Y进位输出1M7416074160图4表1 同步十进制加法计数器74160的功能表工作状态X0XXX置 0(异步)10XX预置数(同步)X1101保持(包括C)X11X0保持(C=0)1111计数3. 试分析下图(图5)所示的同步时序电路,

13、写出各触发器的驱动方程,电路的状态方程和输出方程,画出状态转换表和状态转换图。图5五、设计题设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。请列出真值表并写出逻辑函数,并用3/8线译码器74HC138和适当门电路实现该电路。其中74HC138及其功能表如图6所示。 图6 74HC138及其功能表一. 基本题 1. 完成下列数制转换。(1) (37)8( )2( )16 (2) (125)10( )2( )8( )162. 用真值表证明等式: (10分)3. 用布尔代数化简逻辑函数表达式: 。4. 已知A、B为输入,F为输出,波形如下图所示。根据波形图写出真

14、值表及函数F的表达式。(10分)4. 用卡诺图化简表达式: 。(10分)二电路分析题1. 组合逻辑电路分析。 分析下面组合逻辑电路,(1)写出下图组合逻辑的函数表达式;(2)根据表达式写出真值表;(3)分析电路的逻辑功能。2. 时序逻辑电路分析。分析下面同步计数器电路,(1)写出输出函数、激励函数和次态方程;(2)画出状态转换表和状态图;(3)分析电路的逻辑功能。(三设计题1. 组合逻辑电路设计。用如下图所示的数据选择器实现逻辑函数 。2. 时序逻辑电路设计。(10分) 某计数器的波形如下图所示,要求:(1)列出状态转移真值表,画出状态转移图。(4分)(2)试确定该计数器的计数循环中有几个循环

15、状态。(3分)(3)若采用D触发器,写出相应的激励函数。(3分)一、 单项选择题1,在逻辑运算的基本定律中,A+AB=( )A, A+B; B,AB; C, A; D,12,以下电路中可以实现“线与”功能的有( ).A,与非门; B,三态输出门; C,集电极开路门; D,或非门3,欲使D触发器按Qn+1=/Qn工作,应使输入D=( )A,0; B,1; C,Q; D,/Q4,当逻辑函数有3个变量时,共有( )个变量取值组合?A,2; B,4; C,8; D,16;5,只考虑本位数,而不考虑低位进位的加法叫做( ) A,全加; B,半加; C,全减; D,半减;6,下列电路中,属于组合逻辑电路的

16、是( )A,寄存器; B,数值比较器; C,触发器; D,计数器;7,从结构上来看,组合逻辑电路由门电路构成,不含( ),也不包含反馈电路,信号从输入开始单向传输到输出端。A,电容; B,电阻; C,记忆电路; D,脉冲电路;8,在几个信号同时输入时,只对优先级别最高的进行编码,叫做( )A,优先编码; B;贝尔编码; C,二进制编码; D,二十进制编码;9,能将二进制代码转换成原来含义的电路称为( ) A,编码器; B,译码妻; C,数据选择器; D,数据分配器;10,为了提高运行速度,通常采用( )A,串行进位加法器; B,并行进位加法器;A, 串行并行进位加法器; D,超前进位加法器;1

17、1,以下有关时序逻辑电路的特点,错误的是( )A, 电路有从输入到输出的通路; B,有从输出到输入的反馈电路;C,包含记忆性元器件; D,电路只能有门电路构成;12,将09十个十进制数转换成二进制代码的电路,叫做( )A,4线2线编码器; B,2线4线编码器; C,10线4线编码器; D,4线10线编码器;13,对一个8选1的数据选择器,应该有( )个控制端。 A,1; B,2; C,3; D,8;14, 24个1异或的结果是( )A,1, B,0; C,24; D,以上都不对; 15,在逻辑函数的卡诺图化简中,若每个圈中被合并的最小项越多,则说明化简后( )A,乘积项个数最少; B,实现该功

18、能的门电路最少;C,该乘积项含因子最少; D,自启动功能强;16,下列式子中,是A,B,C的最小项的是( ) A,ABC; B,A+B+C; C,AB+C; D,A+BC;17,在函数F=AB+CD的真值表中,F为1的项有( )个 A,2; B,4; C,7; D,918,逻辑函数的表达形式是唯一的有( ) A,真值表; B,逻辑表达式; C,逻辑图; D,波形图19,采用OC门主要解决了( )A, TTL与非门不能相与的问题; B,TTL与非门不能线与的问题;B, TTL与非门不能相或的问题; D,TTL与非门不能相异或的问题;20,以下说法错误的是( )A, 逻辑代数中的变量和普通代数中的变量一样;B, 逻辑代数中的变量只有0 和1 两个数值;C, 逻辑代数中的0和1用来

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论