CADENCE仿真流程介绍_第1页
CADENCE仿真流程介绍_第2页
CADENCE仿真流程介绍_第3页
CADENCE仿真流程介绍_第4页
CADENCE仿真流程介绍_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第一章 进行si仿真的pcb板图的准备仿真前的准备工作主要包括以下几点:1、仿真板的准备 原理图设计; pcb封装设计; pcb板外型边框(outline)设计,pcb板禁止布线区划分(keepouts); 输出网表(如果是用cadence的concept hdl设计的原理图,可将网表直接expot到brd文件中;如果是用powerpcb设计的板图,转换到allegro中的板图,其操作见附录一的说明); 器件预布局(placement):将其中的关键器件进行合理的预布局,主要涉及相对距离、抗干扰、散热、高频电路与低频电路、数字电路与模拟电路等方面; pcb板布线分区(rooms):主要用来区分

2、高频电路与低频电路、数字电路与模拟电路以及相对独立的电路。元器件的布局以及电源和地线的处理将直接影响到电路性能和电磁兼容性能;2、器件模型的准备 收集器件的ibis模型(网上下载、向代理申请、修改同类型器件的ibis模型等) 收集器件的关键参数,如tco、tsetup、tholdup等及系统有关的时间参数tclock、tskew、tjitter 对ibis模型进行整理、检查、纠错和验证。3、确定需要仿真的电路部分,一般包括频率较高,负载较多,拓扑结构比较复杂(点到多点、多点到多点),时钟电路等关键信号线第二章 ibis模型的转化和加载cadence中的信号完整性仿真是建立在ibis模型的基础上

3、的,但又不是直接应用ibis模型,cadece的软件自带一个将ibis模型转换为自己可用的dml(device model library)模型的功能模块,本章主要就ibis模型的转换及加载进行讲解。1、ibis模型到dml模型的转换在allegro窗口中选择analysesi/emi simlibrary,打开“signal analyze library browser”窗口,在该窗口的右下方点击“translate ”按钮,在出现的下拉菜单中选择“ibis2signois”项,出现“select ibis source file”窗口(图1),选择想要进行转换的源ibis文件,按下“打开

4、”按钮,出现转换后文件名及路径设置窗口(缺省设置为和源ibis文件同名并同路径放置,但此处文件名后缀为dml),设置后按下“保存”按钮,出现保存确定窗口(图2),点击ok按钮即可,随后会出现一个“messages”窗口,该窗口中的报告文件说明在模型转换过程中出现的问题,对其中的“warning”可不用在意,但如果出现“error”则必须进行修改后重新进行模型格式转化直到没有“error”出现为止,此时转换得到的dml文件才是有效的。注:若已有规范的完整dml模型库,我们可以直接将需要的模型库加入到工作库中,即可跳过第一步直接执行第二步。 图1:ibis模型转换源文件设置窗口图2:输出dml文件

5、确认窗口2、将转换后的dml模型加载到模型库在signal analyze library browser窗口中,按下“add existing library”按钮,出现下拉菜单,选择“local library”出现“打开”窗口,选择你放置dml文件的路径并选中要加载的dml文件点击“打开”按钮就将dml文件加载到了模型库中。3、分配dml文件给特定的器件。在allegro窗口中选择analysesi/emi simmodel,打开“signal model assignment”窗口(图3所示),在该窗口中所有使用到的器件是按序排列的。可以点击“auto setup”进行器件模型的自动分

6、配,此时的分配原则是如果器件的名称和模型的名称完全一致,则该模型自动分配给这个元器件。也可以选中某一元器件,点击“find model”按钮,出现“model brower”窗口,在“model name patter”一栏中填入“*”号,一些模型的名称进入下面的列表框,在列表框里选中你需要的模块后,在“signal model assignment”窗口中的对应器件的“signal name”列里就会出现它的模型名称。在“signal model assignment”窗口中选中某些器件后,还可点击“create model”按钮进入创建模型的界面(图4所示)。对于定义了value值的无源器

7、件(包括电阻、电容、电感),系统会自动生成在仿真中使用的espice模型。对于没有自动生成模型的无源器件,在模型创建窗口选择“create espice model”,而对于其他没有模型的有源器件则选择“create ibis model”,然后按提示输入value值及各管脚的功能即可,同时可以存盘生成*.dat文件以备后用,此时这个新生成的模型就出现在所选器件的“signal name”栏中。特别注意准备进行仿真的网络上所有器件都需要有模型,不要遗漏电阻、电容、电感、测试点、接插件等元件模型,否则在提取网络拓扑时会出错。图3:模型分配窗口图4: 创建新模型窗口第三章 提取网络拓扑结构在对被仿

8、真网络提取拓扑之前需要对该板的数据库进行设置,整个操作步骤都在一个界面“database setup advisor”中进行,之后就可进行拓扑的提取。1、“database setup advisor”的设置。 在allegro中选择tools/setup advisor命令进入到“database setup advisor”界面(在specctraquest界面中选择board/ setup advisor命令)。 选择“next”出现“database setup advisorcross section”窗口,点击该窗口中的“edit cross section”按钮进入叠层设置窗口“

9、layout cross section”(图5所示), 在这个类似excel表格式的窗口里,输入需要的各种参数,在表格的最后一栏就直接计算出该层的阻抗值。图5: 叠层设置窗口 选择“next”出现“database setup advisordc nets”窗口,点击该窗口中的“identify dc nets”按钮进入直流网络设置窗口“identify dc nets”(图6所示)。在这个窗口中,可以对所有直流网络设置具体的电压值。图6: 直流网络设置窗口 选择“next”出现“database setup advisordevice setup”窗口,点击该窗口中的“device set

10、up”按钮进入直流网络设置窗口“device setup”(图7所示)。在这个窗口中,可以对所有器件设置正确的分类属性。正确的class属性对于仿真是很重要的,如果设置不正确,提取出的拓扑将会有严重的错误。接插件的class属性为io,分离器件(电阻、阻排、电容、电感等)的class属性为discrete,集成电路的class属性为ic。除了器件的class属性以外,器件管脚的pinuse属性也同样很重要。所有class属性为io和discrete的器件其管脚的pinuse属性均应为unspec,而class属性为ic的器件其管脚的pinuse属性示功能不同可以为:in、out、bi。器件的c

11、lass属性还可通过specctraquest主窗口中logic/part list命令调出part list窗口进行设置(图8所示)。而器件管脚的pinuse属性只能在创建原理图库的地方设置和修改。图7: 器件属性设置窗口图8: 器件属性修改窗口 选择“next”出现“database setup advisorsi models”窗口,点击该窗口中的“si models assignment”按钮进入分配模型窗口“signal model assignment”,这一部分的设置见第二章。 选择“next”出现“database setup advisorsi audit”窗口,这一部分通常

12、不用设置直接点击“finish”按钮结束database setup advisor的设置。 以上每一步完成后都有一个message窗口显示该部操作引起数据库的变化,可以仔细察看一下message窗口的报告是否与你所期望的要求相互一致。2、提取拓扑拓扑结构的提取可以在allegro的主界面也可以在specctraquest的主界面进行。在allegro的主界面执行analysesi/emi simprobe命令调出“signal analyse”窗口(或者是在specctraquest的主界面,两者操作相同)(下图9所示),在net栏中填入你想要进行仿真的网络,回车后与该网络相关的管脚就都出现

13、在driver pins、load pins、others pins这三栏中,(在数据库设置正确的情况下)点击“view topology”按钮就会将该网络的拓扑结构在sigxplorer调出。图9: “signal analyse”窗口图10: constrain manager的主界面还可以从allegro的主界面(或者specctraquest的主界面)进入constraint manager从而进行拓扑结构的提取。在allegro主界面进入的路径是setup/electrical constraint spreadsheet(或者是从specctraquest的主界面进入,两者的操作相

14、同)。constrain manager是cadence的约束管理器,所有连线的拓扑抽取以及对网络赋拓扑都可以在这儿进行的。操作如下:打开constrain manager的主界面(图11所示),在net栏点击signal integrity、timing、routing的任何一个,右边就会将本板的全部网络显示出来,如图3.7所示。各个网络按字母排列,其中前面有“”好的表示是总线或xnet。右击所选网络选择sigxplorer,就将拓扑抽取出来并进入sq signal explorer expert界面图12,所有网络的前仿真是在这个界面中进行图11: constraint manager中的

15、网络图12: sq signal explorer expert界面还有一种建立拓扑结构的方法就是直接在sigxplorer中创建拓扑结构。打开sigxplorer,执行anslyse/library实行库文件的加载,操作类似于第二章的操作。点击工具按钮“add part”执行放置传输线、放置驱动和接收器件、放置无源器件等操作(图13所示),最后连接结构体完成仿真拓扑图。图13: 添加模型窗口第四章 前仿真前仿真是指在布局和布线之前的仿真,目的为布局和布线作准备,主要在sq signal explorer expert中进行,主要有以下几个步骤:1、设置拓扑结构的仿真参数因为对各个器件及阻容器

16、件的模型已经全部指定,所以抽取出来的拓扑上面的各io都有相应的io模型,对那些没有指定模型的管脚,cadence会赋给它缺省的模型。cadence抽取出的拓扑结构是根据各元器件的相对位置并考虑到布线方便抽取的,其中互连线的距离是它计算的曼哈顿距离(即x+y)。仿真的主要目的就是根据仿真的结果来优化网络的拓扑结构,用来约束pcb布线,使布线按照最优结果方向进行。sq signal explorer expert界面除了菜单与工具栏以外分为两个部分,即上面的拓扑示意图与下面的参数、测量选择以及结果、控制的标签窗口。在下面的parameters标签窗口中的白色区域是可以编辑的,而灰色区域是无法编辑的

17、,circuit是整个参数的总标题,下面的tlinedelaymode栏可以选择是用时间还是用长度表示传输线的延时(若用长度表示,则缺省的单位是mm,若用时间表示,则缺省的单位是ns,其中传输线的缺省传输速度是140mm每ns);userrevision表示目前的拓扑版本(第一次一般是1.0,以后修改拓扑时可以将此处的版本提高,这样以后在constraint manage里不用重新赋拓扑,只要升级拓扑即可)。点击开单板名称后,下面就列出本拓扑的内各个元件(包括器件、阻容、电源、传输线),可以编辑各个元件的特性;对器件,可以选择对应管脚的io buffer模型,但一般不推荐去更改它的模型,因为已

18、经赋给器件整体模型了,相应的io buffer的模型也就确定了。对阻容器件,可以更改它们的阻容值;对电源,可以更改电源值;对传输线,可以更改以下几项:impedance,即传输线的交流阻抗,可以根据叠层情况在适当范围内更改它;propdelay,即传输线的延时来表示的长度;tracegeometry,传输线的类型,即是微带线或带状线,由于在前仿真中传输线是用一个集中式的无损耗模型来表示的,所以这边选择微带线或带状线的关系并不大;velocity,传输线的信号传输速度,这边一般不去改变它,用它的缺省值,即5567.72mil/ns,约14cm/ns。为了得到更大范围内的仿真结果,扩大参数的选择范

19、围,我们一般对阻容器件的阻值、传输线的阻抗、传输线的长度选择多个值进行扫描仿真(sweep simulation)。2、 设置激励源在各个元件的参数设定后,接着进行激励源设置。点击作为驱动源的模型上面、位号下面的tristate,出现图14所示的窗口进行选择:在cadence中共有7种激励:pulse:脉冲方波,就是时钟源性质的波形,如果选择pulse,整个界面中的其他选项是灰的,不允许再选;rise:表示一个上升沿;fall:表示一个下降沿;custom:表示一种可以自定义的波形激励,这是最常用的波形,在这种形式下,首先在frequence中输入信号的频率,在pattern中输入波形的形状。

20、其它的填缺省即可;quite hi:稳定高电平;quite lo:稳定低电平;tristate:三态,对非驱动源,都选择三态。设置完成后点击ok即可。图14: 激励源设置窗口3、 整个仿真参数的设置在sq signal explorer expert主界面选择analyze/preference,弹出图15所示的窗口 其中标签pulse stimulus设置驱动源类似时钟波形仿真时的仿真参数,在switching frequence中填入时钟的频率,其它项保持它们的缺省值; 在标签simulation parameters中设置仿真的时间、精度等,如果你对fixed duration选中,则仿

21、真时间长度就是后面空格中的值,否则它将对你在激励源中填入的所有波形进行仿真。对waveform resolution中是指仿真的精度,即每隔多少时间取一点进行仿真,如果这儿用的是default,那么cadence自动认定精度是仿真总时间的百分之一,也就是说它总共抽取100个点进行仿真。对cutoff frequency中是指选定范围内对互连线的寄生参数进行计算,这主要是指在拓扑中具有真实的传输线线段时,在前仿真中可以不管这一项。对buffer delays是指如何从仿真中得到buffer delay,若选择from library则是指它从仿真模型里得到的,而选择on-the-fly则是从实际

22、仿真数据中得到的,这儿必须选择on-the-fly,以使结果的正确性。 simulation modes是指仿真的快慢方式,在fts mode中共有5种模式可以选择:fast(驱动、接收都在快模式下)、typical(正常模式)、slow(慢模式)、fast/slow(驱动在快模式、接收在慢模式)、slow/fast(驱动在慢模式、接收在快模式)。为了在worst case下仿真,我们一般选择fast和slow两种模式进行仿真,最后两种模式因为在实际中不容易遇到,所以我们一般不选。driver excitation是指对驱动源进行选择,如选择active driver则表示只将拓扑中指定的驱动

23、源作为驱动进行一次仿真,而如选择all-drivers则是对拓扑中的每个能作为驱动源的器件作为驱动轮流仿真一次,如在图中四个器件都可以作为驱动源(因为都是io类型的buffer),则会仿真4次,注意在这种情况下拓扑中的所有器件都必须设成tristate模式,而且对驱动源是当成pulse进行仿真的,所以在这种方式下对驱动源的参数设置在pulse stimulus中。 在measure mode中主要设置测量的一些选择,对measure delays at:如选input threshold表示以输入buffer的vil与vih进行buffer delay测量的,如选vmeas则表示以输出buff

24、er的参考电压进行测量的,我们应该选择input threshold。对receiver selection,如选all表示所有非驱动的器件都作为接收,如选select one则在仿真开始时它会让你选择其中的一个作为接收源。在我们的实际仿真中,对这两个选择的意义并不大,因为无论选哪一种,在仿真后数据报表中都会列出所有非驱动源的数据结果。在custom simulation中选择仿真的类别,reflection表示时域发射仿真,crosstalk表示串扰仿真,emi表示电磁干扰仿真。 在emi标签窗口中,主要设定emi的规则,及接收天线的距离(cadence对emi仿真只能看它的emi能不能符合

25、设定的规则)。图15: 仿真参数设置窗口4、 仿真结果的设置在sq signal explorer expert主界面下部分中的measurement标签窗口(图16所示)中选择reflection,在reflection下面将需要显示结果的值选中。图16: sq signal explorer expert主界面下的measurement标签栏5、 仿真在拓扑上各元件的参数设定以后以及仿真参数设定以后,即可以进行仿真。仿真可以点击工具图标或执行命令analyse/simulation。仿真完成后,根据设置的仿真模式和仿真次数,在下面的result栏中就会显示出相应的仿真结果数据。右击某一个数

26、据后选择view waveform,就可以进入sigwave界面看波形。如图17所示:双击左边波形名称中任何一个波形符号即可打开或关闭相应的波形,选中波形后还可以更改波形的颜色。对左边的一些波形名称解释如下:odta d4 k3表示拓扑中d4器件k3 pin处的波形;odta d4 k3_buffdly表示接测试负载时k3 pin处的波形;odta d4 k3_buffdlyi表示接测试负载时k3 pad处的波形;odta d4 k3i表示拓扑中d4器件k3 pad处的波形;注意对buffdly与buffdlyi的波形只有驱动端才有,对接收端,都只有输入端pin 与pad的两个波形。在波形图上

27、打开测试负载曲线和所关心的接收曲线,同时打开vmeas和接收端的vil、vih,就可以进行switchdelay和settledelay等数值实际测量,测量的结果应该与主界面result栏中的数据一致。图17: 波形窗口目前,cadence还不能从pcb预布局或pcb板图中直接抽取出差分线进行,对于差分线的仿真必须在sq signal explorer expert中手工加入元件和互连线来模拟实际的板图结构来进行仿真。手工加入元件的方法是edit/add part,即可以加入各种io buffer,分立的espice器件,互连线(包括tline与trace)等。6、 给拓扑加约束在仿真中,需要

28、根据仿真结果不断修改拓扑结构以及预布局上元器件的相对位置,得到一个最优的拓扑结果,就需要在拓扑中加入约束,并将有约束的拓扑赋给板中的网络,用以指导与约束随后的pcb布线。加约束的方法:在sq signal explorer expert主界面选择set/constraint,就可以在弹出的图18所示框中加入各种约束,下面分别介绍: 在switch-settle栏,可以填入从各发送端到各接收端的min switch delay和max settle delay,这是对时钟同步信号而言的,是根据芯片datasheet上的ac参数及公式计算得到的;这一栏的数据对布线而言没有任何作用,它是作为后仿真检

29、查的参考用的; 在prop delay栏,填入拓扑中各个pin到pin、pin到t点以及t点到t点的传输延时规则,直观地说,也就是对拓扑中各传输线长度的限制,这一栏的规则是最重要的规则,它将直接约束pcb的布线;在impedance栏,它是对拓扑中各段传输线阻抗的约束,约束了各段传输线的阻抗变化范围,若这一栏不填,则表示对传输线的阻抗无要求; 在rel prop delay栏,可以定义一些传输线的长度匹配规则,其中scope的选项有两个:local和global,local表示只对本条net/xnet有效,而global则对本拓扑对应的所有net/xnet在整体的长度匹配上都有约束。 在max

30、 parrallel栏,它进行了平行长度的约束,即它允许在两条线的间距多大时最长能平行多长。这是需要进行串扰仿真后才能得到的数据。 在wiring栏,它约束了拓扑与网络的对应关系,注意在mapping mode中,我们一般选择pinuse and refdes,表示在赋拓扑的时候可以通过管脚的io buffer类型和参考位号将拓扑中pin与实际网络中的pin对应起来;对physical中的各项主要现在线的总长、过孔数、端接长度等;对emi中可以限制在表层走线的最大长度; 在signal integrity栏,可以加入对信号的过冲电压、串扰电压、ssn等的限制; 在user-defined栏,可

31、以输入用户自己的其他约束。 对以上各栏中,我们用到最多的是prop delay,对线长有匹配需要的,也需要用到rel prop delay ,对高速信号,也需要用到max parallel这一栏的约束。图18: 设置拓扑结构约束的界面7、 赋拓扑对关键网络的拓扑仿真结束后,就可以把已经完成的拓扑赋给具体的网络。赋拓扑的过程也是在constraint manager中进行的(见图19),赋拓扑的过程如下:将拓扑文件输入进来,操作:file/import/electrical csets,把仿真完成的拓扑文件输入进来;将拓扑文件赋给网络,在objects栏中选中所要的网络(可以多个选),然后选择菜

32、单object/electrical csets reference,在弹出的对话框中将选择相应的拓扑即可。如果赋拓扑的过程中出错,那么它会提供出错信息。图19: 赋加拓扑的操作界面第五章 布局布线将关键网络的拓扑全部赋完后即可将.brd文件交给pcb工程师进行布线。在设置了约束的网络布线时,会有一个动态的小标尺出现在屏幕上以显示所布线与约束之间的区别。当布线满足约束条件时,小标尺显示为绿色,当布线不满足约束条件时,小标尺显示为红色,并可通过显示的红色数字的正负号表示出布线是超过最长布线长度还是小于最短的布线长度。这种实时动态的显示可以使pcb工程师随时对布线进行调整以达到最佳的布线情况。第六章 后仿真后仿真的目的是验证、检验仿真结果,是更加精确的仿真。仿真的过程和前仿真的过程相似,只是在提取拓扑时,前仿真使用的是理想传输线模型,没有考虑实际情况中的各种损耗,但后仿真使用的是实际的布线参数,因此仿真的结果更为精确一些。如果在后仿真中发现问题,重要对部分关键器件及线网进行重新布局和布线。第七章 多板仿真多板仿真,就是对于多块pcb板互连情况下的仿真设计,也称为系统及仿真。它们通过连接器或电缆相连接。specctraquest通过design link来定义多快pcb板是如何连接的,连接器或电缆可以

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论