微机原理与接口技术习题集_第1页
微机原理与接口技术习题集_第2页
微机原理与接口技术习题集_第3页
微机原理与接口技术习题集_第4页
微机原理与接口技术习题集_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第二章 微机基本组成及工作原理1.1 微型机的基本结构一、单项选择题1计算机中的运算器和控制器集成在一块芯片上称为( ) 。A.微型处理机 B.单片机C.微处理器D.单敲机2 微控制器是指( ) 。A.微处理器B.微型计算机C.单敲机D.单片机4 微型计算机中的运算器,将运算结果的一些特征标志寄存在( )中。A SP B IP C AX5 微处理器内部的控制器是由( )组成。A 寄存器阵列B.指令寄存器、指令译码器及定时控制电路C ALU 与内存D ALU 与寄存器6 微型计算机各部件之间是用( )连接起来的。A 系统总线 B AB C CB7 通常计算机系统中的外围设备是指( ) 。A.外存

2、储器、输入设备及输出设备B 外存储器、输入设备C.外存储器、输出设备D 输入设备、输出设备9 单片机是( ) 。A 微处理器B 微型计算机10 单片机是在一个集成电路芯片中集成了( )A 微处理器和I/O 接口C 微处理器和ROMD FRD DBC.微机系统D.中央处理器B 微处理器和RAMD 微处理器、I/O 接口、RAM11总线是微处理器、内存储器和 I/O 接口之间相互交换信息的公共通路。总线中的控制总线是( )的信息通路。A 微处理器向内存储器传送的命令信号B 微处理器向 IO 接口传送的命令信号C.外界向微处理器传送的状态信号D.上述三种信号12 连接微处理器和内存储器以及I/O 接

3、口之间的总线是( ) 。A.片总线B.内总线C.系统总线D.外总线二、判断说明题1 计算机中的运算器,控制器和内存储器合称为中央处理机。 ( )2 微处理机就是微型计算机。()3 微处理机就是中央处理机CPU 。()4 通常所说的微型计算机是不包含系统软件及应用软件的。()5 通常所说的微型计算机系统就是指微型计算机。()6 通常所说的微型计算机系统就是指微型计算机及足够的软件所构成。()7 .若将微型计算机集成在一片芯片上即构成单敲机。()8 .单敲机如TP-81、TP-86都是计算机系统。()9 目前人们常把微型计算机系统称为个人计算机。( )12 对于片内总线而言,用户无法直接控制其内部

4、工作的。()13 片内总线就是微型计算机引脚信号。()14 外部总线就是系统总线或板级总线。()15 微型计算机总线就是外部总线。()16 片内总线就是内部总线。()17 微型计算机系统中采用总线结构,所以部件之间传送信息时必须分时处理。()18 数据总线上传送的信息是数据,也可能是指令代码。 ( ) 三、简答题1 简述微处理器的内部结构。2简述微型计算机的几个主要组成部分。3简述微型计算机系统中所用总线的类型。4.简述微型计算机系统组成。1.3 IBMPC机特点一、单项选择题3.自Intel 80386芯片问世后,至今集成度已超过100万管子/片,主频达100MHz以上的微处理器芯片有()A

5、. 80286B. TP-86 C. 8051D. Pentium m8 . 8086 是()oA .单片机B .单敲机C .微处理器D .微机系统二、判断说明题10. Pentium HI是高性能的32位微处理器。()11. Pentium MMX是提高PC机处理多媒体和通讯能力而推出的新一代微处理器。()1.1练习题参考解答一、单项选择题1.C2.D3.D4.D5.B6.A7.A8.C9.B10.D11.D12.A、多项选择题1. ACEF2. ABDE三、判断说明题1. (X)“中央处理器”改为“主机”。2. (X)“就是改为“不是”。3. (V)4.(,)5. (X)“就是改为“不是”

6、。6. (X)微型计算机系统是以微型计算改为主体,再配备外围设备(外存储器、输入输出设备)及软件系统即可构成。7. (X)“单敲机”改为“单片微型计算机”。8. (,)9. (,)10. (,)11. (,)12. (,)13.(,)14. (X)“就是改为“不是” 。15. (X)“外部总线”改为“内总线”。16. (X) “就是改为“不是” 。17. (V)18. (V)四、简答题1 .微处理器内部结构由三部分组成。(1)运算器:由算术运算和逻辑运算部件组成,用于数据的算术逻辑运算,运算结果的一些特征由FR寄存。(2)控制器:由指令寄存器、指令译码器以及定时与控制电路组成。根据译码结果,以

7、一定时序发出相应的控制信号,用来控制指令的执 行。(3)寄存器阵列(组):由一组通用寄存器组和专用寄存器组成。2 .微型计算机的基本结构是由微处理器、内存储器。I/O接口电路和总线组成。其中总线是由数据总线DR地址总线AR控制总线组成。微处理器是核心部件,它决定微型计算机各种功能及技术指标。存储器存放程序、数据和结果。I/O接口电路又称I/O适配器,用于连接微型计算机与外围设备的逻辑电路。为 CPlffi外围设备交换数据提供各种通道。总线是微处理器、内存储器和 I/O接口之间相互交换信息的公共 通路。3 .微型计算机系统中有三类总线:(1)片总线又称为元件级总线,它是微处理器的引脚信号。(2)

8、内总线(IBU9,又称为系统总线、微机总线或板级总线。(3)外总线(E- BU9,又称为通信总线。4,微型计算机系统是以微型计算改为主体,再配备外围设备(外存储器、输入输出设备)及软件系统即可构成。其中软件系统是由系统软 件和应用软件组成。系统软件包括操作系统、数据库管理系统。各种高级语言的编译程序、汇编程序、调试程序、编辑程序等。应用软件是由各学科、各领域诸种应用程序组成。第5章存储器及其接口5.1 存储器的基本结构、分类 一、单项选择题7.存储器系统中,通常 SRA怅片所用控制信号有()。A. CE、OE、READY B. CE、OE、WEC. CE、OE、ALED.CE、OE8,当内存储

9、器系统中内存储器芯片较少时,其片选信号可以采用(A. 74LS 138 B. 74LS 245 C . 74LS 244 D.与门10. 8086系统中若访问奇存储体的一个字节单元,则此时BHE与A0是()状态。A. 1,0 B. 0,1 C . 0, 0 D. 1,111. 用74LS 373作为8086微处理器最小方式地址锁存器时,其芯片两个控制信号G和OE应该分别与微处理器的()相连A. ALE ;接地B.接地;ALEC . ALE; RESETD. ALE ; DEN12. 8086微处理器工作于最小方式下的总线收发器74LS 245,其控制信号G和RD分别与微处理器()信号相连。A.

10、 DEN ; DT/RB. DEN ; ALE C. DEN ; WED. DEN ; RD19.存储器()在断电(或关机)后,仍保留原有信息?A.RAM ROM21 .下列存储器()存取速度最快?A.SRAMB.磁盘22 .在PC/XT机上的DRAMM新,每(A.0.2 gsB.15 ii sB.SRAM DRAM C.ROM EPROMC.DRAM D.EPROM)时间完成一行刷新。C.1 gsD.1/18.2 ii sD.PROM RAM30.在16位存储器系统中,存储字最好存放在偶地址的优点是()A.减少执行指令的总线周期B.便于快速寻址C.节省所占的内存空间D.节省所占的外存空间、判

11、断说明题4. 8086 /8088微处理器一个字占用两个存储单元。()74LS 245 或 Intel 8287。()74LS 244 或 Intel 8282。()9 .微处理器与存储芯片连接时,当总线上挂接的器件超过微处理器所带负载能力时,则地址总线加驱动器用10 .微处理器与存储芯片连接时,当总线上连接的器件超过微处理器所带负载能力时,则数据总线加驱动器可用15 . 8086系统中的奇存储体和偶存储体都是512KB。16 . 8088系统中1MB存储器地址空间,可分成偶存储体和奇存储体。17 . 8086系统中低8位数据总线与奇存储体相连,高8位数据总线与偶存储体相连。()18 . 80

12、86系统中访问存储器进行字读写操作时一定用一个总线周期。()19 .通常存储器容量是由数据总线宽度决定。()20 .随机存储器单元的内容读出和写入操作其内容不变。()三、简答题21 选择内存条时注意什么?22 内存储器芯片与微处理器的连接时应注意什么?23 在存储器系统中,有哪些实现片选控制的方法?3.内部存储器是如何组成?5.2半导体存储器系统的构成原理一、单项选择题1 .半导体动态随机存储器需要每隔()对其刷新一次。A. 1ms B. 2s C. 2 g s D. 1ms 2ms2 .半导体EEPRO写入的内容,可以通过()擦除。D. DOS 命令A.紫外线照射B.电信号C. 口令3 .半

13、导体EPROMT入的内容,可以通过(A.紫外线照射B.电信号4. HM6116芯片地址线及数据线为()A. 1条地址线;16条数据线C. 11条地址线;8条数据线)擦除。C. 口令D. DOS命令B. 10条地址线;8条数据线D. 10条地址线;16条数据线5. Intel 2164A芯片地址线及数线为()A. 16条地址线;1条数据线B. 8条地址线;1条数据线C . 10条地址线;1条数据线D. 10条地址线;8条数据线6. Intel 2732A芯片地址线及数据线为()A. 12余地址线;8条数据线B. 12条地址线;1余数据线C . 11条地址线;8条数据线D. 11条地址线;1条数据

14、线9.对于EPRO丽言,只有()信号同时有效时才能输出所需要的数据。A. CE、OEB- CE、We C. OE、WEd. OE、RD13 .具有电可擦除的只读存储器是(A. PROMB. KEPROM14 .具有易失性的半导体存储器是(A. NVRAMB. DRAM)C. EPROM)。C. PROM15 .通过紫外线照射即可擦除全部存储信息的芯片有D. EEPROMD. EEPROM)。A. Intel 2716B. Intel 2164A C. Intel 611616 . Intel 2164A 芯片的地址分为行和列地址线。分时使用,所以有(D. Intel 2817)条。A. 14B

15、. 1617 .确定存储器芯片容量的关系式是(A.字数x数据线位数C.单元数x数据线位数C. 8D.10)。B.字长X数据线位数D.单元数X字长18 . Intel 8086 /8088微处理器最大方式下,读和写存储器控制信号是(A. RD 和 WRB. RD 和 MRDC C. MWTC 和 MRDC D. MRDC 和 MWTC20.DRAM ()。A.只能读出的存储器B.只能写入的存储器C.不关机信息静态保存的存储器D.信息需定时刷新的读/写存储器23 .集成度最高的存储线路是()态线路。A.6管静 B.6管动 C.4管动 D.单管动24 .要组成64KB的8086系统程序存储空间,选用

16、EPROMJ最佳方案是()芯片A.1 片 64X8 位 B.4 片 16Kx 8 位C.2 片 32Kx 8 位D.8 片 8Kx 8 位26 .构成8086系统最大存储器容量需用()片64KX 1位的存储器芯片。A.16B.64C.32D.12827 .用2164DRA惦片中成8086内存的最小容量是()。A.64KBB.256KBC.128KBD.640KB28 .有一 SRAMK片,地址线为 A 0A13,数据线为D0D7 ,则该芯片的存储容量为(A.4KB B.8KB C.16KBD.32KB29 .有一 EPRO曲片的地址范围为 30800H30FFFH无地址重叠,则该芯片的存储容量

17、为()A.1KBB.2KBC.4KBD.8KB、判断说明题1 .可以多次擦除、多次改写的ROM! EPROM()2 .半导体存储器关机后,所存信息即丢失。()3 .半导体随机存储器需要配置刷新电路,以便按时刷新。()5. Intel 2164A 是 64Kx 8b 芯片。()6. Intel 2164A 芯片刷新时,只送入 4个7位行地址进行刷新。()7. Intel 2164A芯片地址线仅有 A 7A 0共8条线、分别为行和列地址,共同构成16位地址。()8. . 2164A芯片构成存储器时,当存储器读/写操作时在RAS和CAS控制下,先送行后送列地址,以便选中待访问的存储单元。()11 .

18、对于EPROM;片与微处理器连接时,常常把 CE引脚与地址译码器输出相连,OE引脚与系统控制总线中的读信号 RD相连。()12 .存储器系统中的全译码法与存储器芯片内部单译法是具有相同连接方法和译码概念。()13 .存储器系统中的部分译码法一定有地址重叠。()14 .存储器系统中的线选法译码方式也一定有地址重叠。()21.由单管MO手口分布电容构成的 DRAMH能存储一位信息。()22. 动态存储器按行再生操作时,任何一列选择门都不打开。三、简答题1. 半导体存储器有何特点?2. 半导体存储器如何分类?4. 静态RAMIJ部是如何组成?6.使用EPRO应注意什么?10试说明 2164 芯片各引

19、脚功能。11 试说明 6116 芯片各引脚功能。12 .试说明2732A芯片各引脚功能。13 .用下列芯片构成存储系统,各需要多少RAM5片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码(1) 512X4位RAM构成16KB的存储系统。(2) 1024X1位RAM勾成128KB的存储系统。(3) 2Kx 4位RAM勾成64KB的存储系统。(4) 64X 1位RAM勾成256KB的存储系统。3 5 练习题参考解答一、单项选择题1.D2.A3.B4.C5.B6.A7.B8.D9.A10.B11.A12.A13.D14.B15.A16.C17.C18.D19.C20.D21.A2

20、2.B23.D24.C25.D26.D27.C28.C29.B30.A二、多项选择题1 AB2 AC三、判断说明题1. (X)“EPROM” 改为 “ EPROM 和 EEPROM”。2. (X)半导体存储器中的 RAM (SRAM、DRAM)关机后所存信息及丢失。3. (X)“半导体随机存储器”改为“半导体动态随机存储器”。4. (X)8086微处理器一个字占用两个存储单元,8088微处理器仅占用内存储器一个单元。5. (X)“64KX 8b 芯片”改为 “ 64KXlb 芯片”。6. (,)7. (V)8.(,)9. (X)“74LS 245 或 Intel 8287” 改为 “ 74LS

21、 244 或 Intel 8282”。10. (X)“74LS 244 或 Intel 8282” 改为 “ 74LS 245 或 Intel 828611. (V)12. (X) “相同”改为“不相同”。13. (,)14. (V)15.(,)16. (X)“8088 系统”改为 “ 8086 系统”。17. (X) 8086系统中低8位数据总线与偶存储体相连,高8位数据总线与奇存储体相连。18. (X)字读写操作”改为“对准的字读写操作”。19. (X)“由数据总线带宽决定”改为“由地址总线位数决定”。20. (X)随机存储单元读出内容不变,写入操作存储单元内容变化。21. (,)22.(

22、,)四、简答题1 ( 1)速度快、存取时间可为 ns 级;( 2 )集成化,不仅存储单元所占的空间小,而且译码电路、缓冲寄存器以及存储单元都制作在同一芯片中,体积特别小; ( 3 )非破坏性读出,对静态存储器不仅读操作不破坏原来信息,而且不用刷新。2从半导体存储器工作特点、作用和制作工艺的角度可如下分类。 1 )随机存取存储器RAM这是一种使用过程中利用程序随时可写入信息, 又可随时读出信息的存储器, 而对存储器中任一存储单元进行读写操作所需用的时间基本相同,关机后信息消失。可分为双极型和MOS 器件两种,前者读写速度高,功耗不大。集成度低,所以微型计算机中几乎都用后者。可以分为三类: 静态R

23、AM 即SRAM ,其存储电路以双稳态触发器为基础,状态稳定,只要不掉电信息不会丢失,不需要刷新。但是集成度低。适于不 需要大存储容量的微型计算机,如单片机、单敲机中。 动态RAM 称为DRAM。其存储单元以电容为基础,电路简单,集成度高。但是电容中的电荷因漏电会逐渐丢失,因此DRAM需要时刷新。它适于大存储容量的计算机。 非易失RAM 或称为掉电自保护 RAM ,即NVRAM ,这种RAM是由SRAM和EEPROM共同构成的存储器,正常运行时和 SRAM 一样, 在掉电或电源有故障的瞬间,它把SAM的信息保存在EEPROM中,因而信息不会丢失。NVRAM用于存储非常重要的信息和掉电保护。(2

24、)只读存储器只读存储器在使用过程中;只能读出存储的信息而不能用一般的方法将信息写入。其中可分为: 掩膜ROM 利用掩膜工艺制造,一旦制好,不能更改,因此只适合于固定程序和数据,大量生产时成本低。 可编程ROM 简称PROM。由厂家生产出的PROM中的程序和数据是由用户自行写入的,但一经写入,无法更改,是一次性写入的 ROM。 可擦除的PROM 简称EPROM。可由用户自行写入程序和数据,写入后的内容用紫外线照射20分钟即可擦除,然后可重新写入新的内容。EPROM可多次擦除多次改写。 电擦除的PROM 简称EEPROM采用电信号进行清除和改写存储器,使用方便,但速度较慢,价格较贵。3 .内存储器

25、是由存储体 MB、MAR、地址译码器、读写驱动器、MDR等组成,其中MB是存储单元的集合体,它通过 M条地址线、N条数据线和一些有关控制线同 CPU交换信息。4 . SRAM是由存储体、地址译码器、读写控制逻辑、地址反相器及数据驱动缓冲器组成。其中若该存储器件具有1024X 1位,那么存储体具有1024个单元,每个存储单元仅有 1位,所以存储体是 SRAM存储器容量的集合体。为了减少封装引线,采用双译码结构,X/Y译码同样可以选择1024个中某一单元,即用 X/Y (行线一一X选择线和列线一一Y选择线)的重叠作为所选中的读/写存储单元,这样可以简化译码和 驱动电路。5 .以2164A为例简述如

26、下。2164A芯片中64KXlb存储体由4 X 128 X 128 = 216存储矩阵组成。每个 128 X 128的存储矩阵由7条行地址和7条列地址进行选择。7位行 地址经过译码产生128条选择线,分别选择128行中的一行;7位列地址经过译码产生 128条选择线,分别选择128列中的一列。7位行地址AA 6A0和7位列地址A15A8可同时选中4个存储矩阵中各一个存储单元,然后由 八7和八15经1: 4 I/O电路选中1个单元进行读/写。刷新时,只送入7位行地址,同时选中4个存储矩阵的同一行,使 512 (4X128)个单元选中进行刷新。6 . (1) v端加有十25V或+21V电压时,不要插

27、或拔 EPROM芯片,只能在关掉十25V或十21V电压时才可插或拔。 V pp(2)加电时,必须先加 V (+5V)后,再加V (+25V或+21V);关掉时,则必须先关 v ,再关V。 ccppppVcc(3)当CE为低电平时,不能在低电平与十25V或+21V之间转换。7 .选择内存条时应注意:(1)首先根据容量要求进行选择;(2)注意存储器芯片的类型;(3)芯片的工作速度以及引脚线的类型。8 . (1)三总线正确连接包括地址线、数据线、控制线。(2)微处理器三总线的负载能力。若总线上挂接的器件超过上述负载,应该考虑总线的驱动问题,在总线上加接缓冲和驱动器,以增加微 处理器的负载能力。(3)

28、微处理器时序同存储器芯片的存取速度的配合。在存储器芯片同微处理器连接时,要保证微处理器对存储器的正确、可靠的存取,必须考虑存储器的工作速度是否同微处理器速度匹配问题。如果存储器的速度跟不上微处理器的速度,必须在正常的微处理器总线周期中插入Tw。9,存储器系统中,实现片选控制的方法如下。(1)全译码法:微处理器全部地址都参与译码,如8086微处理器地址线a19A0 ,因此对应于存储器芯片中的任意单元都有惟一的确定地址,不出现地址重叠。(2)部分译码法:微处理器的地址低位部分作为片内地址,部分的高位地址经译码器后作为片选控制信号,还有部分高位地址空留没用, 这种译码方式称为部分译码法。这种方法有地

29、址重叠。(3)线选法:在微型计算机系统中,若存储容量较小,而且以后也不进行系统存储容量的扩充,片选控制电路可由几片小规模集成电路芯 片组成;再用剩余地址线中的某一条或两条作为控制信号线以便选择不同的芯片。这种方法仍产生地址重叠。10. 2164A是64Kxi位半导体DRAM 芯片。其引脚共有 16条。A0A7 :地址线。分时使用可作为行、列地址线,用来选择芯片内部地址单元。行地址选通信号RAS :用以控制选通行地址。列地址选通信号CAS :用以控制选通列地址。数据输入线Din:数据线引脚一输入。数据输出线Dout :数据线引脚一输出。写允许WE :控制信号当其低电平时为写允许信号,高电平时为读

30、允许信号。电源(十 5V): VDD 地线:Vss11. 6116芯片是2K X8位SRAM,共有24条引脚。A0A10 :地址线共11条,送地址译码器后可选中一个存储单元。I/O 1I/O 8 :数据线,与同一地址 8位存储单元相连,由这 8条数据线进行数据的读出与写入。CS :片选信号。QE:输出允许信号。WE:读写控制信号,当其为低电平有效时为写控制信号,当其高电平时为读控制信号。CSOE WE三者为000时为写入操作;三者为 001时为读出操作。 Vcc:电源+5V。Gnd:地。12. 2732A芯片是一种4KX8位EPROM芯片,共有24条引脚。A 0A11:地址线共12条,用于选中

31、待访问的存储单元。Q0Q7 : 7条数据输出线,工作时此线只能输出OE/Vpp:为输出允许线,用于把输出数据送到数据线,当其引脚上加21V电压时,为2732A编程方式。为了防止瞬时的高电压,应在OE/Vpp端与地址间接入一个 0.1后的电容器。写入的数据以 8位并行方式加到数据输出引脚上,地址和数据电平与 TTL相同 ppCE:芯片允许线,用于选择芯片。CE与OE配合能从输出端得到读出的数据。Gnd:地线。Vc: + 5Vocc13. (1) 512X4b RAM,构成 16KB。需要芯片数:16X2X2=64片片外地址线数:9条A0A8作为片内地址,片外地址线用 a19A9、共11条。(2)

32、 1024 XI 位构成:128KB RAM 。需要芯片数:128X6=1024片片外地址线数:片内地址线用10条,即a0A9。片外地址线用a19A10,共10条。(3) 2K X4位RAM 构成256KB存储系统。需要的芯片数:32X 2 = 64片片外地址线数:对内地址线用 11条,即A0A。片外地址线用 A19A11共9条。 01019 II(4) 64X1位RAM 构成256KB存储系统需要的芯片数:32片片外地址线数:片内地址线共用16条,可分为低8位为行地址,高8位为列地址。片外地址线用 A19-A16,共4条。第6章总线及总线标准6.1 总线的基本概念及原理一.单项选择题1 .常

33、用总线RS-232C是属于()总线。A.片总线B.内总线 C .外总线D.地址总线2 . 8086 /8088微处理器的地址总线、数据总线和控制总线等是()。A.片总线B.内总线C.外总线D.通信总线3 .常用的总线中的PC总线是()。A.片总线B.内总线C.外总线D.元件级总线4 .当总线上所接负载超过总线负载能力时,必须在总线和负载之间加接()。A. ADC0809B. DAC0832 C.三态缓冲器D. 地址锁存器5 .用硬件实现总线分配的逻辑电路为()。总线收发器A.总线控制器B.总线仲裁器C. DMACD.6 .几乎所有微处理器芯片中,都包含有仲裁机构,一般优先级总是安排为()A.

34、DMA控制器较高于微处理器B . DMA空制器较低于微处理器C. DMA控制器与微处理器相同D.微处理器高于DMA空制器7 . 在串联优先级总线判别电路中越靠近总线仲裁器的模块优先级() 。A. 低B.较低 C. 较高D.高8 .PC/XT机系统板上,微处理器模块挂在()总线上。A. 芯片B. 系统总线 C. 扩充总线 D. 外总线9 .PC/XT机系统板上,支持器件挂在()总线上。A. 系统总线 B. 系统扩充总线 C. 系统总线和系统扩充总线 D. 系统总线和芯片总线10 .PC/XT机系统板上,动态 RAMft ()总线上。A. 系统总线 B. 系统扩充总线 C. 系统总线和芯片总线D.

35、 系统总线和系统扩充总线11 .PC/XT机系统板上RO照在()总线上。A. 芯片总线 B. 系统总线 C. 系统扩充总线 D. 外总线12 .PC XT 机系统板上的 I/O 适配器挂在( )总线上。A. 芯片总线 B 系统总线 C. 外总线 D. 系统扩充总线二 . 判断说明题1. 所谓微型计算机三总线是指地址总线AR控制总线CB和数据总线。()2. 微型计算机三总线是指微型计算机三类总线片总线、 I-BUS 和 E-BUS。()3. 32位微型计算机出现后,又推出了许多32位微型计算机总线,如MULTIBUS。()4. 适用于 16 位微型计算机的内总线有RS 449、 IEEE488

36、等。 ()5. 总线是由传输信息的物理介质以及一套管理信息传输的通用规则所构成。()6. 片总线就是板级总线。()7. 所谓内部总线是常说的通信总线,用于微型计算机中各插件之间信息传输的通路。()8. 外总线就是系统总线。()9. 按总线标准设计的接口是通用接口。()10. 对于PC总线输出低电平信号而言,负载能力是指当它吸收了规定电流时,仍然保持逻辑低电平。()11. 对于PC总线输出高电平信号而言,负载能力是指由信号源吸收负载的输入电流。()12. 凡是能够对总线上的数据请求做出响应,但本身不具备总线控制能力的模块称为主模块。 ()13. 单处理机系统中,虽然有DMA空制器,但这个系统中不

37、需要有总线仲裁器。()14. 由于多处理机系统中,每个处理机都会随机地提出对总线使用的要求,这样就可能发生总线竞争现象。 ()15. 串行优先级判别法中 , 优先级高的模块频繁请求,优先级低的模块可能很长时间都无法获得总线。 ()16. 并联优先级别判别法中有N个模块,都可以作为总线主设备,每个模块都有总线请求线和总线允许线,模块间互相联系,互相制约。(17. 三种优先级判别法中,串行优先判别方法仲裁电路复杂,需要大量外部逻辑才能实现。 ()18. 串行优先级判别电路中必要条件是先检测到忙信号输入端处于无效状态,仲裁器接受总线请求输入条件,也是忙线处于无效状态。 ()19. 串行优先级判别法中

38、的仲裁机构是一线链式的。 ()20. 并联优先级判别法中的仲裁机构,当一个模块用总线传输结束以后,总线忙信号被撤销,仲裁器的允许信号置为有效。 ()三、 简答题1. 微机系统采用总线后有什么好处?2. 试述总线的定义。3. 试述常用总线?4. 采用总线标准有何好处?5. 总线标准的规范说明有哪些?7. 简述总线仲裁的含义。8. 简述总线仲裁优先级方法。10 . 系统板上各部件同各总线的关系是什么?11 .PC 总线信号线有哪些类型,简要说明。12 .ISA 前 62 引脚总线与 PC/AT 总线有何区别?14 .PCI 总线有何特点?15 .简单说明PC总线、ISA总线与EISA总线区别与联系

39、?28. 简述即插即用的功能。2.1 练习题参考答案一 . 单项选择题1.C2.A3.B4.C5.B 6.A7.D8.A9.C10.D 11.C 12.D二 . 判断说明题1. (o 2. (X) “微型计算机三类总线片总线、I-BUS和E-BUS改为 AB DB CB。3. (X) “如 MULTIBUS?” 改为“如 MCA VME总线等”。4. (X) “有 RS-449、IEEE488 等”改为“有 PC总线等”。5. (0。6 (X) “板级总线”改为“元件级总线”。7. (X) “常说的通信总线”改为“常说的系统总线”。8. (X) “系统总线”改为“通信总线”。9. (。10.

40、(o11. (X) “由信号源吸收负载的输入电流”改为“由信号源流向负载的输出电流”。12. (X) “称为主模块”改为“称为总线从设备”。13. (X) “不需要有总线仲裁器”改为“也要有DMA空制器,微处理器就有了总线使用的竞争者,这样的系统也必须有相应的总线仲裁器”。14. (o15. (0。16. (X) “模块间互相联系,互相制约”改为“模块间独立的,没有任何控制关系”。17. (X) “串行优先判别方法”改为“循环优先级判别方法”。18. (o19. (X) “一线链式”改为“三线链式”。20. (X) “允许信号置为有效”改为“仲裁器的允许信号也被撤消”。三 . 简答题1. 微型

41、计算机系统采用了总线后,不仅可以提高系统的效率和处理速度,简化微型计算机的系统结构,使系统易于扩充,而且可以大大简化系统硬件的设计过程,减轻软件的设计和调试工作,缩短软件研制周期,从而降低了系统的成本。2. 总线是一种在多于两个模块(设备或子系统)间传送信息的公共通路,以便实现各设备(设备或子系统)之间能实现信息共享和交换。3. 8086/8088 微处理器的 AB、 CB、 DB 构成片总线。 STD 总线 MULTIBUS 总线、 PC 总线、 PC-AT 等是内总线即微机总线、系统总线、板级总线,目前这类总线又推出 32 位微机总线如 MCA 总线、 VME 总线、 EISA 总线等。外

42、总线有RS-232C、 RS-449、 IEEE488 等。4. 采用总线标准可以为计算机接口的软硬件设计提供方便。 由于总线标准的引入, 使各个模块的接口芯片的设计相对独立。 同时也给接口软件的模块化设计带来方便。5. 总线标准的规范说明如下:(1)机械结构规范:确定模敲尺寸、总线插头,边沿连接器等的规格及位置。( 2)功能规范:确定各引脚信号名称、定义、功能与逻辑关系,对相互作用的协议进行说明。( 3)电气规范:规定信号工作时的高低电平、动态转换时间、负载能力及最大额定值。6. 当总线上所接负载超过总线的负载能力时, 必须在总线和负载之间加接缓冲器或驱动器,最常用的是三态缓冲器。 能起到驱

43、动即信号电流放大,可带动更多负载和隔离,减少负载对总线信号的影响。7. 所谓总线仲裁就是为了防止多处理机同时控制总线,在总线上设立一个处理总线竞争的机构,按优先级次序,合理地分配资源。8. 对总线仲裁问题有三种方法解决总线分配的优先级技术即串联、并联、循环等。( 1)串联优先级判别法:串联优先级判法机构中有N 个模块,都可以作为总线主设备,各个模块中的请求输出端采用集电板漏极开路门,请求端用线或方式接到仲裁器请求输入端,每个模块的忙端同仲裁器的“总线忙”状态线相连,这是一个输入输出双向信号线。当一个模块占有总线控制权时,该模块的“忙”信号端成为输出端,向系统的“忙”状态线送出有效信号,例如低电

44、平。其他模块的“忙”信号端全部作为输入端工作,检测“忙”线上状态。一个模块若要提出总线“请求” ,条件是先检测到“忙”线处于无效状态,仲裁器接收总线请求输入的条件、也是“忙 线处于无效状态。进一步可以规定仲裁器输出“允许”信号条件首先是“忙”线无效,表示总线没有被任一模块占用;其次才是有模块提出了总线请求。 “允许”信号在链接的模块之间传输,直到提出总线“请求”的那个模块为止。这里从“允许”信号的边沿触发,它把共享总线的各模块按规定的优先级别链接在链路中的不同位置上。越前面的模块,优先级越高。当前面的模块要使用总线时,便发出信号禁止后面的部件使用总线,通过这种方式,确定请求总线各模块中优先级最

45、高的模块。这种串联优先级别判别中的仲裁机构是三线链式的仲裁机构。( 2)并联优先级判别法:在这种判别法中有N 个模块,都可作为总线主设备,每个模块都有总线“请求”线和总线“允许”线,模块之间是独立的,没有任何控制关系。这些信号接到总线优先控制器即仲裁器,任何一模块使用总线,都要通过“请求”线向仲栽器发出“请求”信号。仲裁器是由一个优先级编码器和一个译码器组成。该电路接到某个模块或多个模块发来的请求信号后,首先经优先级编码器进行编码,然后由译码器产生相应的输出信号, 发往请求总线模块优先级别最高的模块, 总线已经被占用。 在一个模块占用总线的传输结束后, 就把总线 “忙”信号撤销,仲裁器也撤销“

46、允许”信号。根据各请求输入情况,仲载器重新分配总线控制权。( 3)循环优先级判别法:这种方法类似于并联优先级判别方法,其中的优先级是动态分配的,原来的优先级编码器由一个更为复杂的电路代替,该电路把占有总线的优先级在发出总线请求的那些模块之间循环移动,从而使每个总线模块使用总线机会相同。9. 比较总线仲裁器优先级判别法如下:( 1)三种总线仲裁器优先级判别法中,循环优先级判别法仲裁电路复杂,需要大量外部逻辑才能实现,串联优先级判别法不需要使用外部逻辑。( 2)串联优先级判别法所允许链接的模块数目受到严格限制。( 3 )三种总线仲裁器优先级判别法比较,并联优先级判别方法较好,它的仲裁电路不复杂,而

47、允许总线上链接模块多。其他方法次之。10. 系统板上各部件同各总线的关系为:(1)微处理器模块挂在芯片总线上。(2)支持器件挂在系统总线和系统扩充总线上。(3)等待/总线响应电路挂在芯片总线和系统总线上。(4)动态RAMg在系统总线和系统扩充总线上。(5) RO城在系统扩充总线上。(6)系统板上的I/O适配器挂在系统扩充总线上。11. PC总线信号线有8位双向数据总线,20位单向地址总线,其余为控制总线,共 26条,包括6级中断请求线IRQ2IRQ7、3对DMA空制线加 一条DACK0 4条存储器和IO设备的读写命令线、1条系统时钟信号、1条I/O奇偶检测线、1条I/O就绪线及其他联络信号线。

48、止匕外,还提供 4 种电源+5V、-5V、+12V、-12V共8条线,供扩充及I/O适配器使用。12. 62芯I/O通道中J1J7槽和J8信号稍擢区别:(1) J8的I/O通道,地址线用 XA1AXA0,数据线用XD7XDQ读写命令线用 YMEMR、 YMEMW、XIOR、XIOWo它们都由扩充系统总线提供。(2) J1J7的I/O通道中B8引脚是一根备用线即为 RESERVED但在J8的I/O通道中, 该引脚为CARDSLCTD即卡选中信号,当J8槽上的适配器被选中时,该引脚为低电平,向系统指示此卡选中,以便微处理器读写J8槽上的适配器,该引脚和J1J7的备用脚接在一起,但系统不用它。 J8

49、一般用来插入扩充 RAM等模板。13. (1)原B19作为0通道的DMA答线DACK0 ,现因AT机的RA网新不再通过 DMA专输来完成,所以直接由系统板上 RAMW惭电路产生 REFRESH信号替代,也可由I/O扩展板上的其他微处理器驱动刷新信号。另一处是PC/AT机上J8槽的B8弓1脚,原是板选中信号CARSLC ,现在各个槽中B8处均引入一个“ OWS即等待状态信号,它表示扩展槽中的设备无需处理器插入任何附加等待状态,即可完成当前总线周期。14. (1)突出的高性能:实现 33MHz和66MH度线操作,传输速率从 132Mb/s (3MHz时钟,32位数据通过)可升级到 528Mgs (

50、66MHz时钟, 64位数据通路),满足当前及以后相当一段时期内PC机传输速率的要求。支持突发工作方式,改进了写相关的图形性能,能真正实现与微处理器/存储子系统的完全并发工作。(2)良好的兼容性:PCI总线部件和插件接口相对于微处理器是独立的,PCI总线支持所有的目前和将来不同结构的微处理器,因此具有相对长的生命周期。(3)支持即插即用:PCI设备中有存放设备具体信息的寄存器,这些信息可以使系统BIOS和操作系统层的软件可以自动配置PCI总线部件和插件,使系统使用方便。(4)多主能力:支持多主设备系统,允许任何PCI主设备和从设备间实现点到点对等存取,体现了高度的接纳设备的灵活性。(5)适度地

51、保证了数据的完整性。(6)优良软件兼容性。(7)定义了 5V和3.3V两种信号环境,3.3V5V的组件技术可以使电压平滑过渡。(8)相对的低成本:采用了最优化的芯片,多路复用体系结构,减少总裁信号的引脚个数和PCI部件数,PCI到ISA/EISA的转换由芯片厂提供,减少了用户的开发成本。15. ISA、EISA、PCI 比较如下:性能ISAEISAPCI数据传输位数8/168/16/3232/64峰值最高速率小于8Mb/s33Mb/c528Mb/s系统配置能力资源冲突突出有条件地自动配置自动配置,即插即用配置的方便性人工,不方便采用EISA实用配置程序全自动,最方便驱动程序依硬件类型依硬件类型

52、与硬件无关接纳I/O设备低速广泛应用中速广泛应用允许高速设备插座的引脚数98188124(32 位)/188(64 位)插座的兼容性极广泛的8/16位卡浅部同ISA ,深部扩充可靠,兼容性好物理尺寸小/中/大齐全大小相对灵活32位/64位两类,尺寸小成本价格低高中、低16. 主板又称为主机板、系统、母板,是位于PC段机箱内的一块大型印刷电路板。17. ATX结构主要特征:(1)微处理器插座和内存条插槽的位置做了重新的设计,把微处理器从原来ISA扩展槽附近移开,移到右边电源附近。这样不再影响I/O扩展卡的安装,使所有的I/O扩展槽都可以插入全长扩展卡。而内存条插槽从电源附近移到主板中部,这样一来

53、装拆内存条都方便。(2)微处理器的位置紧靠电源风扇,只要加装一块散热片,利用电源的通风冷却系统,电源风扇可直接为微处理器散热,而不一定再加装专用 的微处理器散热小风扇。(3) ATX主板把PC机主机同外围设备相连接的串行、并行和多媒体接口全部集中在主机的右上方,并且与主机是水平方向排列。还有一种双层接口,能连接更多的外部设备。这样的安排改变了旧机箱后部接口繁杂混乱的状态,使PC机安装调试更方便快捷,也为各种I/O卡接到主板上制造有利条件,所以说 ATX主板具有超强的扩充性。(4) ATX主板把软盘、硬盘和光驱等连接线设计在主板的右下方,更接近于软驱、硬驱和光驱的位置。这样安装方便,减少有关线缆

54、长度,支 持更高速的硬盘和光驱工作,适应新一代高速外设传输的要求。(5) 5) ATX 规范使机箱内部各种线缆长度大为缩短,有些线缆甚至通过提高集成度而消失,使整机的电磁辐射减到最低,消除了电器之间的相互干扰现象,提高整机的安全性。保护人体健康。18. 采用 VLSI 技术,把主机板上众多的接口芯片和支持芯片按不同功能分别集成到一块集成芯片之中。这样,用少量几片 VLSI 芯片就可完成主板上主要的接口和支持功能,这几个VLSI 芯片的组合称为芯片组。采用芯片组技术后,简化主板的设计,降低了系统的成本,提高了系统的可靠性,同时对今后的测试、维护和维修等都提供极大方便。19. 如果被传送的数据在内存中是连续存放的, 则在访问这一组连续数据时, 只有在传送一个数据时需要2 个时钟周期, 第一时钟周期给出地址,第二个时钟周期传送数据, 而传送其后的连续数据时传送一个数据只要一个时钟周期, 不必每次都给出地址, 这种传送方式称为突发式工

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论