版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、微机原理课程设计学院: 机电工程学院专业: 自动化班级: 学号:姓名:目录一 电路总体设计2二 电路各部分原理图设计42.1 8088最小方式系统 42.2 存储器的设计 62.3 8位ad变换接口电路 82.4 8位da变换接口驱动直流电机 112.5 步进电机控制电路142.6 键盘和显示电路16三 最小系统pcb版图设计18四 总结18概述本系统采用8088位处理器工作在最小方式系统下,采用8282、8286、8284构成了最小系统,形成总线逻辑。采用2764和6264构成了16kb的rom和16kb的ram。在此基础之上,分别实现了一系列接口逻辑,包括采用0809实现8位的温度采集接口
2、,采用0832实现直流电机的控制,采用8255和8253实现步进电机的控制,并设计了键盘和显示逻辑。最后,运用protel 99se的自动布线功能,完成了最小系统的pcb版图设计。一 电路总体设计一、课程设计的要求本系统完成的功能如下:(1)用8088构成最小系统(2)用0809组成8位温度ad变换接口电路(3)用0832组成8位da变换接口电路驱动直流电机(4)用8255和8253组成步进电机控制电路(5)键盘与显示功能二、系统的总体组成下面给出了系统的总体框图如下:1处理器芯片选用8088,当8088的mn/mx引脚接+5v电压时,8088工作在最小方式下。 时钟发生器采用8284a芯片
3、主微处理器cpu选用8088芯片 总线锁存器采用74ls373,用ale的下降沿锁存。由于8088中地址线有20条,所以地址锁存要三个8282。 数据收发器用来对数据进行缓冲和驱动,并控制数据发送和接收方向,向cpu传送io的数据或向io传送cpu提供的数据。同样由于8088中数据线只有8条,所以数据收发器只要一个8286就可以了。 地址译码器采用74ls138,用地址线的高三位(即a19、a18、a17三位)。译码输出y0-y7,共可以控制8个i/o芯片在最小方式下,8088cpu会直接产生全部总线控制信号。2)只读存储器采用rom芯片2764(或27128),随机存储器6264(或6212
4、8)3)a/d转换采用0809芯片4)用0832 d/a转换芯片的模拟信号去驱动直流电机5)8253+8255去控制步进电机6)显示器控制电路7)键盘控电路8)时钟电路、加电复位和复位电路。9)地址分配rom: 0000h3fffhram: 8000h-bfffhad: 00h07hda: 40h41h键盘相关:100h103h显示相关:140h141h步进电机相关:200h207h功能描述:在最小方式下,8088cpu产生全部总线控制信号,由2764和6264构成了16kb的rom和16kb的ram,在此基础上,分别实现接口逻辑, 本系统采用8088位处理器工作在最小方式系统下,采用8282
5、、8286、8284构成了最小系统,形成总线逻辑。采用(8k)2764和(8k)6264构成了16kb的rom和16kb的ram。在此基础之上,分别实现了一系列接口逻辑,包括采用0809实现8位的温度采集接口,采用0832实现直流电机的控制,采用8255和8253实现步进电机的控制,并设计了键盘和显示逻辑。最后,运用protel 99se的自动布线功能,完成了最小系统的pcb版图设计。二 电路各部分原理图设计2.1 8088最小方式系统8088芯片介绍引脚如下图: 8088的 mn/mx信号线接至5v时,系统就处于最小工作模式,即单处理器系统方式,它适合与较小规模的应用。8088最小模式典型的
6、系统主要由8088cpu时钟发生器8284、地址锁存器8282及数据总线收发器8286组成。由于地址与数据、状态线分时复用,系统中需要地址锁存器。地址锁存信号ale控制8282的stb,用8282锁存器产生地址总线;用8286收发器产生缓冲的数据总线。8088的den信号作为8286的输出允许信号面,仅当den为低电平时,允许数据经8286进行传送;8088的dt/r信号用来控制数据传送的方向,接至8286的引脚t。当dt/r1时,cpu向数据总线发送数据,当dt/r0时,则cpu接收来自系统总线上的数据。数据线连至内存及i/o接口,需用数据总线收发器作驱动。在控制总线一般负载较轻,不需要驱动
7、,故直接从8088引出。8088工作与最小模式,此时8088cpu提供所有的总线控制信号,以实现与 存储器、i/o接口的选择。在最小组态时,系统总线可分为几个基本部分:地址总线、数据总线、控制与状态信号、中断与dma信号。最小模式下,引脚的信号功能如下。inta:中断响应信号输出,低电平有效。用与对外设的中断请求作出响应。8088的inta信号实际上是cpu响应外设中断申请时,发出两个连续的负脉冲,其第一个负脉冲是通知外设端口,它发出的中断请求已获允许;外设接口收到第二个负脉冲后,往数据总线上放中断类型码,从而使cpu得到该中断请求的详细信息。ale:地址锁存允许信号,输出,高电平有效。该信号
8、是8088提供给地址锁存器的控制信号。den:数据允许信号,输出,低电平有效。给信号为收发器提供一个控制信号,den有效时,表示cpu当前准备发送或接受一个数据。在dma方式时,被置为高阻状态。dt/r:数据发送/接收信号,输出。该信号用来控制数据总线收发器的传送方向。当dt/r高电平时,cpu向内存或i/o端口发送数据;当dt/r为低电平时,cpu从内存或i/o端口接收数据。在dma方式时,dt/r被置为高阻状态。io/m:存储器输入/输出控制信号,输出。该信号作为区分cpu进行存储器访问还是输入/输出访问的控制信号。当io/m为高电平时,表示cpu正与存储器之间进行数据传送;当io/m为低
9、电平时,表示cpu正与输入/输出设备之间进行数据传送。在dma方式时,io/m被置为高阻状态。sso:系统状态信号,输出,低电平有效。该信号对8088的34脚。sso与io/m、dt/r的组合及对应的操作见下表。m/io dt/r sso 操作 1 0 0 中断响应 1 0 1 读i/o端口 1 1 0 写i/o端口 1 1 1 暂停(halt) 0 0 0 取指令操作码 0 0 1 读存储器 0 1 0 写存储器 0 1 1 无源wr:写信号,输出,低电平有效。当该信号有效时,表示cpu当前正在进行存储器或i/o端口写操作。到底为哪种写操作,则由wr信号决定。在dma方式时,该信号被置为高阻
10、状态。hold:总线保持请求信号,输入。当8088系统中cpu之外的另一个主模块要求选用总线时,通过该信号向cpu发出一个高电平的总线保持请求信号。hlda:总线保持响应信号,输出。当cpu接收到hold信号后,便发出高电平有效的hlda信号给以响应,此时,cpu让出总线控制板,发出hold请求总线主设备获得总线的控制权。8088工作于最小模式,如前所述,由于8088地址线和数据线有一部分是复用的,工作于最小模式时,必须外部配置锁存器8282共3片,总线收发器8286 1片和外部时钟芯片,才能组成三组系统总线,控制信号是cpu直接发出的。外加芯片配置后,其低8位地址线已被分离出来,地址线为a1
11、9a0,控制线包括io/m、wr、rd等控制信号。综上所述,我们可以画出8088cpu最小系统图,如下图所示。2.2 存储器的设计1 有关芯片介绍1) 静态存储器6264intel 6264 是8k 8 sram,单一的+5v电源,所有的输入端和输出端都与ttl电路兼容。它的电路原理图逻辑符号如图所示。其中,a0a12为13根地址线,d0d7为8位数据线。/cs1和cs2为片选信号,当两个片选信号同时有效时,即/cs1=0, cs2=1时,才能选中芯片。/oe为输出允许信号,只有在/oe=0时,即其有效时,才允许该芯片将某单元的数据送到芯片外部的d0d7上。/we为写信号,当/we=0时,允许
12、将数据写入芯片,当/we=1时,允许芯片的数据读出。2)eprom27642764eprom存储器容量为64k,结构为8k*8。其中,13条地址线a0a12,8条数据线d0d7。/ce和/oe为控制信号有片选引脚,低电平有效时,分别选中芯片和允许芯片输出数据。2764的编程由编程控制引脚/pgm和编程电源vpp控制,在编程时,对引脚加较宽的负脉冲;在正常读出时,该引脚应该无效。在正常工作时,要求vpp接+5v;在编程状态时,要求vpp接+25v作为编程电压。2 存储器电路及译码电路设计8088最小系统中,地址总线为a0a19,数据总线d0d7,对sram的控制信号有/wr,/rd,io/m。当
13、io/m为低电平时,表示cpu对存储器传送数据。/rd为读信号,低电平有效,/rd有效时表明cpu正在执行从存储器或io口的输入操作数据。/wr为写读信号,低电平有效,/wr有效时表明cpu正在执行从存储器或io口的输出操作数据。在该设计中选用的rom模块芯片为eprom2764,容量为8k*8。ram模块芯片为sram6264,容量为8k*8。系统要求由16kb的rom和16k的ram组成。16kb的rom需要两片2764芯片,16k的ram需要两片6264芯片。下图给出了8088最小系统组成的16k的rom和16k的ram存储器逻辑图。图中u1和u2两片2764构成16k的rom模块;u3
14、和u4两片6264组成16k的ram模块。地址总线a0a12作为片内地址分别连接到u1,u2,u3和u4的相应地址线引脚上。数据线d0d7作为分别连接到u1,u2,u3和u4的相应数据线引脚上。读信号/rd连接到u1,u2,u3和u4的/oe引脚上,写信号/wr连接到两片6264芯片的/we引脚上。6264选引脚cs2接+5v。4个芯片的片选信号由74ls138译码器产生。存储器电路原理图如下:2.3 8位ad变换接口电路1 有关芯片介绍adc0809的引脚定义如右图所示。共有28个引脚,其中: d0 d7::输出数据线; in0in7:8路模拟电压输入端; adda,addb,addc:路地
15、址输入;adda:最低位;addc:最高位;start:启动信号输入端ale:路地址锁存信号,用来锁存addaaddc路地址,上升沿有效;eoc:变换结束状态信情号,高电平表示次变换结束;oe:读允许信号,高电平有效;clk:时钟输入端;vref(+),vref(-):参考电压输入端; vcc:5v电源输人; gnd:地。adc0809的时钟为10khz1.2mhz。在时钟频率为640khz时,其变换时间为100us。adc0809的工作时序如下图所示。由图可以看到,在进行a/d变换时,路地址应先送到addaaddc输入端。然后在ale上输入端加一个正跳变脉冲,将路地址锁存到adc0809内部
16、的路地址寄存器中。这样,对应路的模拟电压输入就和内部变换电路接通。为了启动变换工作序列,必须在start端加一个负跳变信号。此后变换工作就开始进行,标志adc0809正在工作的状态信号eoc由高电平(闲状态)变成为低电平(工作状态)。一旦变换结束,eoc信号就又由低电平变成高电平。此时只要在oe端加一个高电平,即可打开数据线的三态缓冲器,从d0d7端数据线读得一次变换后的数据。2 原理图设计设计原理图如下:2.4 8位da变换接口驱动直流电机 1 相关芯片与器件介绍1)数模变换器0832dac0832是8位d/a转换器,它采用cmos工艺制作,具有双缓冲器输入结构,其引脚排列如图所示,dac0
17、832各引脚功能说明: di0di7:转换数据输入端。 cs:片选信号输入端,低电平有效。 ile:数据锁存允许信号输入端,高电平有效。 wr1:第一写信号输入端,低电平有效, xfer:数据传送控制信号输入端,低电平有效。 wr2:第二写信号输入端,低电平有效。 iout1:电流输出1端,当数据全为1时,输出电流最大;当数据全为0时,输出电流最小。 iout2:电流输出2端。dac0832具有:iout1+iout2=常数的特性。 rfb:反馈电阻端。 vref:基准电压端,是外加的高精度电压源,它与芯片内的电阻网络相连接,该电压范围为:-10v+10v。 vcc和gnd:芯片的电源端和地端
18、。 dac0832内部有两个寄存器,而这两个寄存器的控制信号有五个,输入寄存器由ile、cs、wr1控制,dac寄存器由wr2、xref控制,用软件指令控制这五个控制端可实现三种工作方式:直通方式、单缓冲方式、双缓冲方式。三种工作方式区别是:直通方式不需要选通,直接d/a转换;单缓冲方式一次选通;双缓冲方式二次选通。2)直流伺服电机直流伺服电机的工作原理与一般直流电动机的工作原理市完全相同。他激直流电机转子上的载流导体(即电枢绕组)在定子磁场中受到电磁转矩的作用,使电机转子旋转。由直流电机的基本原理分析得到:n=(u-iara)/ke式中: n电枢的转速,r/min u电枢电压 ia电机电枢电
19、流 ra电枢电阻 ke电势系数 由上式可知,调节电机的转速有三种方法: 改变电枢电压u。调速范围较大,直流伺服电机常用此方法调速。 变磁通量(即改变ke的值)。改变激磁回路的电阻rf以改变激磁电流if。可以打到改变磁通量的目的;调磁调速因其调速范围较小常常作为调速的辅助方法,而主要的调速方法是调压调速。若采用调压与调磁两种方法互相配合,可以获得很宽的调速范围,又可充分利用电机的容量。 在电枢回路中串联调节电阻rt,此时有 n=u-ia(ra+rt)/ke由上式可知,在电枢回路中串联电阻的办法,转速只能调低,而且电阻上的铜耗较大,这种办法并不经济。最常用的是调压调速系统,即1(改变电枢电压).3
20、)电路原理图设计0832的di0di7接到数据总线d0d7上,wr1接到控制总线的wr上,片选端接到译码器上进行片选控制。iout1 和iout2 经lm324ad和复合晶体管放大后驱动直流电机的运转。由上图可以看出,只要加上-12v参考电压,lm324ad运放采用+12v电源,则可以输出012v电压。利用程序可以控制电机的启动和转速,显然,电机只能一个方向转动。由于d/a变换器的输入可以从00h到ffh,从而使运放的输出线性变化从0v到+12v,从而可以根据要求,利用该输出,控制电机工作在相应速度上。电路原理图如下:2.5 步进电机控制电路1)器件介绍步进电机是机电一体化的关键部件之一,被广
21、泛应用于需要精确定位、同步、行程控制等场合。 本设计所采用的是国产20by-0型步进电机,它使用+5v直流电源,步距角为18度。电机线圈由四相组成,即a、b、c、d四相,驱动方式为二相激磁方式,电机示意图和各线圈通电顺序如图1和表4.1所示:图 1 步进电机原理图表1相顺序abcd01100101102001131001相顺序从0到1称为一步,电机轴将转过18度,01234则称为通电一周,转轴将转过72度,若循环进行这种通电一周的操作,电机便连续的转动起来,而进行相反的通电顺序如4321将使电机同速反转。通电一周的周期越短,即驱动频率越高,则电机转速越快,但步进电机的转速也不可能太快,因为它每
22、走一步需要一定的时间,若信号频率过高,可能导致电机失步,甚至只在原步颤动。2)电路原理图设计因采用了pc机和pc总线接口应用平台,硬件电路相对简单,除利用了pc机本身资源外(如中断资源),还利用了平台上的8253计数/定时器、8255并行接口单元,再加上外围驱动电路,便构成可步进电机控制电路,硬件原理图下图:2.6 键盘和显示电路1)器件介绍 在最简单的小的微型机系统中,在控制面板上仅设置几个键。当按键数很少时,常采用三态门直接接口输人的形式,如图所示。图中,采用的三态门可以是前面提到的74ls244。利用片244即可接8个按键。由于这种键很少,接口简单,此处不再说明。常用的键盘有两种类型,即编码式键盘和非编码式键盘。编码式键盘包括检测按了哪一个键,并产生这个键相应代码的一些必要硬件(通常这种键盘小有一块单片机作为其控制核心)。非编码式键盘没有这样一些独立的硬件,而分析哪一个键按下,这样的操作是通过接口硬件,井由主处理器执行相应程序来完成的
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年中国女式西装套装市场调查研究报告
- 2025至2030年中国电信级网管计费系统数据监测研究报告
- 2025至2030年中国双头精密框锯机数据监测研究报告
- 二零二五年度企业知识产权战略规划与保护咨询服务合同集锦3篇
- 二零二五年度个人贷款合同签订与监管要求3篇
- 二零二五版城市更新土建承包合同2篇
- 二零二五年度个人信用贷款反担保合同标准文本3篇
- 口腔医生工作汇报总结8篇
- 旧房翻新装修合同书模板
- 上海市商品房预租合同
- 开展课外读物负面清单管理的具体实施举措方案
- 《中国心力衰竭诊断和治疗指南(2024)》解读完整版
- 2025年云南中烟工业限责任公司招聘420人高频重点提升(共500题)附带答案详解
- 2025-2030年中国洗衣液市场未来发展趋势及前景调研分析报告
- 2024解析:第三章物态变化-基础练(解析版)
- 北京市房屋租赁合同自行成交版北京市房屋租赁合同自行成交版
- 《AM聚丙烯酰胺》课件
- 系统动力学课件与案例分析
- 《智能网联汽车智能传感器测试与装调》电子教案
- 客户分级管理(标准版)课件
- GB/T 32399-2024信息技术云计算参考架构
评论
0/150
提交评论