微机原理及接口技术_第1页
微机原理及接口技术_第2页
微机原理及接口技术_第3页
微机原理及接口技术_第4页
微机原理及接口技术_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第一题、单项选择题(每题 1分,5道题共5分) 1、Pentium属于位结构的处理器 A、8 B、 16 C、32 D、64 2、冯?诺伊曼思想采用 B、二进制形式表示数据和十进制表示 A、二进制形式表示数据和指令 指令 D、十进制形式表示数据和二进制表示 C、十进制形式表示数据和指令 指令 3、预言了集成电路生产技术的发展规律。 o泾 A、冯?诺伊曼思想B、摩尔定律 C、IA-32 结构 D、软件与硬件的等价性原理 4、IA-32处理器的地址总线具有个 A、64 B、32 C、24 D、 16 5、指令处理的顺序是 A、取指、译码、执行 B、译码、取指、执行 C、执行、取指、译码 D、取指、

2、执行、译码 第二题、多项选择题(每题 2分,5道题共10分) 1、微型机硬件主要由和系统总线等组成。 m A、处理器(CPU 17 B、存储器 C、I/O 接口 D、操作系统 E、外设 2、8086处理器具有的特性是 A、16位地址线 B、20位地址线 C、16位内部结构 厂 D、8位数据线 E、16位数据线 3、IA-32处理器支持的工作方式有。 A、实方式 眉 B、保护方式 C、系统管理方式 厂 D、高速缓存方式 口 E、指令流水线执行方式 4、在计算机系统的层次结构中,属于物理机。 A、数字电路层 B、操作系统层 C、机器语言层 D、高级语言层 E、汇编语言层 5、Pentium 4及之

3、后的IA-32处理器具有多媒体指令。 A、 MMX B. SSE C、 SSE2 D、 SEE3 E、 3D NOW! 第三题、判断题(每题1分,5道题共5分) 1、8086是16位结构的Intel 80 x86系列处理器 正确错误 2、微机主存只要使用 RAM芯片就可以了。 旦正确 错误 3、处理器字长是处理器每个时间单位可以处理的二进制位数。 *正确 r 错误 4、时钟频率是处理器的基本性能参数之一。 冏正确 错误 5、IA-32结构的处理器包括Intel 80286 处理器。 已正确红错误 A、 寄存器间接 B、 寄存器 C、 寄存器相对 D、 直接 E、 立即数 2、“ mov eax

4、,ebx+esi+80h ” 还可以书写成 A、 mov eax,ebxsi+80h B、 mov eax, 80hebxesi c、 mov eax, 80hebx+esi D、 mov eax,ebx80hesi E、 mov eax, ebxesi80h 3、IA-32处理器的8个32位通用寄存器有. A、 EAX B、 ECX c、 ESI D、 EDI E、 EBP 4、IA-32处理器支持带比例的存储器寻址方式,其中比例可以是 A、 B、 C、 D、 E、 5、用于指明段基地址的寄存器有. A、 B、 C、 D、 E、 BS CS DS ES SS 第三题、判断题(每题1分,5道题

5、共5分) 1、8086处理器中,读取指令和执行指令可以重叠操作。 正确 错误 2、80减90( 80- 90)需要借位,所以执行结束后,进位标志 CF= 1。 正确 错误 3、利用“ END伪指令就可以结束程序执行,返回操作系统。 错误 4、在IA-32的实方式下,将内存物理地址35001H的转换为逻辑地址,如果段地址为3400H,则其偏移 地址应为1001H *正确 错误 5、汇编程序(例如 MASM 般都提供大量的函数(过程)供程序员调用,所以汇编语言程序员通常不 需要直接利用操作系统的资源。 正确 错误 1、十进制数165用二进制表达为 A、 11001101 B、 00100111 C

6、、 01001101 D、 10010101 2、对于十进制数96,如果采用8位8421BCD码表达,应该是. A、 01100000B B、 10010110B C、 00000110B D、 10010000B “ mov eax,3456h ” 指令是一个. .量传送。 B、字节(8位) A、比特(1位) D。、字(16 位) D、双字(32位) 4、设EAX= ABDFH则在执行指令“ AND EAX, OIH ”后,EAX寄存器的内容为. A、ABDFH B、 FFFFH C、0001H D、0000H 5、设EAX= 1000H, EBX= 2000H,则在执行了指令“ SUB E

7、AX, EBX”后,标志位 CF和ZF的值分别为 A、0, 0 B、0, 1 D、I , 1 第二题、多项选择题(每题 2分,5道题共10分) 1、将DL中小写字母转换为大写,可用 扌旨令。 A、 add dl,20h B、 or dl ,20h C、 xor dl ,20h D、 and dl,20h E、 sub dl ,20h 2、同时使EAX寄存器和CF标志清0的指令有. A、 mov eax,0 B、 xor eax,eax C、 or eax,0 D、 sub eax,eax E、 and eax,0 3、在DOS/Windows平台,ASCII码中控制光标回到本行首位的回车字符,

8、可以表达为 A、 10 B、13 c、 Odh D、 07h E、 Obh 4、MASM支持的变量定义伪指令助记符有. A、 B、 word C、 dword D、 type E、 offset 5、指令“ POP EAX的功能,可以用如下. .两条指令表示。 A、 sub eax,4 B、 sub esp,4 C、 add esp,4 D、 mov eax,esp E、 add eax,4 第三题、判断题(每题1分,5道题共5分) 1、如果0307H是一个非压缩BCD码编码,它表达的真值是 37。 *正确 错误 2、逻辑运算没有进位或溢出问题,此时CF和OF没有作用,所以逻辑运算指令如 AN

9、D OR等将CF和 设置为0。 正确 错误 3、已知var是一个变量,语句“ add esi,byte ptr var”没有语法错误。 r正确 错误 4、语句“ mov eax,ffh 没有语法错。 正确 错误 sub esi,edi ”是一条正确的IA-32处理器指令。 正确 错误 第一题、单项选择题(每题 1分,5道题共5分) 1、 IA-32处理器条件转移指令 Jcc采用的指令寻址方式是寻址 * A、相对B、直接 卷C、寄存器间接二D、存储器间接 2、 LOOP旨令顺序执行、不发生转移的条件是。 OI(* A、EC冷 0B、EC冷 1 厂 C、EC0 2厂 D EC0 4 3、JA指令的

10、助记符还可以用表示。 A、JB r B、 JG 叵 C、JNBE r D、 JNA 4、标号不会包含的属性是 。 B A、near类型 B、 byte类型 匚 C、逻辑地址 r D、 far类型 5、主程序将数据本身传递给子程序,这是 已 A、传数值的入口参数 B、传地址的入口参数 口 C、传数值的岀口参数 D、传地址的岀口参数 第二题、多项选择题(每题 2分,5道题共10分) 1、IA-32处理器中,JMP指令支持的指令寻址方式有. A、 相对寻址 B、 直接寻址 c、 间接寻址 D、 立即数寻址 E、 寄存器寻址 2、说明JMP指令目标地址范围的词汇有. A、 短转移 B、 近转移 C、

11、D、 E、 远转移 段内转移 段间转移 loop cont ”指令可以用两条指令代替,它们是. A、 inc cx B、 dec cx C、 jz cont D、 jnz cont E、 jmp cont 4、循环结构的程序通常包括 .部分。 A、 设置循环初值 B、 调用循环 C、 循环体 D、 循环控制 E、 循环返回 5、实现主程序与子程序之间参数传递的方法有 A、 宏汇编 B、 文件包含 C、 寄存器传递 D、 共享变量传递 E、 堆栈传递 第三题、判断题(每题1分,5道题共5分) 辽A、存储器数据传送到处理器 B、处理器数据传送到存储器 C、I/O数据传送到处理器 D、处理器数据传送

12、到I/O 2、8086处理器的数据总线是. 总、线。 A、单向两态 B、单向三态 C、双向两态 D、双向三态 3、当CPU与外设进行数据传送时, 如果外设来不及处理数据,则可以通过. .信号提 出插入等待状态的请求。 * A、READY B、INTR C、RESET D、HOLD 4、总线操作实现数据传输,可以不使用时钟信号的同步方式是 A、同步时序 B、半同步时序 C、异步时序 D、交叉时序 5、8086处理器最小组态时,若 RD为低电平,M/IO*为高电平,则说明8086处理器处于. 总线周期。 A、存储器读 B、存储器写 C、I/O 读 D、I/O 写 1、子程序需要保护寄存器,包括保护

13、传递入口参数和岀口参数的通用寄存器。 J正确* 错误 2、 测试ECX是否等于0,可以使用“ cmp ecx,0 ”指令,也可以使用“ test ecx,ecx 指令。 旦正确错误 3、CS不变,只改变EIP值,不能改变程序的执行顺序。 已正确二错误 4、条件转移指令Jcc采用相对寻址方式获得目标地址。 *正确错误 5、 进入子程序后,将 EAX EBX和ECX按顺序压入堆栈,则子程序返回前弹出这些寄存器的顺序是ECX EBX EAX 已正确错误 操作。 1、8086处理器的M/IO*和RD引脚同时为低,说明其正在执行. 第二题、多项选择题(每题 2分,5道题共10分) 1、最小组态下,808

14、6处理器与中断有关的引脚有. A、 HOLD B、 HLDA C、 INTR D、 NMI E、 INTA* 2、8086处理器的引脚READ淇有. 特性。 A、 输入 B、 输出 口 C、 低电平有效 D、 高电平有效 回 E、 三态 3、8086处理器的基本读写控制引脚有- A、 M/IO* B、 WR* C、 RESET D、 INTR E、 RD* 4、总线带宽是指单位时间传输的数据量,常使用的单位为 A、 兆赫兹(MHZ B、 兆字节每秒(MB/s) C、 位(bit ) D、 兆位每秒(Mb/s) E、位每秒(b/s ) 5、总线的基本数据传输类型是. A、 同步时序 B、 读取(

15、Read) C、 写入(Write) D、 异步时序 E、 半同步时序 第三题、判断题(每题1分,5道题共5分) 1、处理器读取存储器操作数时和读取代码时,都发生存储器读的总线操作。 正确 错误 2、由于总线具有共用的特点,所以某一时刻可以有多个发送者向总线发送信号。 错误 3、ISA总线是指IBM PC/AT机上使用的系统总线,共有98线。 正确 错误 4、执行一条指令的过程被称为指令周期。 正确 错误 5、当8086处理器需要等待指令执行完成时,就插入等待状态 Tw。 正确 错误 1、地址对齐的32位数据,存放于存储器的起始地址的低2位是. A、00 B、01 C、10 D、 11 2、用

16、16MX 1的DRAM芯片组成128MB存储容量,要使用 片。 A、128 B、64 3、相对其它译码方式,全译码方式的特点是。 懈A、地址唯一 rB、地址重复 C、32 D、 16 D、译码最简单 C、连接最简单 4、SRAM芯片通常有一个输出允许控制端0E*它对应系统的信号。 B、IOW* V A、MEMW* C、IOR* D、MEMR* 5、在高性能微机的存储系统中,是为了提高主存速度而增加的一个存储器层次。 口 A、寄存器* B、高速缓存 D、闪速存储器 c、虚拟存储器 第二题、多项选择题(每题 2分,5道题共10分) 1、相对部分译码方式,全译码方式的特点有 A、 地址唯一 B、 地

17、址不重复 C、 连接最简单 D、 译码复杂 E、 地址重复 2、EEPRO芯片的特点有. A、 用电擦除 B、 用紫外线擦除 C、 需要刷新保持信息有效 D、 断电后信息不丢失 E、 可以编程写入 3、如果在8088处理器地址总线 A19A14= 111110时,选中某个存储器芯片,则物理地 址将访问这个存储器芯片。 A、 FFFFFH B、FC000H C、 FB000H D、FAOOOH E、 F8000H 4、要构建64MB主存空间,使用结构存储器芯片可以实现。 A、8 个 16MX 8 B、4 个 16MX 8 C、64 个 32MX 4 D、32 个 32MX 1 E、32 个 16

18、MX 1 5、对于32KX 8结构的62256 SRAM芯片,具有特性。 A、8个数据引脚 B、16个数据引脚 C、16个地址引脚 D、15个地址引脚 E、256K位容量 第三题、判断题(每题1分,5道题共5分) 1、采用全译码方式的存储器,其任一单元都有唯一的确定地址 阿正确 广错误 2、DRAM、须定时刷新,否则所存信息就会丢失。 t* r 正确 错误 3、高性能计算机的存储系统基于各种存储器件的特点,依据存储访问的局部性原理构成层次结构。 正确错误 4、在存储器芯片选中情况下,其内部某个单元是否被选中,则是由芯片地址线进行片内译码决定的 匾S 正确错误 5、74LS138译码器如果控制端

19、 E3为低无效,则输出 Y0*Y7*至少有一个为低有效。 正确 错误 1、在I/O电路的输入接口中,一般都需要一个 .环节。 A、锁存 B、三态缓冲 D、模拟转换 C、时钟发生 2、I/O接口电路中,数据输岀寄存器保存 三A CPC发往外设的数据 B、 外设发往CPU的数据 口 C、I/O接口或外设的状态 D、 CPU给I/O接口或外设的命令 3、IA-32处理器可以处理. 个中断。 A、3 B、 250 C、255 D、 256 4、IA-32处理器中,除法错中断的向量号是. A、0 B、 1 C、2 D、3 5、DMA专送期间,控制数据传送的部件是 口 A、处理器 B、DMA空制器 C、主

20、存储器 D、外设 第二题、多项选择题(每题 2分,5道题共10分) 1、IA-32处理器的IN/OUT指令中,寻址I/O地址的形式可以是. A、 0FFH B、 0FFFFH C、 BX D、 CX E、 DX 2、属于IA-32处理器的I/O敏感指令的有. A、 IN B、OUT c、 PUSH D、 POP E、 STI 3、IA-32处理器的中断类型包括. A、 除法错中断 B、 进位中断 C、 非屏蔽中断 D、 可屏蔽中断 E、 溢出中断 4、处理器的外部中断包括. A、 溢出中断 B、 非屏蔽中断 c、 指令中断 D、 可屏蔽中断 E、 单步中断 信号建立联系,然 5、外设进行DMA专送,首先需要与 DMA空制器和处理器通过. 后开始数据传输。 A、 DMA青求 B、 总线请求 C、 中断请求 D、 DMA向应 E、 总线响应 第三题、判断题(每题1分,5道题共5分) 1、处理器并不直接连接外设,而是通过I/O接口电路与外设连接 正确错误 2、执行IN ( OUT指令时,CPU将产生输入(输出)总线周期。 旦正确 r 错误 3、lntel 8086 支持I/O端口独立编址方式。 *正确 r 错

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论