四位二进制加法器试验_第1页
四位二进制加法器试验_第2页
四位二进制加法器试验_第3页
四位二进制加法器试验_第4页
四位二进制加法器试验_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、四位二进制加法器实验、实验目的2 .学习FPGA的设计方法;2 .掌握利用Verilog HDL设计逻辑电路的能力实验所用组件Basys2开发板(芯片为XC3S100E ,封装为CP132 )套。三、实验内容下面是4位二进制数加法器的数据流描述,由于被加数A和加数B都是4位 的,而低位来的进位Cin为位,所以运算的结果可能为5位,用Cout , Sum拼接起来表示。module adder(input 3:0 A,input 3:0 B,input Cin,output 3:0 SUM,output Cout);assign Cou匸SUM二A+B+Cin;Endmodule四、实验步骤与要求

2、1 创建一个子目录Lab2,并新建一个工程项目NeW PrqJeCt WizardCreate NeW PrOjectSPeCify PrOjeCt lOCatiOn and type.Ent r % name, lOCAtiOnSz Wd Conment for the projectN%m :I%b21LOCati on sE s coding MyPxilinx 丄 ab lab2IOWorking Directory :E:codingMy XilinX 丄 ab Iab21 ,Description :Select lhe type Of top-level SoTIrCe for

3、the PrOjeCtTOP-leVel SOUrCe type :HDLMOre InfoHeXtCanCel2 .建立一个Verilog HDL文件,将该文件添加到工程项目中并编译整个项目,查看该电路所占用的逻辑单元(Logic Elements , LE)的数量3 对设计项目进行时序仿真,记录仿真波形图测试代码如下:module add4_tb;/ Inputs reg 3:0代 reg 3:0 B;reg Cin;/ Outputswire 3:0 Sum;wire Cout;/ Instantiate the Unit Under Test (UUT) add4 uut (A(A),

4、.Cin(Cin), Sum(Sum),.Cout(Cout);initial begin/ Initialize Inputs A=4,dO;B=4,dO;Cin=l,bO;#1 $display(A B Cin SumCout=%b% b% b% b% b,A)B,Cin,Sunn)Cout); A=4,dO;B=4,dl;Cin=l,bO;#2 $display(A B Cin Su Cout=%b% b% b%b% b:A,B,Cin,Sum,Cout); A=4dO;B=4,d2;Cin=l,bO;#2 $display(A B Cin Su Cout=%b% b% b% b% b:

5、ABCin,Sum,CoLit);A=4dO;B=4,d3;Cin=l,bO;#2 $display(A B Cin Su Cout=%b% b% b%b% b:A,B,Cin,Sum,Cout); A=4dO;B=4,d4;Cin=l,bO;#2 $display(A B Cin Su Cout=%b% b% b%b% b:ABCin,Suiri,CoLit);A=4,dl;B=4,dO;Cin=lbl;#2 $display(A B Cin Su Cout=%b% b% b% b% b:ABCin,Suiri,CoLit);A=4d2;B=4,dO;Cin=l,bO;#1 $display

6、(A B Cin SumCout=%b% b% b% b% bAB,Cin,Sum,Cout);A=4,d4;B=4,dO;Cin=l,bl;#1 $display(A B Cin Sum Cout=%b% b%b% b% bl,)A,B1Cin,Sum,Cout);endendmodule4 根据FPGA开发板使用说明书,对设计文件中的输入、输出信号分 配引脚。即使用开发板上的波动开关代表电路的输入,用发光二极管(LED)代表电路的输出。引脚分布代码:NETAfO1 LOC=nG3n;NETA1 LOC二F3:NETA2 LOC二,E2;NETA3U LOC=nN3M;NETB0n LOC=

7、,P11;NET,Bln LOC=nL3M;NETB2n LOC=nK3M;NETnB3M L0C=,B4;NEFSumOr LOC=,N5;NET,SumlM LOC=MN4U;NETSum2r LOC=,P4U;NET,Sum3M LOC=,G1,;NETCin LOC=A7U;NETCout LOC=nP6M;5 重新编译电路,并下载到FPGA器件中。改变拨动开关的位置,并观察LED的亮、灭状态,测试电路功能6 .根据实验流程和实验结果,写出实验总结报告,并对波形图和实验现象进行说明。7 .完成实验后,关闭所有程序,并关闭计算机。实验现象:由波形图可见,输出由Cout, Sum组成,是A、B、低位进位Cin的和,Cout是为和的进位。用数据流

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论