位的移位相加乘法器仿真_第1页
位的移位相加乘法器仿真_第2页
位的移位相加乘法器仿真_第3页
位的移位相加乘法器仿真_第4页
位的移位相加乘法器仿真_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 玉林师范学院本科生课程设计论文 基于10位的移位相加乘法器的设计 院 系 电子与通信工程学院 专 业 通信工程 学生 班级 通信111班 姓 名 学 号 201808402132 指导教师单位电子与通信工程学院 指导教师姓名陈宇宁 2018 年6月22日 基于10位的移位相加乘法器设计 1. 设置要求:设计一个10位的移位相加乘法器。要求作出功能和 时序仿真。 2. 设置原理:移位相加乘法器将乘法变为加法实现,乘法通过逐次 移位相加实现,每次判断乘数的最低位,若为1则将被乘数移位相 加,若为0左移后以全零相加直至被乘数的最高位。为了实现NxN 乘法,需要一个2N位的左移寄存器,一个N位的右移

2、寄存器,一 个2N位加法器,再加少量的控制逻辑即可实现。 一、新建工程: 1. 设置电路原理图如下: 上图共包括5个子模块,shiftA,shiftB 模块分别实现操作数 A和B 的移位,sum模块实现P+A,reg16模块存储结果, multshift_c ntrl模块式控制逻辑,完成状态间的转移,并控制其他 模块。 2设置参数如下: shiftA模块源代码 module shiftA(R,L,E,CLK,Q 。 in put 9:0 R 。 in put L,E,CLK。 output reg 19:0 Q 。 integer K。 wire 19:0 R20。 assign R20二10

3、1b0,R。 always (posedge CLK begi n if(L Q beg in Q0 QK=QK- for (K=1 。 K 。 in put 9:0 R 。 in put L,E,CLK。 output Q0 。 output Z 。 reg 9:0 Q。 integer K。 always (posedge CLK begi n if(L Q beg in K=K-1 Q90。 QK-1。 assig n Q0=Q0 en dmodule rm na !naean na1 M S WTl L A19. 0 svm1S q P15. 0 -Psel I mstll SUM模块

4、源代码: module Sum(A,P ,Psel,sum。 in put 19:0 A,P 。 in put Psel。 output 19:0 sum 。 reg 19:0 sum。 wire 19:0 AP_sum 。 integer K。 assig n AP_sum=A+P 。 end always (Psel or AP_sum begi n sum = Psel ? AP_sum : 20b0 en dmodule -i叱常 - :h R19 0Q19 0J - ! CLK i Rst rnsta Reg16模块源代码: module reg16(R,CLK,Rst,E,Q 。

5、in put 19:0 R 。 in put CLK,Rst,E 。 output reg 19:0 Q 。 always (posedge CLK or n egedge Rst begi n if (Rst=0 Q Q。 in put Clock,Reset,s,z,B0 。 output reg Done 。 output reg EA,EB,EP ,Psel。 reg 1:0 t, Y parameter S1 = 2b00,S2 = 2b01,S3 = 2b10 always (s or t or z begin: State_table case (t S1: if(s=0 Y =

6、 S1 。 else Y = S2 。 S2: if(z=0 Y = S2 。 else Y = S3 。 S3: if(s=1 Y = S3 。 else Y = S1 。 default : Y = 2bxx 。 endcase end always (posedge Clock or negedge Reset begin: State_flipflops if (Reset=0 t=S1 。 else t begin: FSM_outputs EA=0。EB=0。EP=0。Done=0。Psel=0。 case (t S1: EP=1 。 S2: begin EA = 1 。 EB =

7、 1 。 Psel = 1 。 if(B0 EP = 1 。 else EP = 0 。 end S3: Done=1 endcase end en dmodule 、编译和仿真: 1.编译:如图 If iQ, ffo-Mvs n -计“puyftg t 1尽咻-卿直严卩虹 皿 肌 色 E匸SJ1 !i:eEvr:-!占.厂“t 話:臥”f j:W:込、7zt |M| Fdl Comphljm w wsc-iiaFd |31 W i鳥眾 -K Efc-LtF L-:-: :LLcH ra21 x LI. t7i ax lafq: th far riqlitHE itiaftB: 1iut:DI QT| data pLn -DaLaBrU Elft pu elS_J u -4.LIXZ na :盘必卜14 IE CU9L: Tllig JtfiilEltE iraS 5谄亡亡3畝ftl” a ttx*Jr 1 ErHJL随 Io5a i RsrEg It CiMpilbTiaL w a CEiezs,. 11 4 M-! |4| PlDcuaBfl l?4# 禹麵如缄 0 End 三、分析总结:通过这次ED

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论