以最简单的Hello程序为例NIOSII开发的整个流程_第1页
以最简单的Hello程序为例NIOSII开发的整个流程_第2页
以最简单的Hello程序为例NIOSII开发的整个流程_第3页
以最简单的Hello程序为例NIOSII开发的整个流程_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、本实验以最简单的 Hello程序为例,演示 Niosll开发的整个流程:废话不多说,我们来开始最简单、最基本的Niosll程序,首先打开quartusll 9.1,双击即可,打开如下图:将新建的文warnF nJXlLo卫珀千万记住路径中不能有中文完成后如图:再第二个填入hello中即可,之后点击 next,岀现如下图: 继续next,不要犹豫 在Device family 中选择Cyclone Ill (因为我们的板子芯片是这个系列的) devices 中选择 EP3C10E144C8,完成后点击 next,这里我们不做仿真,直接点击n ext点击finish,完成新建真正的工作即将开始:在

2、这点击 File f New都可跳岀如下界面:,其他的不用动。在available选择Block Diagram/Schematic File,双击,岀现如下界面在工具栏()中选择SOPC 一,单击,岀现如下界面如下界面:点击 File f New Project Wizard岀现如图: 点击第一个 件放入自己事先建好的文件夹 hello内匚*曲口西牙1.岩曲Mm匹“血沁其中的 System Name 命名为 kernal , Target HDL 选为 VHDL 将时钟改为100M, Name也改为clk (改不改都行) 下一步选择 CPU,也就是nios的处理器,双击选择完毕后,出现这样的

3、对话框对话框中可看到三种nios核(从e核最简单,占用空间最小,第三个f核是快速的,但是占用空间最大的,中间的S核是介于e和f之间的,性能和占用空间比较平衡的核。)这里我们选择f核(方便以后开发使用)SDRAM禾口 EPCS再回来选择这里Memory后面可选的部分暂时没有东西,暂且放一边,待我们建立好 即可 接下来,点击 next其中Data cache选择none (原因在后面介绍) 点击next 点击next 继续next其中有很多级别,这里我们选择levell即可点击完成,岀现如下界面其中cpu_0即为我们要使用的核,右键rename改为cpu,下面要做的就是接外设,让cpu工作起来首先

4、加入sdram双击sdram,岀现选择 Presets: Custom ; Data with : 16,其他的都不变。继续next没有要改的,点击完成,岀现下面的界面了同之前一样,将 sdram_0改为sdram下面我们要选择一个将程序固化到flash中的东西,板子上用的是Epcs,下面我们来选择 epcs双击,岀现如下图:点击完成继续Re name,改为epcs,如图:接下来选择:System ID Peripheral双击过此时间戳,可以知道 quartus工程和nios工程师相互对应的点击 Finish,同样改下名字为:sysid下面我们还需要一些东西,serial的东西双击啥别说了,

5、 next好吧,finishnios II IDE 中显示岀来改名哦,ren ame jtag_uartJtag是开发板上的jtag, uart是将板子上的信息反馈到 d 曲柯归PC Bu Her kerrid.sa0E&%_plwll!kFfiML9cpc)iyliEfn #.R ClL=fil Sys=n Gerat nnl lHwyt*i护cr 沖 gn|f! iBntffln 44101 却审倉理 fftfiinlBca FWnctXH i S-A5-I;i Lthn net;単制中,|刖!看 PCI;台 e nBl.二阳如n-T JTAG EbBCeI Avfeton-IT Stfl

6、lftl PtriiifHral inMii t;I., APHzripogrAMJUP U4RT 5:PI (3 W ra Svuft L UART RS-222 ScHb! =*Dn-| Legq CDrrpfHsial i岫的MM RN如”函曙i -jTEfisrahIlfU Cgnn,._ Uuk- hamlA-EA 怕 IfC B adrnB epctira_rxtJWlEl存沽二 jntrLw 刖:仙umllif1 LaJHCbdL血Mipm4 hfifebn 期*n Hpiwy RMpes suvr SDRAU C&nbDlbEr-Aivann Memory hlH|npH9 S

7、srif.i.: Gwfl i ria#unw Mfiowd刘玄lem D Perpi-ernlhg ffir JrrmT FJp3 .:电吃/TAG UAffT細I4fi Mempry MappedXQxD010Hu. Dv hi titTc 訓 cim ru 快:veclui 船皿 U怯 i blISkI 細 C s CSU. PfeMeL-曲:帖C;PU 和”;*“ Ihfa-由wT帥 啊 NCI flirphan - tclicrriH 祁住伽 fcrlMB GPU 口聲机 rimpiifEifl 力审匚屮忖 诞倘疋 mwui不要彳 nlk恤:卜 |GMlaillh部很重要的没有完成,

8、 想起来了吧,在 cpu中的设置其中砧 Ywt|qETeijMWi Veeior Jwiar# ST上面选择 epcs,下面选 sdram,如图原因很简单,当上电复位时,复位从上电不掉电的位置flash,放到adram中运行点击finish下面空白框中岀现No errors orwarni ngs下面将epcs的基地址(Base)改为首地址,如图,点击右键锁定接下来分配其他的基地址system Auto-Assign Base-Adresses由于还有中断的使用,因此要分配一下,以免发生错误:system Auto-Assign IRQs完成后如图:点击next点击gen erate,岀现的对

9、话框,点Save,过程可能比较慢,耐心等待一下哈完成后就岀现最后一行提示gen erate成功了,哈哈 接下来点击exit回到quartus中的界面在空白的地方双击:选择 project 中的 kernal还需要自己建时钟,在空白处继续双击,建立一个锁相环,在这里I rsert 讪mbol as block厂 ,nrn |-/?-| Pli.,1 !-,:MegjiWisard Plug Jr Manager.I .CK |Cancel |:选择 MegaWizard Plug-In Manager点击next在 I/O 中选择 ALTPLL,在 What name do you want f

10、or the output file ?是用的在 之后填入 PLL, Which type of output file do you want to create ?下面选择 VHDL (你Verilog,就选择第三个)之后点击 next外部时钟是50M的需要修改一下,之后点击nextOptio nal in puts和lock output中不需要,将中间的对号都去掉,之后点击next点击next,看不到下面的 next就直接点回车Next我们需要100M的时钟,只需将图中第一个框中的1改为2即可得到100M的,如图我们还需要一个时钟,注意此部分di. 3ndk 瓷鼻1-75点击clk c1,同样改为100M的时钟,同时让两个时钟有一定的相移,左面第三个框改为如图 一直next下去,直到 fi

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论