数字电路设计2_第1页
数字电路设计2_第2页
数字电路设计2_第3页
数字电路设计2_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.试用8选1数据选择器74LS151实现逻辑函数:F= A BC+ B C+A C +A将逻辑函数化简得到如下形式:F=m1D1 +m3D3+m4D4+m5D5+m6D6+m7D7上式中出现的8选1数据选择器的输出端接有效电平高电平,即可实现逻辑函数F,电路图如下:VCC5V输入C2|1415144.1312di输入B1097O1 234567 G DDDDDDDD ABC 吉 74LS151NV52用8选1数据选择器实现的逻辑函数以下是实验结果输入输出ABCY000000110100011110011011110111112. 试用两个带附加控制端的 4选1数据选择器74LS153组成一个

2、8选1数据选择器。 用双4选1数据选择器实现8选1的逻辑功能,控制信号有A、B、C三个,把A接入控制端,利用 A的输入信号使集成的两个4选1数据选择器轮流工作,再将两个输出用或门连接,再输出即为8选1数选器的选通的信号。vcc0 12CCC3C0 12 3 G G2C2C2C2CAB74LS153D2Y2.5 V双4选一数据选择器组成的8选1数据选择器3. 试用8选1数据选择器设计组合逻辑电路,使之能够产生三变量逻辑函数Z=ABC+AC+ B C设计思路与第一题相同用8选1数据选择器74LS151实现的逻辑函数下表为仿真结果输入输出ABCY000100100100011010011011110

3、011114. 试用数据选择器设计一个“逻辑不一致”电路,要求4个输入逻辑变量取值不一致时输出为1,取值一致时输出为 0.“逻辑不一致”电路可以由8选1数据选择器实现,D1至D6端口对应的输入控制信号A、B、C中既有1又有0故均接高电平“ 1 ”,D0和D7则由输入控制信号 D控制高低电 平,电路图如下:VCC5VU2X12.5 V输入输入432115141312U1A74LS00D输入A01234567 G DDDDDDDD ABC Yw1110974LS151D5.试用4选1数据选择器产生逻辑函数Y=ABC+AC+BC上式化简可得Y=AC+BC=(A+B)C因此可以用C来控制数选器的使能端

4、,当输入C为低电平时,使能端为无效电平, 输出为低电平,函数值也为“ 0”当输入C为高电平时, 电路正常工作,输出决定于A+B的逻辑取值,电路图如下:VCC5VU16543A B0 12 3 ccc c2 2 2 21G2G输入A0 12 3 ccc c1 .1 .1 .12YLED174LS153D用4选1数据选择器实现的逻辑函数Y=ABC+AC+BCF表为实验结果输入输出ABCY000000100100续表011110001011110011116.用数据选择器74LS153和门电路设计一个报警电路,要求用译码、显示电路来显示,共 有三个报警信号,当第1路有报警信号时,数码管显示1 ;当第二路有报警信号时,数码管显示2;当第3路有报警信号时,数码管显示3;当无报警信号时,数码管显示0.实验室用的七段数码管有4个输入端,要使得数码管显示0、1、2、3则在输入端口后两位输入的电平分别是00、01、10、11,而前两位输入低电平,后两位输入可由双4选1数选器的两个输出端口输入。数选器的接线电路如下所示:U2DCD_HEXU170 12 3 c c CC1 .1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论