数字逻辑第四版课后答案.doc_第1页
数字逻辑第四版课后答案.doc_第2页
数字逻辑第四版课后答案.doc_第3页
数字逻辑第四版课后答案.doc_第4页
数字逻辑第四版课后答案.doc_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

6.2 二 同步时序逻辑电路分析 分析同步时序逻辑电路的一般步骤为(1)根据逻辑电路图,写出每个触发器的驱动方程。(2)将驱动方程代入相应触发器特性方程,得出每个触发器的状态方程。(3)建立状态转换真值表。(4)作出状态图和时序图。(5)归纳电路的逻辑功能。三 同步时序逻辑电路设计1 设计同步时序逻辑电路的一般步骤(1)根据实际要求,进行逻辑抽象,得出电路的原始状态转换图和状态转换表。(2)状态化简。对原始状态转换表化简,求得最简状态转换表。(3)状态编码。对化简后的状态转换表进行状态分配,即赋值。(4)选定触发器的类型,求出电路的状态方程、驱动方程、输出方程。(5)根据方程画出逻辑电路图。(6)检查电路有无自启动能力。2 建立原始状态转换图和状态转换表状态转换图和状态转换表是设计时序逻辑电路的关键,其它设计步骤都是以此为基础的。具体方法是(1)分析给定的逻辑问题,确定输入变量,输出变量及电路的状态数。(2)定义输入、输出逻辑状态和每个状态的逻辑含义,并将电路状态顺序编号后列出电路的状态转换表和状态转换图,称为原始状态。3 原始状态化简 从原始状态表中消去多余的状态,得到最简状态表,它包含的状态数目最少,但仍能满足逻辑命题的全部要求。分为两种情况(1)完全确定状态表的化简。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论