第章PLD硬件特性与应用.ppt_第1页
第章PLD硬件特性与应用.ppt_第2页
第章PLD硬件特性与应用.ppt_第3页
第章PLD硬件特性与应用.ppt_第4页
第章PLD硬件特性与应用.ppt_第5页
已阅读5页,还剩34页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、,第2章 PLD硬件特性及应用,2.1 可编程逻辑器件概述,任何组合逻辑都可化成“与-或”表达式; 任何时序电路都可由组合电路加上存储元件组成; 由此人们提出了一种可编程逻辑电路结构,即乘积项可编程结构,基本PLD的原理图,2.1 可编程逻辑器件概述,2.1.2 可编程逻辑器件分类 1 按集成度分,PLD按集成度分类,2.1.2 可编程逻辑器件分类,2 按结构分 1)PLD 与或阵列结构 2)FPGA(Field Programmable Gate Array) 门阵列,2.1.2 可编程逻辑器件分类,3 按工艺分 1)熔丝或反熔丝编程器件,PROM器件 2)UEPROM编程器件,紫外线擦除/

2、电气编程器件 3)EEPROM编程器件,电擦写编程器件 4)SRAM器件,2.2 简单PLD原理,2.2.1 电路符号表示,2.2.1 电路符号表示,图2-2PLD的互补缓冲器 图2-3 PLD的互补输入 图2-4 PLD中与阵列表示,图2-5 PLD中或阵列的表示 图2-6 阵列线连接表示,2.2.2 PROM原理,2.2.2 PROM原理,2.2.3 PLA原理,PLA:与阵列可编程;或阵列可编程,2.2.4 PAL原理,PAL:与阵列可编程;或阵列固定,2.2.5 GAL原理,逻辑宏单元,输入/输出口,输入口,时钟信 号输入,三态控制,可编程与阵列,固定或阵列,GAL16V8,2.3 C

3、PLD/FPGA工作原理,输入/输出口,逻辑块,连线资源,逻辑块由基本逻辑单元组成,构成了PLD器件的逻辑组成核心,连线资源连接内部所有单元,不同的逻辑块通过可编程的PIA布线来构成所需的逻辑功能,CPLD/FPGA的组成结构,2.3.1 CPLD工作原理,CPLD:Complex Programmable Logic Device 内部互连结构由固定长度的连线资源组成,布线的延迟确定,属确定型结构。逻辑单元主要由“与或阵列”构成。 以MAX3000A为例 每16个宏单元组成一个逻辑阵列块,2.3.1 CPLD工作原理,可编程与阵列 固定或阵列,可编程寄存器,2.3.2 FPGA工作原理,FP

4、GA:Field Programmable Gate Array 内部互连结构由多种长度不同的连线资源组成,每次布线的延迟可不同,属统计型结构。逻辑单元主体为由静态存储器(SRAM)构成的函数发生器,即查找表。通过查找表可实现逻辑函数功能。,2.3.2 FPGA工作原理,LUT:LUT本质上就是一个RAM。 当用户通过原理图或HDL语言描述了一个逻辑电路以后,FPGA开发软件会自动计算逻辑电路的所有可能结果,并把结果事先写入RAM,这样每输入一个信号进行逻辑运算,就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可,2.3.2 FPGA工作原理,FPGA查表单元,FPGA查找表单元内部

5、结构,2.3.2 FPGA工作原理,FPGA内基本LE,查表单元LUT,可编程D触发器,2.3.3 FPGA/CPLD,FPGA:触发器资源丰富适用时序逻辑,CPLD:乘积项丰富而触发器少适用组合逻辑,CPLD:延时固定,CPLD:掉电后重新上电还能保持编程信息,FPGA:延时时间不可预测(容易产生竞争-冒险或误码等),FPGA:掉电后重新上电不能保持编程信息,需使用配置芯片,2.4 产品介绍,三家主流公司产品: Altera、Xilinx:数千门 数百万门 Lattice:数万门以下,2.4 产品介绍,Lattice公司的CPLD器件系列,1. ispLSI系列器件,2. MACHXO系列,

6、3. MACH4000系列,4. LatticeSC FPGA系列,5. LatticeECP3 FPGA系列,2.4 产品介绍,Xilinx公司的FPGA和CPLD器件系列,1. Virtex-6系列FPGA,2. Spartan-6器件系列,3. XC9500/XC9500XL系列CPLD,4. Xilinx Spartan-3A系列器件,5. Xilinx的IP核,2.4 产品介绍,Altera公司的FPGA和CPLD器件系列,1. Stratix 4/6 系列FPGA,2. Cyclone 4系列FPGA,3. Cyclone系列FPGA(低成本FPGA),4. Cyclone II系

7、列FPGA,5. Cyclone III系列FPGA,6. MAX系列CPLD,7. MAX II系列器件,8. Altera宏功能块及IP核,2.4 产品介绍,Actel公司的FPGA器件,低功耗Flash型FPGA :IGLOO系列、ProASIC 3系列。 混合信号FPGA:Fusion系列 耐辐射器件:RTAX-S系列、RTSX-SU系列 反熔丝器件:Axcelerator、SX-A 、eX 、MX 系列,2.4 产品介绍,ALTERA FPGA 常用配置芯片,2.5 编程与配置,大规模可编程逻辑器件的编程工艺有三种 (1)基于电可擦除存储单元的EEPROM或Flash技术。 (2)基

8、于SRAM查找表的编程单元。 (3)基于反熔丝编程单元。,2.5 编程与配置,主要配置方式有三种 1)JTAG方式 2)主动配置方式AS 3)被动配置方式PS,2.5 编程与配置,1)JTAG配置方式 是由JTAG命令来配置CPLD/FPGA器件的方式。JTAG接口是IEEE 1149.1边界扫描测试的标准接口,主要用于芯片测试等功能,2.5 编程与配置,JTAG方式是由JTAG命令来配置CPLD/FPGA器件的方式。主要用于芯片测试等功能,2.5 编程与配置,2.5 编程与配置,2)主动配置方式(AS) 由器件引导配置操作过程,它控制着外部存储器和初始化过程 由FPGA控制配置过程,2.5 编程与配置,3)被动配置方式(PS) 由系统中的其它设备发起并控制配置过程。这些设备可以是Altera的配置芯片,或者是单板上的智能设备 FPGA器件在配置过程中完全是被动的,它仅输出一些状态信号来配合配置过程。,2.5 编程与配置,2.5 编程与配置,ALTERA 的 ByteBlaster(MV)下载接口,此接口既可作编 程下载口,也可作 JTAG接口,2.5 编程与配置,接口各引脚信号名称,主系统通用 10针标准 配置/下载接口,目标板10针标准 配置

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论